期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
基于整数运算的LDPC码改进分层译码算法 被引量:4
1
作者 张嵩 马林华 +2 位作者 唐红 田雨 马汇淼 《系统工程与电子技术》 EI CSCD 北大核心 2013年第3期638-642,共5页
对低密度奇偶校验(low-density parity-check,LDPC)码在高斯信道下的分层译码算法进行深入研究,提出了一种基于整数运算的LDPC码改进分层译码算法。该算法中所有变量都用整数表示,因此非常便于硬件实现;同时将修正因子引入到分层译码算... 对低密度奇偶校验(low-density parity-check,LDPC)码在高斯信道下的分层译码算法进行深入研究,提出了一种基于整数运算的LDPC码改进分层译码算法。该算法中所有变量都用整数表示,因此非常便于硬件实现;同时将修正因子引入到分层译码算法中,使其译码性能有进一步地提高。在加性高斯白噪声信道下的仿真结果表明,改进分层译码算法有效地降低了计算复杂度,加速了译码收敛,并且具有更低的错误平层。 展开更多
关键词 低密度奇偶校验码 分层译码算法 整数运算 修正因子
在线阅读 下载PDF
LDPC码的分层自适应最小和译码算法 被引量:2
2
作者 郑仁乐 李东阳 +3 位作者 刘文学 万金涛 刘学勇 李金海 《系统工程与电子技术》 EI CSCD 北大核心 2024年第12期4231-4237,共7页
针对归一化最小和译码算法较置信传播译码算法误差较大的问题,提出自适应最小和译码算法。通过对当前迭代后验概率的硬判决值与前一次迭代后验概率的硬判决值进行计算,动态调整归一化因子与偏移因子,使得到的改进算法更接近于置信传播... 针对归一化最小和译码算法较置信传播译码算法误差较大的问题,提出自适应最小和译码算法。通过对当前迭代后验概率的硬判决值与前一次迭代后验概率的硬判决值进行计算,动态调整归一化因子与偏移因子,使得到的改进算法更接近于置信传播译码算法。在此基础上,应用分层式调度策略,提出分层自适应最小和译码算法,提升译码算法收敛速度。仿真实验结果表明,在误码率为10-6时,所提译码算法的误码性能与分层归一化最小和译码算法相比有0.25 dB的增益,与分层置信传播译码算法的译码性能十分接近,迭代次数仅有1次的增加,具有更好的收敛性能。 展开更多
关键词 低密度奇偶校验码 分层自适应最小和译码算法 归一化因子 偏移因子
在线阅读 下载PDF
一种加速收敛的LDPC码译码算法
3
作者 林志国 马林华 +1 位作者 田雨 李克志 《火力与指挥控制》 CSCD 北大核心 2011年第8期204-207,共4页
对高斯信道下LDPC(Low-Density Parity-Check)码的传统的译码算法进行分析,指出影响收敛速度的原因,并提出了一种基于整数运算的加速收敛的LDPC码译码算法。该算法融合分层译码(Layered Belief Propagation)算法、带偏移量的最小和算法(... 对高斯信道下LDPC(Low-Density Parity-Check)码的传统的译码算法进行分析,指出影响收敛速度的原因,并提出了一种基于整数运算的加速收敛的LDPC码译码算法。该算法融合分层译码(Layered Belief Propagation)算法、带偏移量的最小和算法(Offset Min-Sum)以及量化的优势。仿真验证表明该算法有效地减少了译码复杂度,加速了译码收敛,且性能上同传统的量化最小和算法相比没有下降。 展开更多
关键词 低密度奇偶校验码(LDPC) 收敛 分层译码(LBP)算法 带偏移量的最小和(OMS)算法 量化
在线阅读 下载PDF
QC-LDPC码的高性能译码器实现 被引量:1
4
作者 田雨 马林华 林志国 《计算机工程》 CAS CSCD 北大核心 2011年第1期235-237,共3页
在对分层译码算法优化的基础上,提出一种多码率QC-LDPC译码器。采用改进的分层消息传播算法实现快速收敛,将译码迭代次数降到经典方法的50%以下。架构中用于存储中间置信信息的存储器数量只有4个,减少了芯片面积和功耗。校验节点置信度... 在对分层译码算法优化的基础上,提出一种多码率QC-LDPC译码器。采用改进的分层消息传播算法实现快速收敛,将译码迭代次数降到经典方法的50%以下。架构中用于存储中间置信信息的存储器数量只有4个,减少了芯片面积和功耗。校验节点置信度更新采用校正的整数量化的分层算法,降低了计算复杂度。选取的校正因子降低了译码器的误码率。基于该架构实现QC-LDPC译码器,融合3种码率,芯片规模为60万门,时钟频率为110 MHz,1/2码率的译码速率可达134 Mb/s。 展开更多
关键词 准循环LDPC码 分层译码算法 多码率 低功耗
在线阅读 下载PDF
基于GPU的LDPC存储优化并行译码结构设计
5
作者 葛帅 刘荣科 侯毅 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2013年第3期421-426,共6页
提出了一种基于Nvidia公司Fermi架构图形处理单元(GPU,Graphic Pro-cessing Unit)的分层低密度奇偶校验LDPC(Low-Density Parity-Check)码译码算法的译码器结构优化设计.利用GPU架构的并行性特点,采用帧间与层内双重并行的处理方式,充... 提出了一种基于Nvidia公司Fermi架构图形处理单元(GPU,Graphic Pro-cessing Unit)的分层低密度奇偶校验LDPC(Low-Density Parity-Check)码译码算法的译码器结构优化设计.利用GPU架构的并行性特点,采用帧间与层内双重并行的处理方式,充分利用流多处理器硬件资源,有效缓解了分层译码算法并行度受限的问题.此外,通过采取片上constantmemory存储器压缩存储校验矩阵以及利用片外global memory存储器对译码迭代信息进行联合访问的优化方法,有效降低了访存延迟,提高了译码吞吐率.测试结果表明,通过采用多帧并行处理和存储器访问优化可以提升基于GPU的LDPC译码器吞吐率14.9~34.8倍. 展开更多
关键词 准循环低密度奇偶校验码 图形处理单元 多帧处理 分层译码算法 存储优化
在线阅读 下载PDF
一种新的LDPC译码器设计
6
作者 王锦山 袁柳清 《系统工程与电子技术》 EI CSCD 北大核心 2008年第10期2031-2034,F0003,共5页
对LDPC编译码技术进行了介绍,指出LDPC译码算法可以用高度并行的结构实现,可以达到很高的译码吞吐量。提出了分层修正最小和译码算法并对该算法进行了定点仿真,仿真结果表明,该算法性能优良并且能降低迭代次数以提高吞吐量,该算法在最... 对LDPC编译码技术进行了介绍,指出LDPC译码算法可以用高度并行的结构实现,可以达到很高的译码吞吐量。提出了分层修正最小和译码算法并对该算法进行了定点仿真,仿真结果表明,该算法性能优良并且能降低迭代次数以提高吞吐量,该算法在最好情况下可以节省一半的迭代次数。设计了一种新的LDPC译码器并完成了FPGA硬件实现,这种译码器能够实现LDPC码高速译码,实现了100 Mbps的译码吞吐量。该译码器能够支持多种通信标准的LDPC码译码,从而节省系统总体成本。 展开更多
关键词 低密度奇偶校验码 分层修正最小和译码算法 IEEE 802.16e 译码
在线阅读 下载PDF
基于LDPC码的跳频抗干扰性能 被引量:5
7
作者 薛明浩 马林华 +1 位作者 林志国 野晓东 《计算机应用》 CSCD 北大核心 2011年第8期2037-2039,共3页
为了提高跳频通信的抗干扰性能,将低密度奇偶校验(LDPC)码与跳频通信相结合。通过对编码算法中的"贪婪算法"的复杂度简化和带偏移量的分层量化译码(LBP-OMS)算法的应用,提高了码字的纠错性能。实验表明,当某些频带受强噪声干... 为了提高跳频通信的抗干扰性能,将低密度奇偶校验(LDPC)码与跳频通信相结合。通过对编码算法中的"贪婪算法"的复杂度简化和带偏移量的分层量化译码(LBP-OMS)算法的应用,提高了码字的纠错性能。实验表明,当某些频带受强噪声干扰时,改进后的信道编译码方法提高了跳频通信的抗干扰能力。 展开更多
关键词 跳频通信 宽带阻塞干扰 低密度奇偶校验码 贪婪算法 带偏移量的分层量化译码算法
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部