期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
极低信噪比下分层归一化QC-Hadamard-LDPC译码器设计
1
作者 肖磊 《微电子学与计算机》 2024年第11期75-82,共8页
传统LDPC码在低信噪比环境下性能较差,借助Hadamard约束构造的Hadamard-LDPC码是一类可逼近香农极限的低码率码字。但是Hadamard-LDPC译码常常采用基于符号最大后验概率的方法,译码过程存在大量指数、对数等非线性运算,计算复杂度高、... 传统LDPC码在低信噪比环境下性能较差,借助Hadamard约束构造的Hadamard-LDPC码是一类可逼近香农极限的低码率码字。但是Hadamard-LDPC译码常常采用基于符号最大后验概率的方法,译码过程存在大量指数、对数等非线性运算,计算复杂度高、迭代时延长,不利于工程应用实现。提出了一种基于Max-Log-MAP规则的分层归一化QC-Hadamard-LDPC译码器,用加法、比较运算替代指数、对数运算,实现仅包含线性运算的译码器,显著降低计算量和译码时延。同时,针对线性运算引入外信息失真导致性能下降的现象,引入了归一化因子对外信息进行修正,从而在保证尽量减小译码性能损失的同时实现低复杂度快速译码。基于Xilinx UltraScale+的硬件验证结果表明,分层归一化QC-Hadamard-LDPC译码器在消息长度1024、迭代次数20次条件下,可取得E_(b)/N_(0)为0.4 dB时误码率10^(−5)、信息吞吐率313 Mbps的性能,相比于传统最大后验概率译码器,译码性能损失仅0.03 dB,资源消耗减少20%。 展开更多
关键词 QC-Hadamard-LDPC码 分层归一化译码 Max-Log-MAP规则 FPGA
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部