期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
MOSI:一种基于超长指令字处理器的同时多线程微体系结构
1
作者 万江华 陈书明 《计算机学报》 EI CSCD 北大核心 2006年第3期378-383,共6页
描述了一种基于超长指令字处理器的同时多线程微体系结构———MOSI(MultiOp Splitting Issue,多操作①分离发射).MOSI动态地发射同一多操作内的指令,并通过写回缓冲保证计算结果的写回顺序与编译器的视图一致,从而以较小的代价解决了SM... 描述了一种基于超长指令字处理器的同时多线程微体系结构———MOSI(MultiOp Splitting Issue,多操作①分离发射).MOSI动态地发射同一多操作内的指令,并通过写回缓冲保证计算结果的写回顺序与编译器的视图一致,从而以较小的代价解决了SMT技术中的关键问题.文中详细描述了写回缓冲的结构及算法,给出了多个线程的硬件模型,最后对硬件支持线程的个数及Cache的组织结构进行了讨论.实验结果表明,基于MOSI结构的双线程处理器能够将吞吐率提高40%. 展开更多
关键词 同时多线程 超长指令字 多操作 指令发射 写回缓冲
在线阅读 下载PDF
一种消除内存访问等待的DSP内存控制设计
2
作者 徐如淏 王兵 李宇飞 《计算机工程》 EI CAS CSCD 北大核心 2005年第5期38-40,共3页
随着数字信号处理器主频的不断提高,其中的运算单元已由单层流水线结构向多层流水线结构变迁。但随之带来了访问内存时出现等待周期的问题。文章提出了读写分层及硬件写回缓冲的设计,消除了访存单元等待周期,使访存单元获得100%的工作... 随着数字信号处理器主频的不断提高,其中的运算单元已由单层流水线结构向多层流水线结构变迁。但随之带来了访问内存时出现等待周期的问题。文章提出了读写分层及硬件写回缓冲的设计,消除了访存单元等待周期,使访存单元获得100%的工作效率。 展开更多
关键词 数字信号处理器 内存控制单元 写回缓冲 操作
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部