期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
优先级受限系统中可调度判定方法 被引量:1
1
作者 伍微 倪少杰 刘小汇 《计算机工程与应用》 CSCD 北大核心 2009年第5期32-35,52,共5页
在通信、雷达、导航以及各种消费类电子产品等民用和军事领域,嵌入式实时调度已逐渐成为电子电气系统的控制核心。针对同优先级任务使用FIFO调度的静态优先级系统,使用反例指出给定同优先级任务初始执行顺序的前提下,Katcher可调度判定... 在通信、雷达、导航以及各种消费类电子产品等民用和军事领域,嵌入式实时调度已逐渐成为电子电气系统的控制核心。针对同优先级任务使用FIFO调度的静态优先级系统,使用反例指出给定同优先级任务初始执行顺序的前提下,Katcher可调度判定条件的必要性不成立,提出并解析证明了FP可调度的充要条件。随机实验表明,对于高利用率下任务间执行时间差异较大的情况,约有15%的可调度任务集会被Katcher条件错判为不可调度。进一步的仿真和实例分析表明,Liu、Lehoczky、Bini等提出的条件不能判定相同优先级的情况,Katcher条件的必要性不成立,论文提到的条件能够正确判定任务集的可调度性。提出方法为实时系统调度的顶层设计提供了快速离线工具。 展开更多
关键词 实时系统 静态优 (fifo) 级受限 可调度性分析 高利用率
在线阅读 下载PDF
线阵CCD驱动时序及信号采集系统的设计 被引量:9
2
作者 章琦 陈惠明 +1 位作者 毛玉兵 白岚 《仪表技术与传感器》 CSCD 北大核心 2010年第2期75-77,共3页
文中设计介绍了一种基于FPGA和ARM的线阵CCD传感器驱动时序和信号采集的实现方法。该系统通过分析TCD1707D线阵CCD的驱动时序,采用Verilog HDL硬件描述语言设计出驱动脉冲电路。CCD正常工作后,产生的模拟信号经过预处理和高速A/D转换送... 文中设计介绍了一种基于FPGA和ARM的线阵CCD传感器驱动时序和信号采集的实现方法。该系统通过分析TCD1707D线阵CCD的驱动时序,采用Verilog HDL硬件描述语言设计出驱动脉冲电路。CCD正常工作后,产生的模拟信号经过预处理和高速A/D转换送入FPGA的基本宏功能模块FIFO(先进先出数据缓存器),通过异步缓存实现ARM处理器对采集信号的主控及后续应用。线阵CCD驱动时序及信号采集系统,是基于CCD传感器图像处理系统的重要组成部分,经过上位测试平台验证,能够提供准确的数字图像信号。 展开更多
关键词 电荷耦合 驱动时序 现场可编程门阵列 缓存
在线阅读 下载PDF
环境实时监测中基于PCI总线的数据采集系统的应用 被引量:1
3
作者 颜铤 李金平 《北方交通大学学报》 CSCD 北大核心 2003年第6期52-54,共3页
设计一个基于PCI总线进行高速数据采集的环境实时监测系统,该系统利用S5933的FIFO实现高速数据采集,最大限度利用PCI总线的带宽和其高速传输能力.采集的数据以DMA方式直接存入指定的主机存储区,在这过程中不需要CPU干预,提高了CPU的效率.
关键词 数据处理 PCI总线 高速采集 缓存(fifo)
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部