期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于修正BOOTH编码的32×32位乘法器 被引量:2
1
作者 崔晓平 《电子测量技术》 2007年第1期82-85,共4页
本文描述了一种32×32位快速并行结构乘法器,介绍了基于修正布斯编码算法的部分积产生电路,并对部分积的符号扩展进行了简化。给出了基于4∶2压缩器的华莱士树的实现方法,在最后的快速进位链中采用64位快速超前进位加法器以提高乘... 本文描述了一种32×32位快速并行结构乘法器,介绍了基于修正布斯编码算法的部分积产生电路,并对部分积的符号扩展进行了简化。给出了基于4∶2压缩器的华莱士树的实现方法,在最后的快速进位链中采用64位快速超前进位加法器以提高乘法器的运行速度。并用PSPICE仿真工具对其进行了功能验证和仿真。通过仿真分析比较,该32×32位乘法器的速度比传统的32位基于Wallace/Dadda的乘法器的速度快18.9%。 展开更多
关键词 修正布斯编码器 4:2压缩器 华莱士树型结构 超前进位加法器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部