期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
6
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种基于EBD模型的多板系统信号完整性仿真方案
被引量:
2
1
作者
尹茂新
郑为民
《计算机工程与应用》
CSCD
北大核心
2004年第28期224-228,共5页
文章简述了当前仿真软件对基于EBD(ELECTRICALBOARDDESCRIPTION)模型的多板系统信号完整性问题仿真中存在的问题,并结合Cadence仿真软件提出了自己的一种仿真解决方案。与原有的方案相比,该文的方法在保证了适合前仿真与约束建立的前提...
文章简述了当前仿真软件对基于EBD(ELECTRICALBOARDDESCRIPTION)模型的多板系统信号完整性问题仿真中存在的问题,并结合Cadence仿真软件提出了自己的一种仿真解决方案。与原有的方案相比,该文的方法在保证了适合前仿真与约束建立的前提下,更加全面准确地反映了模型信息,并结合实例给出了相应的仿真结果。
展开更多
关键词
EBD模型
板系统
信号完整性仿真
在线阅读
下载PDF
职称材料
利用Cadence Allegro进行PCB级的信号完整性仿真
被引量:
9
2
作者
李新
张琳
《现代电子技术》
2002年第6期83-85,共3页
在高速 PCB设计过程中 ,仅仅依靠个人经验布线 ,往往存在巨大的局限性。利用 Cadence的 Allegro软件包对电路进行 PCB级的仿真 ,可以最优化线路布局 ,极大地提高电路设计质量 ,从而缩短设计周期。本文结合作者的实际设计经验 ,介绍使用 ...
在高速 PCB设计过程中 ,仅仅依靠个人经验布线 ,往往存在巨大的局限性。利用 Cadence的 Allegro软件包对电路进行 PCB级的仿真 ,可以最优化线路布局 ,极大地提高电路设计质量 ,从而缩短设计周期。本文结合作者的实际设计经验 ,介绍使用 Cadence的一般步骤并列举在使用过程中所发现的一些问题。
展开更多
关键词
高速PCB布线
Allegro文件转换
信号完整性仿真
电路
仿真
在线阅读
下载PDF
职称材料
高密度存储服务器高速链路设计与仿真
被引量:
2
3
作者
沙超群
任雪玉
+2 位作者
胡长军
聂华
陈进
《国防科技大学学报》
EI
CAS
CSCD
北大核心
2015年第1期39-46,共8页
针对高密度存储服务器中高速链路结构复杂、信号速率高、链路长度长等特点,在高速链路PCIE3.0和SAS3.0设计过程中引入全面的信号完整性仿真。通过对高速印刷电路板设计中拓扑结构、材料类型、印刷电路板结构等关键项目进行仿真设计,获...
针对高密度存储服务器中高速链路结构复杂、信号速率高、链路长度长等特点,在高速链路PCIE3.0和SAS3.0设计过程中引入全面的信号完整性仿真。通过对高速印刷电路板设计中拓扑结构、材料类型、印刷电路板结构等关键项目进行仿真设计,获得成本最低、性能达标的最优方案;通过全链路有源仿真,预估系统性能,降低系统投产风险;通过系统实际信号测试,验证系统性能完全满足相应规范要求,仿真结果有效可靠。
展开更多
关键词
高速印刷电路板设计
信号完整性仿真
信号
测试
在线阅读
下载PDF
职称材料
嵌入式存储系统的仿真及实现
被引量:
2
4
作者
张钦
韩冀中
《计算机工程》
CAS
CSCD
北大核心
2007年第12期231-233,236,共4页
嵌入式环境中存储需求在不断地增长,越来越多的嵌入式系统采用高速存储单元支持系统运行以及大规模的数据存储。随着嵌入式存储系统的速度和容量的扩展,如何设计高速的存储系统成为需要研究的问题。该文从信号完整性的角度,以一种海量DD...
嵌入式环境中存储需求在不断地增长,越来越多的嵌入式系统采用高速存储单元支持系统运行以及大规模的数据存储。随着嵌入式存储系统的速度和容量的扩展,如何设计高速的存储系统成为需要研究的问题。该文从信号完整性的角度,以一种海量DDR存储系统设计为实例,利用信号完整性仿真方法,分析和探讨了适当的信号线终结方式和布线规则对信号完整性的影响。该方法适用于不同容量的高速存储系统设计和高速DDR2存储系统,实际应用表明了该方法具有良好的效果。
展开更多
关键词
信号完整性仿真
片上可编程系统
存储系统
DDR
在线阅读
下载PDF
职称材料
布里渊传感系统中超高速方波脉冲源的设计
被引量:
2
5
作者
尹成群
田航
+2 位作者
李永倩
吕安强
黄涵娟
《激光技术》
CAS
CSCD
北大核心
2014年第5期679-683,共5页
为了解决布里渊传感器技术中缺少超高速方波脉冲源的实际情况,实现总线较小的码间串扰及高速发送器通道较好的信号完整性,采用对系统中的敏感信号线进行串扰分析、建模及电磁场仿真分析并在此基础上进行制版测试的方法,提出了一种基于...
为了解决布里渊传感器技术中缺少超高速方波脉冲源的实际情况,实现总线较小的码间串扰及高速发送器通道较好的信号完整性,采用对系统中的敏感信号线进行串扰分析、建模及电磁场仿真分析并在此基础上进行制版测试的方法,提出了一种基于现场可编程门阵列器件的超高速脉冲源的设计方案,并进行了理论分析和实验验证。通过宽带示波器对实际板路的测量,取得了脉冲信号不同脉宽的时域波形及眼图数据。结果表明,输出脉冲的最小脉宽1ns,最大幅度1.0V,上升/下降时间均小于300ps,脉冲宽度在1ns^5ns间可调,重复频率在1kHz^10kHz间可调。这一结果对超高速脉冲源的设计理论的完善是有帮助的。
展开更多
关键词
传感器技术
超高速方波脉冲源
信号完整性仿真
串扰分析
在线阅读
下载PDF
职称材料
基于双DSP和FPGA的导航处理系统设计
被引量:
4
6
作者
张良庆
宋开臣
《机电工程》
CAS
2010年第5期38-40,55,共4页
机电技术的发展为惯性测量系统的大量应用奠定了基础。针对深海导航应用场合,为了提高深海惯性导航的精度和实时性,设计了基于双数字信号处理器(DSP)和可编程逻辑门阵列(FPGA)的捷联惯性导航计算机,成功构建了低成本、小型化的捷联惯性...
机电技术的发展为惯性测量系统的大量应用奠定了基础。针对深海导航应用场合,为了提高深海惯性导航的精度和实时性,设计了基于双数字信号处理器(DSP)和可编程逻辑门阵列(FPGA)的捷联惯性导航计算机,成功构建了低成本、小型化的捷联惯性导航系统(SINS)。重点描述了双DSP和FPGA导航计算机的硬件设计思路。扼要介绍了系统软件的框架结构。与目前大多数的惯性导航系统相比,该系统体积小、重量轻、功耗低,适用于运算复杂的嵌入式惯性导航系统。实验室车载实验结果证明了上述设计的正确性和可行性。
展开更多
关键词
捷联惯性导航系统
导航计算机
信号完整性仿真
数字
信号
处理器
可编程逻辑门阵列
在线阅读
下载PDF
职称材料
题名
一种基于EBD模型的多板系统信号完整性仿真方案
被引量:
2
1
作者
尹茂新
郑为民
机构
中国科学院计算技术研究所
出处
《计算机工程与应用》
CSCD
北大核心
2004年第28期224-228,共5页
文摘
文章简述了当前仿真软件对基于EBD(ELECTRICALBOARDDESCRIPTION)模型的多板系统信号完整性问题仿真中存在的问题,并结合Cadence仿真软件提出了自己的一种仿真解决方案。与原有的方案相比,该文的方法在保证了适合前仿真与约束建立的前提下,更加全面准确地反映了模型信息,并结合实例给出了相应的仿真结果。
关键词
EBD模型
板系统
信号完整性仿真
Keywords
EBD model,multi-board system,signal integrity simulation
分类号
TP391.9 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
利用Cadence Allegro进行PCB级的信号完整性仿真
被引量:
9
2
作者
李新
张琳
机构
西安电子科技大学
西安大唐电信有限公司
出处
《现代电子技术》
2002年第6期83-85,共3页
文摘
在高速 PCB设计过程中 ,仅仅依靠个人经验布线 ,往往存在巨大的局限性。利用 Cadence的 Allegro软件包对电路进行 PCB级的仿真 ,可以最优化线路布局 ,极大地提高电路设计质量 ,从而缩短设计周期。本文结合作者的实际设计经验 ,介绍使用 Cadence的一般步骤并列举在使用过程中所发现的一些问题。
关键词
高速PCB布线
Allegro文件转换
信号完整性仿真
电路
仿真
Keywords
high speed PCB, Allegro file change, signal integrity simulation
分类号
TN705 [电子电信—电路与系统]
TP391.9 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
高密度存储服务器高速链路设计与仿真
被引量:
2
3
作者
沙超群
任雪玉
胡长军
聂华
陈进
机构
北京科技大学计算机与通信工程学院
曙光信息产业有限公司
哈尔滨工程大学水声工程学院
中国科学院微电子研究所
出处
《国防科技大学学报》
EI
CAS
CSCD
北大核心
2015年第1期39-46,共8页
基金
国家"863"高技术研究发展计划基金资助项目(2013AA01A209)
北京市科委计划项目(D141100003414002)
文摘
针对高密度存储服务器中高速链路结构复杂、信号速率高、链路长度长等特点,在高速链路PCIE3.0和SAS3.0设计过程中引入全面的信号完整性仿真。通过对高速印刷电路板设计中拓扑结构、材料类型、印刷电路板结构等关键项目进行仿真设计,获得成本最低、性能达标的最优方案;通过全链路有源仿真,预估系统性能,降低系统投产风险;通过系统实际信号测试,验证系统性能完全满足相应规范要求,仿真结果有效可靠。
关键词
高速印刷电路板设计
信号完整性仿真
信号
测试
Keywords
high-speed printed circuit board design
signal integrity simulation
signal test
分类号
TP336 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
嵌入式存储系统的仿真及实现
被引量:
2
4
作者
张钦
韩冀中
机构
中国科学院计算技术研究所
出处
《计算机工程》
CAS
CSCD
北大核心
2007年第12期231-233,236,共4页
基金
国家"973"计划基金资助项目(2004CB318202)
中科院计算所知识创新科研基金资助项目(20056210)
国家自然科学基金资助项目(60303017)
文摘
嵌入式环境中存储需求在不断地增长,越来越多的嵌入式系统采用高速存储单元支持系统运行以及大规模的数据存储。随着嵌入式存储系统的速度和容量的扩展,如何设计高速的存储系统成为需要研究的问题。该文从信号完整性的角度,以一种海量DDR存储系统设计为实例,利用信号完整性仿真方法,分析和探讨了适当的信号线终结方式和布线规则对信号完整性的影响。该方法适用于不同容量的高速存储系统设计和高速DDR2存储系统,实际应用表明了该方法具有良好的效果。
关键词
信号完整性仿真
片上可编程系统
存储系统
DDR
Keywords
Signal integrity simulation
system on a programmable chip(SoPC)
Memory system
DDR
分类号
TP273 [自动化与计算机技术—检测技术与自动化装置]
在线阅读
下载PDF
职称材料
题名
布里渊传感系统中超高速方波脉冲源的设计
被引量:
2
5
作者
尹成群
田航
李永倩
吕安强
黄涵娟
机构
华北电力大学电子与通信工程系
出处
《激光技术》
CAS
CSCD
北大核心
2014年第5期679-683,共5页
基金
国家自然科学基金资助项目(61377088)
河北省自然科学基金资助项目(E2012502045)
中央高校基本科研业务费专项资金资助项目(13MS62)
文摘
为了解决布里渊传感器技术中缺少超高速方波脉冲源的实际情况,实现总线较小的码间串扰及高速发送器通道较好的信号完整性,采用对系统中的敏感信号线进行串扰分析、建模及电磁场仿真分析并在此基础上进行制版测试的方法,提出了一种基于现场可编程门阵列器件的超高速脉冲源的设计方案,并进行了理论分析和实验验证。通过宽带示波器对实际板路的测量,取得了脉冲信号不同脉宽的时域波形及眼图数据。结果表明,输出脉冲的最小脉宽1ns,最大幅度1.0V,上升/下降时间均小于300ps,脉冲宽度在1ns^5ns间可调,重复频率在1kHz^10kHz间可调。这一结果对超高速脉冲源的设计理论的完善是有帮助的。
关键词
传感器技术
超高速方波脉冲源
信号完整性仿真
串扰分析
Keywords
sensor technique
ultrahigh-speed square wave pulser
signal integrity simulation
crosstalk analysis
分类号
TN782 [电子电信—电路与系统]
在线阅读
下载PDF
职称材料
题名
基于双DSP和FPGA的导航处理系统设计
被引量:
4
6
作者
张良庆
宋开臣
机构
浙江大学流体传动及控制国家重点实验室
浙江大学生物医学工程与仪器科学学院
出处
《机电工程》
CAS
2010年第5期38-40,55,共4页
基金
国家高技术研究发展计划("863"计划)资助项目(066AA09Z204)
文摘
机电技术的发展为惯性测量系统的大量应用奠定了基础。针对深海导航应用场合,为了提高深海惯性导航的精度和实时性,设计了基于双数字信号处理器(DSP)和可编程逻辑门阵列(FPGA)的捷联惯性导航计算机,成功构建了低成本、小型化的捷联惯性导航系统(SINS)。重点描述了双DSP和FPGA导航计算机的硬件设计思路。扼要介绍了系统软件的框架结构。与目前大多数的惯性导航系统相比,该系统体积小、重量轻、功耗低,适用于运算复杂的嵌入式惯性导航系统。实验室车载实验结果证明了上述设计的正确性和可行性。
关键词
捷联惯性导航系统
导航计算机
信号完整性仿真
数字
信号
处理器
可编程逻辑门阵列
Keywords
strapdown inertial navigation system(SINS)
navigation computer
signal integrity
digital signal processor(DSP)
field programmable gate array(FPGA)
分类号
TP212.9 [自动化与计算机技术—检测技术与自动化装置]
U666.1 [交通运输工程—船舶及航道工程]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种基于EBD模型的多板系统信号完整性仿真方案
尹茂新
郑为民
《计算机工程与应用》
CSCD
北大核心
2004
2
在线阅读
下载PDF
职称材料
2
利用Cadence Allegro进行PCB级的信号完整性仿真
李新
张琳
《现代电子技术》
2002
9
在线阅读
下载PDF
职称材料
3
高密度存储服务器高速链路设计与仿真
沙超群
任雪玉
胡长军
聂华
陈进
《国防科技大学学报》
EI
CAS
CSCD
北大核心
2015
2
在线阅读
下载PDF
职称材料
4
嵌入式存储系统的仿真及实现
张钦
韩冀中
《计算机工程》
CAS
CSCD
北大核心
2007
2
在线阅读
下载PDF
职称材料
5
布里渊传感系统中超高速方波脉冲源的设计
尹成群
田航
李永倩
吕安强
黄涵娟
《激光技术》
CAS
CSCD
北大核心
2014
2
在线阅读
下载PDF
职称材料
6
基于双DSP和FPGA的导航处理系统设计
张良庆
宋开臣
《机电工程》
CAS
2010
4
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部