LVDS(Low Voltage Differential Signaling)是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和恒流驱动输出实现了低噪声和低功耗。文中提出了一种接口电路,在0.35μm CMOS工艺上仿真...LVDS(Low Voltage Differential Signaling)是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和恒流驱动输出实现了低噪声和低功耗。文中提出了一种接口电路,在0.35μm CMOS工艺上仿真达到1Gbps,信号符合LVDS标准的要求。展开更多
为了提高航天器系统低电压差分信号(Low Voltage Differential Signaling,LVDS)总线通信接口设计的合理性,文章基于叠加定理对该总线接口电路建立了等效电路模型,从理论上探讨了总线偏置电阻的选取范围,并结合节点电压法计算出了接收器...为了提高航天器系统低电压差分信号(Low Voltage Differential Signaling,LVDS)总线通信接口设计的合理性,文章基于叠加定理对该总线接口电路建立了等效电路模型,从理论上探讨了总线偏置电阻的选取范围,并结合节点电压法计算出了接收器输入端差分信号的电位,运用Matlab 7.0.1软件绘制出了该信号与传输线阻抗R之间的关系曲线,确定了传输线阻抗R的选取范围为46Ω≤R≤55Ω,结合理论和工程实践给出了传输线阻抗的优选范围为50Ω≤R≤55Ω,可保证LVDS通信的可靠性。展开更多
文摘LVDS(Low Voltage Differential Signaling)是一种低摆幅的差分信号技术,它使得信号能在差分PCB线对或平衡电缆上以几百Mbps的速率传输,其低压幅和恒流驱动输出实现了低噪声和低功耗。文中提出了一种接口电路,在0.35μm CMOS工艺上仿真达到1Gbps,信号符合LVDS标准的要求。
文摘为了提高航天器系统低电压差分信号(Low Voltage Differential Signaling,LVDS)总线通信接口设计的合理性,文章基于叠加定理对该总线接口电路建立了等效电路模型,从理论上探讨了总线偏置电阻的选取范围,并结合节点电压法计算出了接收器输入端差分信号的电位,运用Matlab 7.0.1软件绘制出了该信号与传输线阻抗R之间的关系曲线,确定了传输线阻抗R的选取范围为46Ω≤R≤55Ω,结合理论和工程实践给出了传输线阻抗的优选范围为50Ω≤R≤55Ω,可保证LVDS通信的可靠性。