期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
低功耗增量式Sigma-Delta ADC的设计
1
作者 岳佳琪 李敬国 喻松林 《激光与红外》 北大核心 2025年第1期75-80,共6页
通过将模-数转换器(ADC)集成到红外焦平面读出电路中实现模拟信号的数字化以及基于数字信号的智能化的技术,是目前国际上最先进的红外焦平面数字化技术。作为数字化读出电路的核心组成部分,ADC的性能指标直接影响着整体电路性能。ADC的... 通过将模-数转换器(ADC)集成到红外焦平面读出电路中实现模拟信号的数字化以及基于数字信号的智能化的技术,是目前国际上最先进的红外焦平面数字化技术。作为数字化读出电路的核心组成部分,ADC的性能指标直接影响着整体电路性能。ADC的系统架构可以分为芯片级ADC,列级ADC和像素级ADC,列级ADC是目前在红外焦平面应用最广泛的结构。依据列级数字化读出电路对ADC的要求,本文设计了一种二阶前馈增量式Sigma-Delta ADC,采用1.8 V的电源电压,ADC转换速率为26kS/s,要实现14 bit的量化精度,单个ADC功耗小于100μW。采用CMOS工艺进行电路设计,仿真结果表明,所设计的增量式Sigma-Delta ADC能够满足系统设计指标。 展开更多
关键词 低功耗电路 列级ADC 增量式Sigma-Delta ADC
在线阅读 下载PDF
基于低阈值技术的低电压低功耗三值TTL电路设计
2
作者 朱晓雷 沈继忠 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2002年第6期655-658,共4页
根据TTL电路阈值电压和PN结压降的关系,提出TTL电路低阈值设置及中间电平生成方法,使三值TTL电路可工作于3V电源电压,并从开关级设计了适合于3V电源工作的三值TTL电路.经计算机模拟表明,该电路不仅具有正确的逻辑功能,且比采用传统的5V... 根据TTL电路阈值电压和PN结压降的关系,提出TTL电路低阈值设置及中间电平生成方法,使三值TTL电路可工作于3V电源电压,并从开关级设计了适合于3V电源工作的三值TTL电路.经计算机模拟表明,该电路不仅具有正确的逻辑功能,且比采用传统的5V电源的对应电路结构简单,速度更快,而功耗则节省50%以上. 展开更多
关键词 阈值技术 设计 低功耗电路 三值TTL电 开关级设计 数字集成电 阈值电压
在线阅读 下载PDF
传感器网络应用的低功耗实时计数器 被引量:3
3
作者 张艺蒙 张玉明 张义门 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2015年第6期66-69,112,共5页
为降低传感器网络节点的功耗,针对传感器网络应用中传感器节点休眠时间的功耗进行了分析,得出当传感器节点处于休眠状态时,其大部分功耗都是由实时计数器消耗的结论,并提出一种应用在传感器网络、采用电荷可回收逻辑电路结构的低功耗16... 为降低传感器网络节点的功耗,针对传感器网络应用中传感器节点休眠时间的功耗进行了分析,得出当传感器节点处于休眠状态时,其大部分功耗都是由实时计数器消耗的结论,并提出一种应用在传感器网络、采用电荷可回收逻辑电路结构的低功耗16位实时计数器.采用0.18μm的互补金属氧化物半导体工艺设计并制作了一块样片.实验结果表明,当16位实时计数器的工作频率为100kHz时,新结构的功耗为27nW,而采用传统结构的实时计数器的功耗则为140nW. 展开更多
关键词 传感器网络 实时计数器 低功耗电路 电荷可回收逻辑电
在线阅读 下载PDF
瞬时缩展模拟CMOS高频连续小波变换电路
4
作者 黄清秀 何怡刚 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2004年第3期52-54,共3页
小波函数和小波变换网络的瞬时缩展技术综合是电网络综合的新理论、新方法.本文利用对数域电路实现连续小波变换,提出的模拟CMOS高频连续小波变换电路能实现高频输入信号的时频分解,电路中的振荡器电路采用的是完全的电流模式对数域电路... 小波函数和小波变换网络的瞬时缩展技术综合是电网络综合的新理论、新方法.本文利用对数域电路实现连续小波变换,提出的模拟CMOS高频连续小波变换电路能实现高频输入信号的时频分解,电路中的振荡器电路采用的是完全的电流模式对数域电路.并由此对数域振荡器设计和实现电流模式锁相环,从而提出了模拟连续小波变换的电路设计和实现.结果显示电路能在低电压低功率时得到宽动态范围的运用. 展开更多
关键词 小波变换 对数域振荡器 电压低功耗电路 瞬时缩展
在线阅读 下载PDF
DTRC:针对变频时钟功耗优化片上谐振网络 被引量:2
5
作者 贾柯 陈烨波 +2 位作者 王成 杨梁 王剑 《高技术通讯》 CAS 2023年第5期447-458,共12页
针对片上谐振时钟网络在变频环境下功耗优化能力减弱问题,提出了一种基于可调数字延时控制单元的谐振时钟网络结构———关断调节式谐振时钟电路(DTRC),该结构可有效改善谐振电路在变频环境下的整体功耗优化情况。产生这一问题的根本原... 针对片上谐振时钟网络在变频环境下功耗优化能力减弱问题,提出了一种基于可调数字延时控制单元的谐振时钟网络结构———关断调节式谐振时钟电路(DTRC),该结构可有效改善谐振电路在变频环境下的整体功耗优化情况。产生这一问题的根本原因是在系统电感和电容值确定后,电路本征谐振频率固定,对于传统结构,当时钟工作频率偏移谐振频率,谐振电路功耗优化能力减弱,甚至恶化。本文在12 nm Fin-FET工艺下实现完整时钟分布网络(CDN),后仿结果表明,通过调整谐振电路驱动单元关断时间,在时钟1~5 GHz频率范围内,相比传统无谐振电路实现18%~46%功耗优化,相比已有谐振时钟电路实现13%~54%功耗优化。 展开更多
关键词 谐振时钟 低功耗电路 动态频率调整(DFS) MESH 时钟分布网络(CDN)
在线阅读 下载PDF
基于能量恢复的单相功率时钟触发器及其应用
6
作者 高雷声 周玉梅 刘海南 《半导体技术》 CAS CSCD 北大核心 2010年第4期398-402,共5页
介绍了一种基于能量恢复的单相功率时钟触发器。该触发器的输入信号和输出信号均为方波,因此可以直接与传统的组合逻辑级联。该触发器仅需要14个晶体管,远少于传统触发器中晶体管的数目。仿真结果显示,在0.18μm工艺下,电源电压为1.2 V... 介绍了一种基于能量恢复的单相功率时钟触发器。该触发器的输入信号和输出信号均为方波,因此可以直接与传统的组合逻辑级联。该触发器仅需要14个晶体管,远少于传统触发器中晶体管的数目。仿真结果显示,在0.18μm工艺下,电源电压为1.2 V,时钟频率为200 MHz,开关活动率为50%时,与传统的触发器相比该能量恢复触发器可以节省31%的功耗。为了验证该触发器的功能,在0.18μm工艺下进行了电路设计,测试结果显示该触发器还可以在低电压下正常工作。 展开更多
关键词 能量恢复 触发器 低功耗电路 单相率时钟
在线阅读 下载PDF
基于并联电感同步开关控制的振动能量回收方法研究 被引量:6
7
作者 曹军义 任晓龙 +1 位作者 周生喜 曹秉刚 《振动与冲击》 EI CSCD 北大核心 2012年第17期56-60,共5页
针对振动能量回收使用的并联电感同步开关(SSHI)控制方法研究中未考虑的控制损耗、储能负载和激励环境等问题,设计了一种基于电流监控、比较器、单片机和双向电子开关的低功耗回收控制电路。单片机通过比较器产生的中断信号控制双向开... 针对振动能量回收使用的并联电感同步开关(SSHI)控制方法研究中未考虑的控制损耗、储能负载和激励环境等问题,设计了一种基于电流监控、比较器、单片机和双向电子开关的低功耗回收控制电路。单片机通过比较器产生的中断信号控制双向开关适时闭合,成功实现了并联SSHI回收控制电路的功能。以储能装置为负载时,分析了整流电压、振子电容、激励幅值和频率对并联SSHI回收电路控制效果的影响,结果表明该方法在整流电压值较高、振子电容较大、激励频率较高、激励力较小时能够更有效地提高回收效率,为并联SSHI控制方法的应用奠定了一定的理论基础。 展开更多
关键词 振动能量回收 并联SSHI 低功耗电路
在线阅读 下载PDF
Design of logic process based low-power 512-bit EEPROM for UHF RFID tag chip 被引量:2
8
作者 金丽妍 LEE J H KIM Y H 《Journal of Central South University》 SCIE EI CAS 2010年第5期1011-1020,共10页
A 512-bit EEPROM IP was designed by using just logic process based devices.To limit the voltages of the devices within 5.5 V,EEPROM core circuits,control gate(CG) and tunnel gate(TG) driving circuits,DC-DC converters:... A 512-bit EEPROM IP was designed by using just logic process based devices.To limit the voltages of the devices within 5.5 V,EEPROM core circuits,control gate(CG) and tunnel gate(TG) driving circuits,DC-DC converters:positive pumping voltage(VPP=4.75 V) ,negative pumping voltage(VNN=4.75 V) ,and VNNL(=VNN/2) generation circuit were proposed.In addition,switching powers CG high voltage(CG_HV) ,CG low voltage(CG_LV) ,TG high voltage(TG_HV) ,TG low voltage(TG_LV) ,VNNL_CG and VNNL_TG switching circuit were supplied for the CG and TG driving circuit.Furthermore,a sequential pumping scheme and a new ring oscillator with a dual oscillation period were proposed.To reduce a power consumption of EEPROM in the write mode,the reference voltages VREF_VPP for VPP and VREE_VNN for VNN were used by dividing VDD(1.2 V) supply voltage supplied from the analog block in stead of removing the reference voltage generators.A voltage level detector using a capacitive divider as a low-power DC-DC converter design technique was proposed.The result shows that the power dissipation is 0.34μW in the read mode,13.76μW in the program mode,and 13.66μW in the erase mode. 展开更多
关键词 electrically erasable programmable read-only memory (EEPROM) logic process DC-DC converter ring oscillator sequential pumping scheme dual oscillation period radio frequency identification (RFID)
在线阅读 下载PDF
Design of small-area and high-efficiency DC-DC converter for 1 T SRAM
9
作者 LEE Jae-hyung 金丽妍 +4 位作者 余忆宁 JANG Ji-hye KIM Kwang-il HA Pan-bong KIM Young-hee 《Journal of Central South University》 SCIE EI CAS 2012年第2期417-423,共7页
The direct current-direct current (DC-DC) converter is designed for 1 T static random access memory (SRAM) used in display driver integrated circuits (ICs), which consists of positive word-line voltage (VpwL),... The direct current-direct current (DC-DC) converter is designed for 1 T static random access memory (SRAM) used in display driver integrated circuits (ICs), which consists of positive word-line voltage (VpwL), negative word-line voltage (VinyL) and half-VDD voltage (VHDo) generator. To generate a process voltage temperature (PVT)-insensitive VpWL and VNWL, a set of circuits were proposed to generate reference voltages using bandgap reference current generators for respective voltage level detectors. Also, a VOWL regulator and a VNWL charge pump were proposed for a small-area and low-power design. The proposed VpwL regulator can provide a large driving current with a small area since it regulates an input voltage (VCI) from 2.5 to 3.3 V. The VmvL charge pump can be implemented as a high-efficiency circuit with a small area and low power since it can transfer pumped charges to VNWL node entirely. The DC-DC converter for 1 T SRAM were designed with 0.11 μm mixed signal process and operated well with satisfactory measurement results. 展开更多
关键词 1 T-static random access memory direct current-direct current converter positive word-line voltage negative word-line voltage half- VDb generator
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部