-
题名ADSP TS201链路口通信的FPGA实现
被引量:3
- 1
-
-
作者
魏云斐
张遂南
-
机构
西安微电子技术研究所
-
出处
《现代电子技术》
2009年第3期167-170,174,共5页
-
文摘
AD公司的TS201 DSP系列可通过其特有的链路口实现高速通信,为使不具备此接口的设备也能与TS201进行链路通讯,采用FPGA实现数据在链路口与其他并行接口之间的传输,即128位并行模式和4位通信模式之间的转换。设计选用Xilinx公司的Virtex4系列的FPGA,它具有低功耗差分(LVDS)模式,双倍数据速率(DDR)寄存器以及嵌入式先进先出(FIFO)存储器等功能,更适合于此设计。在ISE和Modelsim等辅助工具的帮助下,使用VHDL语言编程,分析和优化整个设计,最终完成设计。可实现接收链路时钟频率为500 MHz,发送链路时钟频率为400 MHz。
-
关键词
链路口
低功耗差分
双倍数据速率
FPGA
VHDL
-
Keywords
link port
LVDS
DDR
FPGA
VHDL
-
分类号
TN919
[电子电信—通信与信息系统]
-
-
题名新型二阶磁控忆阻器简化模型的设计与验证
- 2
-
-
作者
肖力
熊炳军
肖宪伟
杨健
贺娇娇
汪洋
金湘亮
-
机构
湖南师范大学物理与电子科学学院
-
出处
《太赫兹科学与电子信息学报》
2023年第10期1271-1277,共7页
-
基金
国家自然科学基金资助项目(61827812)
湖南省科技厅湖湘高层次人才聚集资助项目(2019RS1037)
湖南省科学技术厅创新计划资助项目(2020GK2018,2019GK4016,2020RC1003)。
-
文摘
忆阻理论的提出极大地推进了混沌系统的发展,丰富了混沌电路的动力学行为。运算放大器因其强大的信号处理能力,成为忆阻器电路模型的重要组成部分。本文基于低功耗差分对构建了一种极简化的运算放大器,该运算放大器将所需晶体管数目减少至2个;以此运算放大器为基础,设计了新型二阶磁控忆阻器的模拟等效电路模型和硬件实验电路。结果表明:激励信号频率增加,斜“8”字形紧磁滞回线的旁瓣面积减小;激励信号幅度增加,斜“8”字形紧磁滞回线的旁瓣面积增加。电路仿真结果与硬件电路实验结果验证了新型磁控忆阻器模型的有效性与设计方法的正确性。
-
关键词
低功耗差分对
新型二阶磁控忆阻器简化模型
磁滞回线
-
Keywords
low power differential pair
simplified model of new second-order magnetron control memristor
hysteresis loop
-
分类号
TN6
[电子电信—电路与系统]
-