期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
超低介电常数的多孔F-pSiCOH薄膜制备及其紫外固化处理
1
作者 陈云 《化工新型材料》 CAS CSCD 北大核心 2024年第S01期128-131,142,共5页
面向高性能集成电路可靠性设计要求之下,开展以硅集成电路(IC)三维集成器件超低介电常数的介电薄膜研究。采用化学气相沉积法制备了一种超低介电常数(k)值的多孔F-pSiCOH薄膜。利用傅里叶变换红外光谱测定了多孔F-pSiCOH薄膜的化学结构... 面向高性能集成电路可靠性设计要求之下,开展以硅集成电路(IC)三维集成器件超低介电常数的介电薄膜研究。采用化学气相沉积法制备了一种超低介电常数(k)值的多孔F-pSiCOH薄膜。利用傅里叶变换红外光谱测定了多孔F-pSiCOH薄膜的化学结构和化学键,并探究了紫外线辐射对多孔F-pSiCOH薄膜机械性能的影响。结果表明:纳米孔和氟原子的引入能有效地降低介电常数,使多孔F-SiCOH薄膜的k值为2.15。紫外固化处理增强了多孔F-pSiCOH薄膜的弹性模量,使多孔F-pSiCOH薄膜的弹性模量从4.84GPa增大到5.76GPa,力学性能得到优化。 展开更多
关键词 硅集成电路 电常数材料 多孔SiCOH薄膜 紫外固化
在线阅读 下载PDF
上海有机所在含氟高频低介电材料的研究方面取得进展 被引量:1
2
作者 新型 《化工新型材料》 CAS CSCD 北大核心 2018年第2期275-275,共1页
随着4G通信技术的普及以及5G通信技术的不断发展,更高频的通信技术(6G,7G…10G)将是未来的发展趋势,相应高频低介电材料的需求也日益增长。高频低介电材料需要满足在高频条件下保持低的介电常数及介电损耗,除此之外,材料本身还... 随着4G通信技术的普及以及5G通信技术的不断发展,更高频的通信技术(6G,7G…10G)将是未来的发展趋势,相应高频低介电材料的需求也日益增长。高频低介电材料需要满足在高频条件下保持低的介电常数及介电损耗,除此之外,材料本身还应满足低吸水率、高耐热性、力学性能以及加工性优异等应用条件。含氟聚合物在高频条件下具有良好的低介电性能,如聚四氟乙烯(PTFE),但由于其分子惰性的原因,导致其加工性能较差,需要通过在其表面进行刻蚀处理增加与铜箔的粘结性,才能进行下一步应用。因此,发展易加工、高性能的含氟低介电材料具有重要的意义。 展开更多
关键词 材料 含氟聚合物 高频条件 上海 通信技术 力学性能 加工性能 聚四氟乙烯
在线阅读 下载PDF
中科院上海有机所含氟高频低介电材料研究取得进展
3
《绝缘材料》 CAS 北大核心 2018年第2期85-86,共2页
中国科学院上海有机化学研究所有机功能分子合成与组装化学院重点实验室房强课题组对含氟低介电材料开展了系统研究,利用三氟乙烯基醚可加热成环的特性,发展可热交联的含氟聚合物,并在近期取得系列研究成果。
关键词 中国科学院上海有机化学研究所 含氟聚合物 材料 中科院 高频 重点实验室 分子合成 乙烯基醚
在线阅读 下载PDF
低介电聚倍半硅氧烷/聚酰亚胺共聚膜的制备与性能表征 被引量:3
4
作者 吕修为 俞娟 +1 位作者 王晓东 黄培 《化工新型材料》 CAS CSCD 北大核心 2023年第5期92-96,101,共6页
通过水解缩合法制备末端为氨基的多面体低聚倍半硅氧烷(NH_(2)-POSS),并以此多面体低聚倍半硅氧烷(NH_(2)-POSS)作为聚酰亚胺的“二胺”,混合4,4′-二氨基二苯醚(ODA),均苯四甲酸二酐(PMDA)为二酐,以原位聚合法制备二元共聚聚酰胺酸溶液... 通过水解缩合法制备末端为氨基的多面体低聚倍半硅氧烷(NH_(2)-POSS),并以此多面体低聚倍半硅氧烷(NH_(2)-POSS)作为聚酰亚胺的“二胺”,混合4,4′-二氨基二苯醚(ODA),均苯四甲酸二酐(PMDA)为二酐,以原位聚合法制备二元共聚聚酰胺酸溶液(PAA)。以二分法确定了NH_(2)-POSS在共聚PAA溶液中提供的氨基比例,通过热亚胺化制备成膜。探究了不同比例下NH_(2)-POSS对共聚膜的性能影响,通过红外光谱、热重分析仪、万能试验机和宽频介电阻抗谱仪对共聚膜进行性能表征。结果表明:共聚膜具有媲美纯聚酰亚胺膜的热稳定性(545℃,5%)和力学性能(拉伸强度90~122MPa),并且具有更低的介电常数(25%POSS-PI膜,106Hz介电常数2.8)。 展开更多
关键词 材料 聚倍半硅氧烷 聚酰亚胺 共聚
在线阅读 下载PDF
Scratching by pad asperities in copper electrochemical-mechanical polishing
5
作者 边燕飞 翟文杰 +1 位作者 程媛媛 朱宝全 《Journal of Central South University》 SCIE EI CAS 2014年第11期4157-4162,共6页
Low dielectric constant materials/Cu interconnects integration technology provides the direction as well as the challenges in the fabrication of integrated circuits(IC) wafers during copper electrochemical-mechanical ... Low dielectric constant materials/Cu interconnects integration technology provides the direction as well as the challenges in the fabrication of integrated circuits(IC) wafers during copper electrochemical-mechanical polishing(ECMP). These challenges arise primarily from the mechanical fragility of such dielectrics, in which the undesirable scratches are prone to produce. To mitigate this problem, a new model is proposed to predict the initiation of scratching based on the mechanical properties of passive layer and copper substrate. In order to deduce the ratio of the passive layer yield strength to the substrate yield strength and the layer thickness, the limit analysis solution of surface scratch under Berkovich indenter is used to analyze the nano-scratch experimental measurements. The modulus of the passive layer can be calculated by the nano-indentation test combined with the FEM simulation. It is found that the film modulus is about 30% of the substrate modulus. Various regimes of scratching are delineated by FEM modeling and the results are verified by experimental data. 展开更多
关键词 electrochemical-mechanical polishing scratch pad asperities nano-scratch model nano-indentation
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部