期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
一种基于FPGA模拟微硬盘读写通道伺服信号系统的设计
1
作者 王庆东 谢长生 +1 位作者 王海卫 刘春 《小型微型计算机系统》 CSCD 北大核心 2008年第2期349-352,共4页
模拟微硬盘读写通道伺服信号对微硬盘通道的设计以及测试都起着重要的作用,文章提出了一种基于高集成化直接数字频率合成技术的程控信号发生器实现模拟微硬盘读写通道伺服信号的设计方案,方案采用超大规模FPGA(field-pro-grammable log... 模拟微硬盘读写通道伺服信号对微硬盘通道的设计以及测试都起着重要的作用,文章提出了一种基于高集成化直接数字频率合成技术的程控信号发生器实现模拟微硬盘读写通道伺服信号的设计方案,方案采用超大规模FPGA(field-pro-grammable logic)集成高速PDSP(programmable digital signal processor)和直接数字频率合成技术(DDFS)设计,经试验证明,与传统使用分离器件和集成电路设计方案相比,通过该设计方案产生信号的质量高,波形光滑,不用再另接滤波电路且能输出2-100次谐波,电路设计有集成化、低功耗,简单化、易现场修改、便于程控等优点. 展开更多
关键词 伺服信号 PDSP FPGA 直接数字频率合成
在线阅读 下载PDF
基于τ因子伺服信号内插时钟恢复的设计与实现
2
作者 王庆东 罗中良 刘宇芳 《中山大学学报(自然科学版)》 CAS CSCD 北大核心 2013年第4期66-70,共5页
伺服信号时钟恢复的设计对微硬盘读写通道的性能起着重要的作用,该文提出了一种基于τ因子内插时钟恢复模型用以解决基于锁相环技术的伺服信号时钟恢复存在的不足,并推导出τ因子插值滤波器系数算法。同时对比线性插值算法并给出试验测... 伺服信号时钟恢复的设计对微硬盘读写通道的性能起着重要的作用,该文提出了一种基于τ因子内插时钟恢复模型用以解决基于锁相环技术的伺服信号时钟恢复存在的不足,并推导出τ因子插值滤波器系数算法。同时对比线性插值算法并给出试验测试结果,从测试结果看基于τ因子内插时钟恢复模型的谐波含量要下降一半。 展开更多
关键词 伺服信号 时钟恢复 τ因子 插值滤波器
在线阅读 下载PDF
磁存储读写通道伺服Burst信号采样模型的优化与仿真分析
3
作者 吴非 袁宏志 +1 位作者 王庆东 谢长生 《计算机科学》 CSCD 北大核心 2008年第11期54-55,103,共3页
在伺服系统中,为了计算出伺服位置误差信号(PES),需对伺服burst信号进行高精度采样并通过FFT计算。但目前大多数公司为了降低成本,使用带硬盘控制器芯片88i6310作为伺服读写通道控制芯片,其读写通道伺服系统都采用6位ADC转换器,并且伺... 在伺服系统中,为了计算出伺服位置误差信号(PES),需对伺服burst信号进行高精度采样并通过FFT计算。但目前大多数公司为了降低成本,使用带硬盘控制器芯片88i6310作为伺服读写通道控制芯片,其读写通道伺服系统都采用6位ADC转换器,并且伺服系统和数据信号共用采样电路。由于采样时会产生量化噪声干扰,因此对伺服burst信号来说6位分辨率的ADC转换器显然是不够的,经过FFT计算后burst信号会产生较大的误差。首先依据采样量化误差模型分析了现有的伺服系统过采样模型,并提出了改进型的伺服系统过采样模型。通过仿真得知,改进型采样方案将平均量化误差由原来的0.38LSB降到了0.14LSB,ADC转换器的分辨率由原来的7.5bit提高到8.8bit。 展开更多
关键词 读写通道 伺服信号 重采样 数据存储
在线阅读 下载PDF
TMS320X240在雷达交流伺服系统中的应用 被引量:1
4
作者 李忱 万其 《现代雷达》 CSCD 北大核心 2001年第6期70-72,60,共4页
详细介绍了 TMS32 0 X2 4 0的结构特点 ,提出了利用此芯片和磁场定向控制方法构成雷达交流伺服系统 ,并给出了基于该处理器的全数字化交流伺服系统原理框图和程序设计。实验结果表明 :该系统结构紧凑 。
关键词 雷达 数字信号处理机 伺服系统
在线阅读 下载PDF
基于DSP和FPGA直接数字频率合成系统的设计 被引量:5
5
作者 王庆东 谢长生 +1 位作者 王海卫 吴非 《计算机工程与科学》 CSCD 2007年第9期126-128,共3页
在研究微硬盘读写通道时,模拟伺服信号的信号发生器必不可少。本文研究了一种基于DSP和FPGA直接数字频率合成技术组成的程控信号发生器,其频率分辨率可达0.001Hz,波形输出的频率、幅值和相位精度高,稳定性好,且失真度低。该方法与传统... 在研究微硬盘读写通道时,模拟伺服信号的信号发生器必不可少。本文研究了一种基于DSP和FPGA直接数字频率合成技术组成的程控信号发生器,其频率分辨率可达0.001Hz,波形输出的频率、幅值和相位精度高,稳定性好,且失真度低。该方法与传统实现方式相比,电路实现简单、易修改,便于程控并可模拟各种伺服信号。 展开更多
关键词 伺服信号 DSP FPGA数字合成
在线阅读 下载PDF
一种基于FPGA高集成化的直接数字频率合成系统的设计
6
作者 王庆东 谢长生 王海卫 《计算机科学》 CSCD 北大核心 2007年第10期299-300,305,共3页
文章提出了一种基于高集成化的直接数字频率合成技术构成的程控信号发生器的设计方案,用于模拟微硬盘读写通道的伺服信号,方案采用超大规模FPGA(field-programmable logic)集成PDSP(programmable digital signal processor)设计和直接... 文章提出了一种基于高集成化的直接数字频率合成技术构成的程控信号发生器的设计方案,用于模拟微硬盘读写通道的伺服信号,方案采用超大规模FPGA(field-programmable logic)集成PDSP(programmable digital signal processor)设计和直接数字频率合成技术,试验结果证明,与传统使用分离器件设计方案相比,该方案能产生较高质量信号。电路设计有集成化、低功耗,简单化、易现场修改、便于程控等优点。 展开更多
关键词 伺服信号 PDSP FPGA 直接数字频率合成
在线阅读 下载PDF
读写通道基于τ因子内插时钟恢复模型设计与实现
7
作者 丁红 王庆东 《计算机工程与科学》 CSCD 北大核心 2010年第7期76-79,共4页
读写通道是介于磁盘读写头与设备控制器之间的电子电路,实现数据写入和可靠的恢复。伺服信号采样时钟是伺服信号检测的重要组成部分,其设计的目标是在提高伺服信号传输速率的同时维持低的误码率,这就对通道的数据采样处理以及时钟恢复... 读写通道是介于磁盘读写头与设备控制器之间的电子电路,实现数据写入和可靠的恢复。伺服信号采样时钟是伺服信号检测的重要组成部分,其设计的目标是在提高伺服信号传输速率的同时维持低的误码率,这就对通道的数据采样处理以及时钟恢复电路的设计提出了严格的要求。本文通过对读写通道伺服的分析,对常用的由锁相环构成的伺服时钟恢复电路进行改进,在线性插值时钟恢复的基础上提出了基于τ因子内插时钟恢复模型,并推导出τ因子插值滤波器系数算法,还给出了伺服时钟恢复的硬件及FPGA的设计与实现方案,最后给出了基于线性插值和基于τ因子内插时钟恢复试验。测试结果证明,采用基于τ因子内插滤波器模型可以获得更好的谐波频谱。 展开更多
关键词 读写通道 伺服信号 &tau 因子 内插时钟恢复模型
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部