期刊文献+
共找到21篇文章
< 1 2 >
每页显示 20 50 100
钟控传输门绝热逻辑电路和SRAM的设计 被引量:9
1
作者 汪鹏君 郁军军 《电子学报》 EI CAS CSCD 北大核心 2006年第2期301-305,共5页
本文利用NMO S管的自举效应设计了一种新的采用二相无交叠功率时钟的绝热逻辑电路———钟控传输门绝热逻辑电路,实现对输出负载全绝热方式充放电.依此进一步设计了一种新型绝热SRAM,从而可以以全绝热方式有效恢复在字线、写位线、敏感... 本文利用NMO S管的自举效应设计了一种新的采用二相无交叠功率时钟的绝热逻辑电路———钟控传输门绝热逻辑电路,实现对输出负载全绝热方式充放电.依此进一步设计了一种新型绝热SRAM,从而可以以全绝热方式有效恢复在字线、写位线、敏感放大线及地址译码器上的大开关电容的电荷.最后,在采用TSMC 0.25μm CMO S工艺器件参数情况下,对所设计的绝热SRAM进行HSPC IE模拟,结果表明,此SRAM逻辑功能正确,低功耗特性明显. 展开更多
关键词 钟控传输门绝热逻辑 二相无交叠功率时钟 SRAM设计 低功耗
在线阅读 下载PDF
基于钟控传输门绝热逻辑电路的绝热FIFO设计 被引量:3
2
作者 汪鹏君 徐建 +1 位作者 杜歆 陈耀武 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2008年第8期1294-1299,1305,共7页
通过研究先进先出存储堆栈(FIFO)和钟控传输门绝热逻辑(CTGAL)电路工作原理及结构,提出了基于CTGAL电路的绝热FIFO设计方案.该方案运用绝热计算原理,基于晶体管级设计电路,有效避免了传统CMOS逻辑的FIFO必然遇到的亚稳态和异步信号处理... 通过研究先进先出存储堆栈(FIFO)和钟控传输门绝热逻辑(CTGAL)电路工作原理及结构,提出了基于CTGAL电路的绝热FIFO设计方案.该方案运用绝热计算原理,基于晶体管级设计电路,有效避免了传统CMOS逻辑的FIFO必然遇到的亚稳态和异步信号处理等难题,实现了深度为16的基于CTGAL电路的绝热FIFO结构.HSPICE模拟结果表明,所设计的电路具有正确的逻辑功能,与基于有效电荷恢复逻辑(ECRL)的绝热FIFO相比较,电路平均功耗节省达71%. 展开更多
关键词 钟控传输门绝热逻辑(CTGAL) 低功耗 先进先出存储堆栈(F1F0) 电路设计
在线阅读 下载PDF
CMOS传输门工作特性的Multisim分析 被引量:3
3
作者 马敬敏 《电子设计工程》 2014年第21期8-10,共3页
针对CMOS传输门工作特性的实验验证,提出了在计算机上应用Multisim仿真软件仿真CMOS传输门传输特性的方法,即用Multisim软件中的函数发生器提供正弦信号、三角信号和脉冲数字信号,用虚拟仪器中的双踪示波器显示输入信号、输出信号的波... 针对CMOS传输门工作特性的实验验证,提出了在计算机上应用Multisim仿真软件仿真CMOS传输门传输特性的方法,即用Multisim软件中的函数发生器提供正弦信号、三角信号和脉冲数字信号,用虚拟仪器中的双踪示波器显示输入信号、输出信号的波形。特点是直观形象地描述了CMOS传输门的功能和工作特性、解决了CMOS传输门工作波形无法用电子实验仪器进行分析验证的问题。 展开更多
关键词 CMOS传输门 数字信号 模拟信号 MULTISIM
在线阅读 下载PDF
用传输门VCO和动态PFD设计低功耗CMOS琐相环(英文)
4
作者 袁寿财 郑月明 《电子器件》 CAS 2005年第4期775-777,共3页
锁相环(PLL)是VLSI系统的重要单元电路之一,为了实现高速低功耗的CMOS锁相环,用传输门VCO和动态反相器PFD电路设计CMOS锁相环。传输门结构VCO具有高速、低电压和低功耗的特性,而动态反相器PFD具有功耗低和面积小的特点。SPICE模拟表明,... 锁相环(PLL)是VLSI系统的重要单元电路之一,为了实现高速低功耗的CMOS锁相环,用传输门VCO和动态反相器PFD电路设计CMOS锁相环。传输门结构VCO具有高速、低电压和低功耗的特性,而动态反相器PFD具有功耗低和面积小的特点。SPICE模拟表明,当电源电压为2.5V时,基于0.6μmCMOS工艺设计的CMOS锁相环电路,工作频率高达1000MHz,而功耗低于50mW。 展开更多
关键词 传输门 低功耗 CMOS 电路设计 模拟 SPICE 压控震荡器 锁相环
在线阅读 下载PDF
单沟道传输门绝热触发器和相对绝热计算原理
5
作者 方振贤 汪鹏君 《电子与信息学报》 EI CSCD 北大核心 2003年第5期671-676,共6页
该文从动态功耗在工程上有界限的观点出发,讨论单沟道传输门的相对绝热计算原理。在此基础上设计单沟道和双沟道传输门动态绝热锁存器,使其保存信息时,存储介质与外界隔离。将两种绝热锁存器进行比较、分析,并用计算机模拟程序检验其结果。
关键词 单沟道传输门 绝热触发器 相对绝热计算原理 有界限动态功耗 绝热锁存器 绝热电路 集成电路
在线阅读 下载PDF
一种改进的三态传输门寄存器的设计与实现 被引量:1
6
作者 裴茹霞 咸立民 沈绪榜 《微电子学与计算机》 CSCD 北大核心 2009年第5期231-234,共4页
三态传输门正边沿主从寄存器,在单时钟系统中时钟重叠期间,会导致在非时钟上升沿期间采样,以及输出在负边沿发生变化.针对这一情况介绍了一种改进的三态门正边沿主从寄存器,避免上述的竞争情况,满足控制精度较高的场合使用,并在1stSilic... 三态传输门正边沿主从寄存器,在单时钟系统中时钟重叠期间,会导致在非时钟上升沿期间采样,以及输出在负边沿发生变化.针对这一情况介绍了一种改进的三态门正边沿主从寄存器,避免上述的竞争情况,满足控制精度较高的场合使用,并在1stSilicon0.25μm2.5V电压工艺下给出的瞬态仿真与版图实现. 展开更多
关键词 三态传输门 寄存器 时钟重叠 竞争
在线阅读 下载PDF
基于输入向量控制和传输门插入的电路NBTI老化缓解
7
作者 胡林聪 易茂祥 +3 位作者 丁力 朱炯 刘小红 梁华国 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2018年第1期55-59,75,共6页
针对现有方案通过输入向量控制(input vector control,IVC)结合门替换(gate replacement,GR)技术缓解负偏置温度不稳定性(negative bias temperature instability,NBTI)引起的电路老化,存在GR应用可能破坏IVC抗老化效果的问题,文章提出... 针对现有方案通过输入向量控制(input vector control,IVC)结合门替换(gate replacement,GR)技术缓解负偏置温度不稳定性(negative bias temperature instability,NBTI)引起的电路老化,存在GR应用可能破坏IVC抗老化效果的问题,文章提出了一种基于IVC和传输门(transmission gate,TG)插入的抗NBTI老化方案。将目标电路切分为多个逻辑锥子电路,然后对各子电路进行动态回溯得到其最优输入控制向量,在恢复各子电路的连接时,通过插入TG消除连线位置出现的逻辑冲突,最后得到由子电路合并后的目标电路的最优输入控制向量。采用相同条件的实验结果表明,与现有方案相比,本文方案提高了电路平均时延退化改善率超过1倍,且面积开销和电路固有时延也明显降低,更好地缓解了电路老化效应。 展开更多
关键词 负偏置温度不稳定性(NBTI) 老化 输入向量控制(IVC) 传输门(TG)插入 回溯
在线阅读 下载PDF
关于CMOS传输门的应用开发
8
作者 宋庆华 《武汉工程大学学报》 CAS 1991年第1期56-62,共7页
本文提出了CMOS传输门在信号的产生、变换、控制和观测等方面的应用。
关键词 CMOS传输门 开发 应用
在线阅读 下载PDF
复合域算法的AESS盒电路实现 被引量:2
9
作者 刘政林 曾永红 +3 位作者 邹雪城 陈黎明 陈毅成 韩煜 《应用科学学报》 CAS CSCD 北大核心 2008年第6期622-626,共5页
提出一种基于复合域算法的全定制AES S盒架构,采用传输门逻辑实现了精简的、低功耗数据通道电路.在数据通道中插入异步握手电路控制的锁存器以控制信号抖动的传播,达到降低整个S盒功耗的目的.利用插入随机延时链的方法提高了S盒的抗差... 提出一种基于复合域算法的全定制AES S盒架构,采用传输门逻辑实现了精简的、低功耗数据通道电路.在数据通道中插入异步握手电路控制的锁存器以控制信号抖动的传播,达到降低整个S盒功耗的目的.利用插入随机延时链的方法提高了S盒的抗差分功耗分析能力.在0.25μm CMOS工艺下的S盒电路版图后仿真结果表明,本S盒电路具有低功耗、高安全性的优点,并保持复合域S盒电路所具有的面积小的特点. 展开更多
关键词 S盒 复合域 传输门 异步电路 随机延时链
在线阅读 下载PDF
一种新型的绝热低功耗逻辑电路 被引量:3
10
作者 罗家俊 李晓民 +1 位作者 仇玉林 陈潮枢 《固体电子学研究与进展》 CAS CSCD 北大核心 2003年第2期225-228,共4页
文中作者提出了一种新型的自举式 Adiabatic逻辑电路—— Pass Transistor-Bootstrap Charge Recov-ery logic(PT-BCRL) ,该电路的操作分为两级 ,第一级负责逻辑值的运算 ,采用传统的 ECRL电路 ,第二级电路通过利用自举效应经 NMOS管对... 文中作者提出了一种新型的自举式 Adiabatic逻辑电路—— Pass Transistor-Bootstrap Charge Recov-ery logic(PT-BCRL) ,该电路的操作分为两级 ,第一级负责逻辑值的运算 ,采用传统的 ECRL电路 ,第二级电路通过利用自举效应经 NMOS管对负载进行充放电 ,使得其充放电为一全绝热过程 ;另外 ,第一级电路通过一互补传输门与第二级电路相连 ,使得该电路的能量的传输和恢复效率都显著得到提高。由于电路分两级操作 ,它很好地解决了传统 Adiabatic电路的功耗和负载电容值直接相关的问题 ,这在用 0 .6μm 展开更多
关键词 绝热低功耗逻辑电路 自举技术 能量恢复 电荷恢复 互补传输门 集成电路 工作原理
在线阅读 下载PDF
基于安全控制边界单元的IP核测试封装方法 被引量:2
11
作者 俞洋 向刚 乔立岩 《电子学报》 EI CAS CSCD 北大核心 2011年第A03期99-103,共5页
为了解决测试信息传递的问题,IEEE组织推出了IEEE1500 IP(Intellectual Property)核测试封装标准以标准化IP核测试接口.然而该标准给出的典型测试封装存在由测试数据扫描移入造成的不安全隐患.本文提出了一种基于安全控制边界单元的IP... 为了解决测试信息传递的问题,IEEE组织推出了IEEE1500 IP(Intellectual Property)核测试封装标准以标准化IP核测试接口.然而该标准给出的典型测试封装存在由测试数据扫描移入造成的不安全隐患.本文提出了一种基于安全控制边界单元的IP核测试封装方法.这种方法的核心思想是在典型的测试封装边界单元的基础上添加一个CMOS(Complementary Metal Oxide Semiconductor)传输门,有效消除了测试过程中扫描移位对被测IP核电路的影响.实验结果表明,这种基于安全控制边界单元的测试封装能够在完成测试任务的同时,有效降低IP核输入端口的测试数据数据跳变次数,使IP核处于安全状态,还可以降低扫描移位过程中产生的动态测试功耗. 展开更多
关键词 系统芯片 IEEE1500标准 测试封装 传输门
在线阅读 下载PDF
一种面向卷积神经网络加速器的高性能乘累加器 被引量:3
12
作者 孔鑫 陈刚 +2 位作者 龚国良 鲁华祥 毛文宇 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2020年第4期55-63,93,共10页
针对现有卷积神经网络加速器中的乘累加器普遍存在的面积大、功耗高、速度慢的问题,设计了一种基于传输门结构的全定制高性能乘累加器。提出了一种适用于乘累加器的新型累加数据压缩结构,减少了硬件开销;提出了一种新的并行加法器架构,... 针对现有卷积神经网络加速器中的乘累加器普遍存在的面积大、功耗高、速度慢的问题,设计了一种基于传输门结构的全定制高性能乘累加器。提出了一种适用于乘累加器的新型累加数据压缩结构,减少了硬件开销;提出了一种新的并行加法器架构,在与Brent Kung加法器相同硬件开销的情况下,降低了门延迟级数,提高了计算速度;利用传输门的优点对乘累加器各单元电路进行优化设计。基于笔者方法设计的16乘8定点数高性能乘累加器在SMIC 130nm tt工艺角下关键路径延迟为1.173ns,版图面积为9049.41μm2,800MHz下平均功耗为4.153mW。对比传统的乘累加器,速度约提高了37.42%,面积约减小了47.87%,在同等条件下功耗约降低了56.77%。 展开更多
关键词 乘累加器 传输门 累加压缩 卷积神经网络 高性能
在线阅读 下载PDF
用于8位80MS/s模数转换器的增益数模单元电路 被引量:2
13
作者 董嗣万 朱樟明 +1 位作者 刘敏杰 杨银堂 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2016年第1期162-166,172,共6页
提出了一种针对高速中精度模数转换器的增益数模单元电路优化设计,满足8位80MS/s流水线模数转换器的要求.通过优化设计一种改进传输门开关,提高了增益数模单元电路的线性度;针对高增益两级宽带运算放大器,提出了一种宽带运算放大器优化... 提出了一种针对高速中精度模数转换器的增益数模单元电路优化设计,满足8位80MS/s流水线模数转换器的要求.通过优化设计一种改进传输门开关,提高了增益数模单元电路的线性度;针对高增益两级宽带运算放大器,提出了一种宽带运算放大器优化设计方法,能有效地优化运算放大器的建立时间和功耗;优化设计了一种高速低功耗动态比较器,在提高速度方面具有优势.基于0.18μm 1.8V CMOS工艺完成了增益数模单元及8位80MS/s流水线模数转换器的流片验证,测试结果表明,在80MHz采样频率下,输入信号频率为35MHz时,模数转换器的信号噪声失调比为48.9dB,有效位数为7.83位. 展开更多
关键词 增益数模单元 运放优化 传输门 动态比较器 流水线模数转换器
在线阅读 下载PDF
一种CMOS双沿触发器的设计 被引量:2
14
作者 郭中和 杨银堂 姬慧莲 《半导体技术》 CAS CSCD 北大核心 2003年第4期65-67,75,共4页
基于CMOS传输门,分析了单、双沿触发器的逻辑结构,分析了一种晶体管数较少的CMOS双沿触发器,并用PSPICE程序进行了模拟,结果表明这种双沿触发器具有完整的逻辑功能,且具有结构简单、延迟时间短和数据处理能力高的优点,另外,与传统的单... 基于CMOS传输门,分析了单、双沿触发器的逻辑结构,分析了一种晶体管数较少的CMOS双沿触发器,并用PSPICE程序进行了模拟,结果表明这种双沿触发器具有完整的逻辑功能,且具有结构简单、延迟时间短和数据处理能力高的优点,另外,与传统的单沿触发器相比,其功耗大约减少了61%。 展开更多
关键词 数据选择器 传输门 CMOS 双沿触发器
在线阅读 下载PDF
宽调节范围的二级压控振荡器
15
作者 倪丹 戴庆元 +2 位作者 叶君青 程嘉 林佳明 《半导体技术》 CAS CSCD 北大核心 2008年第1期22-24,共3页
介绍了一种具有较宽频率调节范围的二级压控振荡器(VCO),调节频率达80%以上。在延时单元中利用传输门来控制振荡频率,通过理论推导和仿真证明了所采用传输门的等效电导随着控制电压线性变化。同时通过数模信号控制的方法优化了VCO的压... 介绍了一种具有较宽频率调节范围的二级压控振荡器(VCO),调节频率达80%以上。在延时单元中利用传输门来控制振荡频率,通过理论推导和仿真证明了所采用传输门的等效电导随着控制电压线性变化。同时通过数模信号控制的方法优化了VCO的压控灵敏度KV。采用TSMC 0.25μm CMOS工艺参数进行了仿真,在KV保持在300 MHz/V左右时,频率调节范围为200 MHz^1.85 GHz。 展开更多
关键词 传输门 二级压控振荡器 数模信号控制
在线阅读 下载PDF
一种基于三态反相器的高精度时间放大器
16
作者 李瑞 蒋剑飞 王琴 《微电子学与计算机》 北大核心 2020年第8期43-48,共6页
传统的基于三态反相器设计的时间放大器(TDA)具有电路复杂度低、对电压余度和温度的影响不敏感的特点,但该结构的时间分辨率低,增益误差大,应用范围相对较窄.本文提出一种改进的时间放大器结构,通过重新设计延迟链控制信号产生电路以实... 传统的基于三态反相器设计的时间放大器(TDA)具有电路复杂度低、对电压余度和温度的影响不敏感的特点,但该结构的时间分辨率低,增益误差大,应用范围相对较窄.本文提出一种改进的时间放大器结构,通过重新设计延迟链控制信号产生电路以实现高精度增益的要求.基于40 nm CMOS工艺进行Spectre仿真结果表明,本文提出的TDA结构不仅具有稳定可控的增益(增益误差保持在±4%以下)和高时间分辨率(380 fs),而且输入范围得到进一步提升. 展开更多
关键词 时间放大器 三态反相器 传输门逻辑 线性度 高时间分辨率
在线阅读 下载PDF
一种改进的开关级数字比较器 被引量:1
17
作者 张爱华 《西安邮电学院学报》 2007年第1期48-50,共3页
数字比较器是数字系统的基本单元之一。传统的数字比较器采用门级设计技术,电路结构不规则,不利于大规模集成电路的设计。在研究传统数字比较器的基础上,提出了一种基于CMOS传输门的开关级数字比较器电路。研究表明,和传统的数字比较器... 数字比较器是数字系统的基本单元之一。传统的数字比较器采用门级设计技术,电路结构不规则,不利于大规模集成电路的设计。在研究传统数字比较器的基础上,提出了一种基于CMOS传输门的开关级数字比较器电路。研究表明,和传统的数字比较器相比,这种电路具有结构简单,布局规则,运算速度快等优点,适用于大规模集成数字比较器的设计,具有一定的研究和实用价值。 展开更多
关键词 数字比较器 CMOS 传输门 开关级
在线阅读 下载PDF
基于绝热电路三要素理论的绝热定时器设计
18
作者 汪鹏君 黄道 《华东理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2007年第2期248-254,共7页
为了设计低功耗定时器,首先利用钟控传输门绝热逻辑电路设计绝热触发器,然后在分析C54X的定时器结构基础上,利用绝热电路三要素理论,结合钟控传输门绝热逻辑电路及其绝热触发器的特性,提出绝热定时器的设计新方案。最后,在采用TSMC 0.25... 为了设计低功耗定时器,首先利用钟控传输门绝热逻辑电路设计绝热触发器,然后在分析C54X的定时器结构基础上,利用绝热电路三要素理论,结合钟控传输门绝热逻辑电路及其绝热触发器的特性,提出绝热定时器的设计新方案。最后,在采用TSMC 0.25μm CMOS工艺器件参数情况下,对依此理论设计的绝热定时器进行HSPCIE模拟,结果表明:该定时器逻辑功能正确,低功耗特性明显。 展开更多
关键词 钟控传输门绝热逻辑电路 绝热电路三要素理论 绝热定时器 低功耗
在线阅读 下载PDF
音频功放ClassD和ClassAB漏音问题及解决
19
作者 樊茂 《北京电子科技学院学报》 2008年第2期84-86,共3页
本文针对当今功率放大器ClassD和ClassAB的一部分产品在静音模式时有声音放出的问题。进行了实际测量和理论分析,找出问题所在,是静音时的用于短路的传输门的导通电阻过高,使原本应该为0的增益,变为0.3倍左右的增益。通过改善传输门,使... 本文针对当今功率放大器ClassD和ClassAB的一部分产品在静音模式时有声音放出的问题。进行了实际测量和理论分析,找出问题所在,是静音时的用于短路的传输门的导通电阻过高,使原本应该为0的增益,变为0.3倍左右的增益。通过改善传输门,使得漏音问题得到解决。通过实际流片得以验证。 展开更多
关键词 音频功率放大 静音 漏音 传输门 开机噪声
在线阅读 下载PDF
新的大功率音频开关家族在合弦音乐振铃智能电话中实现高保真立体声信号开关功能
20
作者 Carmelo Battaglia 《电子与电脑》 2004年第9期123-127,共5页
亚微米技术运用标准传输门单元 (经常出现在电子方法文献中)方法,为先进的具有悦耳铃声的新型移动电话平台提供了适合的功率控制性能。新型移动电话等电池供电设备的微控制器必须始终保持较低的功耗,必须始终需要较低的电源电压;其它半... 亚微米技术运用标准传输门单元 (经常出现在电子方法文献中)方法,为先进的具有悦耳铃声的新型移动电话平台提供了适合的功率控制性能。新型移动电话等电池供电设备的微控制器必须始终保持较低的功耗,必须始终需要较低的电源电压;其它半导体设备,如功率放大器和彩屏控制器,即使电源电压更高,也必须具有适当的与微控制器相一致的控制水平。 展开更多
关键词 高保真立体声 音频开关 振铃 智能电话 移动电话 开关功能 传输门 微控制器 电源电压 大功率
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部