期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
面向大规格矩阵协方差运算的高性能硬件加速器设计
1
作者 陈铠 刘传柱 +5 位作者 冯建哲 滕紫珩 李世平 傅玉祥 李丽 何国强 《电子与封装》 2024年第12期64-70,共7页
随着雷达系统向多通道、高带宽方向发展,大规格矩阵带来的协方差运算实时性问题限制了空时二维自适应处理(STAP)技术在先进机载雷达平台上的应用。提出了一种高性能硬件加速器设计方法,旨在满足日益增长的大规格矩阵协方差处理需求,同... 随着雷达系统向多通道、高带宽方向发展,大规格矩阵带来的协方差运算实时性问题限制了空时二维自适应处理(STAP)技术在先进机载雷达平台上的应用。提出了一种高性能硬件加速器设计方法,旨在满足日益增长的大规格矩阵协方差处理需求,同时提高低功耗约束下的运算效率。加速器由运算部件、控制模块、存储模块和DMA控制器组成,通过对矩阵按列分段处理的方式,在硬件存储资源有限的条件下,支持最大256×8192的矩阵协方差运算。设计了下三角运算控制逻辑,降低了运算量,并提出了一套高并发乒乓存储、流水乘累加树处理机制,提高了处理效能。流片测试结果表明,该加速器处理大规格矩阵协方差运算时性能为算力接近的CPU核的70倍以上。 展开更多
关键词 协方差 硬件加速器 流水计算 乘累加树 乒乓存储
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部