期刊文献+
共找到9篇文章
< 1 >
每页显示 20 50 100
基于FPGA的乒乓存储控制在DSP图像接口的应用
1
作者 郭兵 赵玮 《控制工程(北京)》 2005年第3期46-52,共7页
在DSP图像接口设计中,如果DSP的处理速度不能满足输入图像数据速率的要求,则必须考虑使用特殊的存储器结构缓冲保存图像数据。本文提出了一种基于FPGA的实现方法,采用二级流水的乒乓存储控制结构,并考虑了异常处理等一些特殊情况,... 在DSP图像接口设计中,如果DSP的处理速度不能满足输入图像数据速率的要求,则必须考虑使用特殊的存储器结构缓冲保存图像数据。本文提出了一种基于FPGA的实现方法,采用二级流水的乒乓存储控制结构,并考虑了异常处理等一些特殊情况,实践证明运行稳定可靠,适用于DSP系统前端图像数据的高速实时存储和处理。 展开更多
关键词 FPGA DSP 乒乓存储控制 图像接口 图像数据 存储控制 接口设计 应用 存储器结构 数据速率
在线阅读 下载PDF
高频编码信号采集与存储系统研究 被引量:4
2
作者 李宇超 谢锐 《电子器件》 CAS 北大核心 2016年第6期1416-1420,共5页
为了能够在速度快、频率高、冲击大、体积小等恶劣环境下,精确测得高频编码信号,设计了有针对性的采集、存储系统。通过分析信号特点,选取高性能匹配芯片EP3C16作为主控制器。考虑电磁干扰等因素,利用Cadence软件对高速PCB、电阻匹配网... 为了能够在速度快、频率高、冲击大、体积小等恶劣环境下,精确测得高频编码信号,设计了有针对性的采集、存储系统。通过分析信号特点,选取高性能匹配芯片EP3C16作为主控制器。考虑电磁干扰等因素,利用Cadence软件对高速PCB、电阻匹配网络进行设计仿真;利用QuartusⅡ对采用乒乓存储技术的数据存储进行模拟仿真。在电路板布线、阻抗设计上都进行了相应地抗干扰预防处理。应用设计的系统对500 MHz实测信号进行采集验证,结果证明了系统具有抗干扰、稳定、可实现的特点。 展开更多
关键词 测试与存储 信号采集 乒乓存储 PCB制板
在线阅读 下载PDF
单倍FIFO存储在脉冲雷达中的应用 被引量:1
3
作者 李洪奎 高俊峰 +2 位作者 贾晓光 孙德田 盛岩 《电子工程师》 2002年第4期42-43,共2页
针对某脉冲警戒雷达设计了一种新的基于单倍 FIFO存储空间的乒乓存储电路 ,实现了 DSP与 A/D。
关键词 脉冲雷达 单倍FIFO存储 乒乓存储电路
在线阅读 下载PDF
面向大规格矩阵协方差运算的高性能硬件加速器设计
4
作者 陈铠 刘传柱 +5 位作者 冯建哲 滕紫珩 李世平 傅玉祥 李丽 何国强 《电子与封装》 2024年第12期64-70,共7页
随着雷达系统向多通道、高带宽方向发展,大规格矩阵带来的协方差运算实时性问题限制了空时二维自适应处理(STAP)技术在先进机载雷达平台上的应用。提出了一种高性能硬件加速器设计方法,旨在满足日益增长的大规格矩阵协方差处理需求,同... 随着雷达系统向多通道、高带宽方向发展,大规格矩阵带来的协方差运算实时性问题限制了空时二维自适应处理(STAP)技术在先进机载雷达平台上的应用。提出了一种高性能硬件加速器设计方法,旨在满足日益增长的大规格矩阵协方差处理需求,同时提高低功耗约束下的运算效率。加速器由运算部件、控制模块、存储模块和DMA控制器组成,通过对矩阵按列分段处理的方式,在硬件存储资源有限的条件下,支持最大256×8192的矩阵协方差运算。设计了下三角运算控制逻辑,降低了运算量,并提出了一套高并发乒乓存储、流水乘累加树处理机制,提高了处理效能。流片测试结果表明,该加速器处理大规格矩阵协方差运算时性能为算力接近的CPU核的70倍以上。 展开更多
关键词 协方差 硬件加速器 流水计算 乘累加树 乒乓存储
在线阅读 下载PDF
嵌入式车牌识别系统的硬件电路设计 被引量:2
5
作者 张松 王飞 《现代电子技术》 2012年第10期1-3,共3页
基于数字信号处理器(DSP)TMS320VC5416和复杂可编程逻辑器件(CPLD)的嵌入式车牌识别系统的硬件设计,利用视频处理芯片SAA7111作为视频A/D,在CPLD的控制下将采集到的图像数据写入帧存储器中,DSP对图像数据进行实时分析处理。采用"乒... 基于数字信号处理器(DSP)TMS320VC5416和复杂可编程逻辑器件(CPLD)的嵌入式车牌识别系统的硬件设计,利用视频处理芯片SAA7111作为视频A/D,在CPLD的控制下将采集到的图像数据写入帧存储器中,DSP对图像数据进行实时分析处理。采用"乒乓"存储结构,实现了图像数据的采集和处理的并行运行。识别结果通过串口传到上位机或者保存在E2PROM中,实现了车牌识别系统脱机、联机工作,在实时高速图像处理系统中有广泛的工程技术应用前景。 展开更多
关键词 图像采集 SAA7111 乒乓存储 车牌识别
在线阅读 下载PDF
基于可见光通信的多语种同步语音解说系统 被引量:1
6
作者 鄢秋荣 李昌 +1 位作者 王慧 詹廷 《光通信技术》 北大核心 2017年第10期33-36,共4页
提出一种基于可见光通信(VLC)的多语种实时同步语音解说方案。搭建了基于可见光通信的多语种实时同步语音解说系统,采用高效光调制解调、信道时分复用和乒乓存储等技术,实现了多语种同步解说和实时语音广播功能。设计实验测试了在不同... 提出一种基于可见光通信(VLC)的多语种实时同步语音解说方案。搭建了基于可见光通信的多语种实时同步语音解说系统,采用高效光调制解调、信道时分复用和乒乓存储等技术,实现了多语种同步解说和实时语音广播功能。设计实验测试了在不同距离、不同通信速率和不同比较器阈值电压下误码率的值,进一步了分析各参数对通信性能的影响。 展开更多
关键词 可见光通信 多语种实时同步 解说系统 乒乓存储 时分复用
在线阅读 下载PDF
BEPCⅡ快亮度监测系统的信号处理
7
作者 章涛 王永纲 +1 位作者 李凯 颜天信 《原子能科学技术》 EI CAS CSCD 北大核心 2008年第4期362-365,共4页
针对北京正负电子对撞机(BEPCⅡ)逐束团(bunch-by-bunch)亮度监测系统需求,设计了高速亮度信号的采集、存储和显示系统。实现了4 ns束团间隔亮度信号的放大甄别、远距离传输、反符合判别,以及对应束团亮度信号的累加,利用乒乓存储技术... 针对北京正负电子对撞机(BEPCⅡ)逐束团(bunch-by-bunch)亮度监测系统需求,设计了高速亮度信号的采集、存储和显示系统。实现了4 ns束团间隔亮度信号的放大甄别、远距离传输、反符合判别,以及对应束团亮度信号的累加,利用乒乓存储技术解决了高数据产生率和CAMAC低数据读出率间的矛盾。测试结果表明,该设计能够满足BEPCⅡ4 ns间隔的逐束团亮度监测系统的要求。 展开更多
关键词 亮度监测 反符合判选 逐束团记录 乒乓存储
在线阅读 下载PDF
引信加速度信号测试仪设计 被引量:3
8
作者 马强 沈大伟 +1 位作者 马铁华 冯卫国 《电子器件》 CAS 北大核心 2016年第2期383-387,共5页
为了准确获得引信在弹丸运动各个阶段的加速度信号,设计了一种可置于弹丸引信处的加速度测试仪,使用单片机和CPLD作为控制器,基于乒乓存储原理和负延迟理论,使得测试仪性能得到很大提高。通过靶场实验实测数据表明,测试仪能够成功获取... 为了准确获得引信在弹丸运动各个阶段的加速度信号,设计了一种可置于弹丸引信处的加速度测试仪,使用单片机和CPLD作为控制器,基于乒乓存储原理和负延迟理论,使得测试仪性能得到很大提高。通过靶场实验实测数据表明,测试仪能够成功获取引信发射及飞行过程的三轴加速度曲线,对于引信、弹丸和火炮的设计和研究具有重要意义。 展开更多
关键词 存储测试 弹载测试仪 乒乓存储 负延迟 引信加速度
在线阅读 下载PDF
基于FPGA的彩色空间转换系统设计
9
作者 冯博 李若乔 《现代电视技术》 2017年第6期148-150,共3页
本文主要描述了如何利用Altera公司CycloneⅢ系列的FPGA作为主控芯片,通过VHDL语言编程,设计并实现了一个彩色空间转换系统。整个系统包括场解码模块、4:2:2到4:4:4转换模块、彩色空间转换模块、帧缓存模块和VGA时序控制模块的串联,完... 本文主要描述了如何利用Altera公司CycloneⅢ系列的FPGA作为主控芯片,通过VHDL语言编程,设计并实现了一个彩色空间转换系统。整个系统包括场解码模块、4:2:2到4:4:4转换模块、彩色空间转换模块、帧缓存模块和VGA时序控制模块的串联,完成了从YCrC b信号到RGB信号的转换。再通过ADV7123视频转换D|A芯片,最终以VGA的方式显示出来。 展开更多
关键词 数字视频处理FPGA 彩色空间转换 乒乓存储
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部