期刊文献+
共找到33篇文章
< 1 2 >
每页显示 20 50 100
NEURON^(®)3150^(TM)芯片与串行数模/模数转换器的接口设计
1
作者 张定庆 廖俊必 曹泰山 《仪器仪表学报》 EI CAS CSCD 北大核心 2002年第z2期714-716,共3页
基于NEURON(?)3150TM神经元芯片的LONWORKS现场总线技术已广泛应用于各个领域,为开发新型LONWORKS智能节点,满足不同应用需求,这里介绍NEURON(?)3150TM神经元芯片与串行数模/模数转换器(TLC5615C/TLC2543C)
关键词 LONWORKS现场总线 智能控制模块 NEURON^(®) 3150^(TM)神经元芯片 串行数模/模数转换器
在线阅读 下载PDF
基于32位数字信号处理器和16位同步串行模数转换器的配用电监控终端设计 被引量:4
2
作者 施慧 徐琳茜 田世明 《电网技术》 EI CSCD 北大核心 2007年第21期72-76,共5页
采用32位控制型数字信号处理器、32位嵌入式先进精简指令集处理器和具有16位精度的同步采样串行接口模数转换器,设计并实现了全隔离的配用电监控终端。在设计中使用多重软硬件抗干扰措施,提高了装置的可靠性;应用软硬件缓冲技术和优化... 采用32位控制型数字信号处理器、32位嵌入式先进精简指令集处理器和具有16位精度的同步采样串行接口模数转换器,设计并实现了全隔离的配用电监控终端。在设计中使用多重软硬件抗干扰措施,提高了装置的可靠性;应用软硬件缓冲技术和优化的历史数据查询算法提高了系统效率。采用GPRS作为通信手段,并对其应用可靠性进行了深入研究和实践。在定点数字信号处理器中采用C语言编程,提高了系统的可靠性和可维护性。 展开更多
关键词 配用电 监控终端 32位数字信号处理器 嵌入式先进精简指令集处理器 16位同步串行模数转换器 抗干扰 可靠性 缓冲技术:通用分组无线业务(GPRS)
在线阅读 下载PDF
用于8位80MS/s模数转换器的增益数模单元电路 被引量:2
3
作者 董嗣万 朱樟明 +1 位作者 刘敏杰 杨银堂 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2016年第1期162-166,172,共6页
提出了一种针对高速中精度模数转换器的增益数模单元电路优化设计,满足8位80MS/s流水线模数转换器的要求.通过优化设计一种改进传输门开关,提高了增益数模单元电路的线性度;针对高增益两级宽带运算放大器,提出了一种宽带运算放大器优化... 提出了一种针对高速中精度模数转换器的增益数模单元电路优化设计,满足8位80MS/s流水线模数转换器的要求.通过优化设计一种改进传输门开关,提高了增益数模单元电路的线性度;针对高增益两级宽带运算放大器,提出了一种宽带运算放大器优化设计方法,能有效地优化运算放大器的建立时间和功耗;优化设计了一种高速低功耗动态比较器,在提高速度方面具有优势.基于0.18μm 1.8V CMOS工艺完成了增益数模单元及8位80MS/s流水线模数转换器的流片验证,测试结果表明,在80MHz采样频率下,输入信号频率为35MHz时,模数转换器的信号噪声失调比为48.9dB,有效位数为7.83位. 展开更多
关键词 增益数模单元 运放优化 传输门 动态比较器 流水线模数转换器
在线阅读 下载PDF
新型模数转换器TLC2543的串行接口及运用 被引量:3
4
作者 卢鑫 庞伟正 《半导体技术》 CAS CSCD 北大核心 2001年第6期7-9,共3页
TLC2543是 TI公司的新型模数转换器。本文介绍了它的功能、原理以及如何用它的串行接口和微处理器构建12位的数据检测系统。同时给出与80C5,TMS370, 68HC11三个微控制器的接口电路。
关键词 模数转换器 微处理器 数字检测系统 串行接口 TLC2543
在线阅读 下载PDF
模数转换器TLC0831的应用 被引量:4
5
作者 李健 许祖武 王大晶 《电测与仪表》 北大核心 1999年第3期53-54,共2页
介绍了TLC0831的结构功能及使用方法,给出TLC0831应用于单片机测温系统的实例。
关键词 模数转换器 单片机 串行控制
在线阅读 下载PDF
一种采用4bit MDAC的12bit流水线模数转换器 被引量:2
6
作者 庞瑞龙 赵毅强 +1 位作者 岳森 秦国轩 《半导体技术》 CAS CSCD 北大核心 2014年第2期93-97,102,共6页
采用GF 0.18μm标准CMOS工艺,设计并实现了一种12 bit 20 MS/s流水线模数转换器(ADC)。整体架构采用第一级4 bit与1.5 bit/级的相结合的方法。采用改进的增益数模单元(MDAC)结构和带驱动能力的栅自举开关来提高MDAC的线性度和精度。为... 采用GF 0.18μm标准CMOS工艺,设计并实现了一种12 bit 20 MS/s流水线模数转换器(ADC)。整体架构采用第一级4 bit与1.5 bit/级的相结合的方法。采用改进的增益数模单元(MDAC)结构和带驱动能力的栅自举开关来提高MDAC的线性度和精度。为了降低子ADC的功耗,采用开关电容式比较器。仿真结果表明,优化的带驱动的栅自举开关可减小采样保持电路(SHA)的负载压力,有效降低开关导通电阻,降低电路的非线性。测试结果表明:在20 MS/s的采样率下,输入信号为1.234 1 MHz时,该ADC的微分非线性(DNL)为+0.55LSB/-0.67LSB,积分非线性(INL)为+0.87LSB/-0.077LSB,信噪比(SNR)为73.21 dB,无杂散动态范围(SFDR)为69.72 dB,有效位数(ENOB)为11.01位。芯片面积为6.872 mm2,在3.3 V供电的情况下,功耗为115 mW。 展开更多
关键词 模数转换器(ADC) 增益数模(MDAC) 带驱动栅自举开关 开关电容比较器 CMOS工艺
在线阅读 下载PDF
串行数模转换器TLC5617与DSP接口设计 被引量:2
7
作者 李利 陈刚 《电测与仪表》 北大核心 2004年第8期50-53,共4页
介绍了TLC5617串行数模转换芯片工作原理及TMS320C54xx系列DSP多通道缓冲串口组成及数据发送操作过程,给出TLC5617芯片与TMS320C5402的接口电路,最后给出了TMS320C5402的McBSP0与TLC5617的接口软件编程实现。
关键词 串行数模转换器 TLC5617 DSP 接口设计 工作原理
在线阅读 下载PDF
16 位 A/D 转换器 AD7715 及其应用 被引量:1
8
作者 缪思恩 《电测与仪表》 北大核心 1998年第7期45-47,共3页
介绍16位A/D转换器AD7715的特点,并给出了AD7715与8031单片机的接口电路及编程方法。
关键词 A/D转换器 模数转换器 串行接口 单片机
在线阅读 下载PDF
高帧频数字图像制式转换显示系统 被引量:4
9
作者 王华闯 张覃平 《光电工程》 CAS CSCD 北大核心 2002年第1期65-68,共4页
为解决高帧频图像传感器应用中存在的显示问题,研制了利用普通工业监视器作为终端的高 帧频数字图像制式转换显示系统.介绍了该系统的组成、制式转换的基本工作原理、用FPGA实现的途径、视频混合的方法和实际应用效果,给出了方框图。
关键词 视频信号处理 模数转换器 数模转换器 电视制工 数字图像制式转换显示系统
在线阅读 下载PDF
基于查找表均衡的高速SerDes发送端设计 被引量:1
10
作者 陶保明 张春茗 +1 位作者 任一凡 戢小亮 《半导体技术》 北大核心 2025年第5期488-496,共9页
为使高速串行器/解串器(SerDes)发送端具有更大的均衡灵活性,采用UMC 28nm CMOS工艺设计了一种基于数字信号处理(DSP)-数模转换器(DAC)结构的高速SerDes发送端。通过将发送端中前馈均衡功能以查找表(LUT)形式集成至DSP中,灵活解决了信... 为使高速串行器/解串器(SerDes)发送端具有更大的均衡灵活性,采用UMC 28nm CMOS工艺设计了一种基于数字信号处理(DSP)-数模转换器(DAC)结构的高速SerDes发送端。通过将发送端中前馈均衡功能以查找表(LUT)形式集成至DSP中,灵活解决了信道高频损耗严重和信号完整性问题,并简化了全定制电路设计的复杂度;其主体结构包括DSP、温度编码器、重定时器、32:4多路复用器(MUX)、1 UI脉冲发生器+4:1 MUX、源串联端接(SST)型DAC驱动器。仿真结果显示:在1.05 V工作电压且信道衰减为12 dB@16 GHz条件下,发送端输出32 Gbit/s NRZ信号眼高为258 mV,眼宽为0.75UI;输出64 Gbit/s PAM4信号眼高为64 mV,眼宽为0.40 UI;版图面积为0.116 mm^(2),电路功耗为57.42 mW,获得了良好的均衡性能。 展开更多
关键词 数字信号处理(DSP) 前馈均衡 串行器/解串器(SerDes) 源串联端接(SST)驱动器 数模转换器(DAC)
在线阅读 下载PDF
8031单片机与串行总线器件接口方法及其应用
11
作者 陈至坤 杨友良 《仪表技术与传感器》 CSCD 北大核心 1996年第12期34-36,I001,共4页
本文在分析三线制串行总线器件MAX531(12位DAC)时序的基础上,给出8031单片机与这类总线器件的接口方法以及模拟这类接口的相应程序框图;作为一个实例,介绍了应用MAX531实现智能熔融金属测温仪模拟量输出(0~10mA或4~20mA)和自校验功能... 本文在分析三线制串行总线器件MAX531(12位DAC)时序的基础上,给出8031单片机与这类总线器件的接口方法以及模拟这类接口的相应程序框图;作为一个实例,介绍了应用MAX531实现智能熔融金属测温仪模拟量输出(0~10mA或4~20mA)和自校验功能的原理、方法以及原理电路,给出了MAX531输入数字量的计算公式。 展开更多
关键词 串行总线 数模转换 智能仪器仪表 微机
在线阅读 下载PDF
基于高速串行ADC的并行采集模块设计 被引量:7
12
作者 张品 叶芃 曾浩 《电子测量技术》 2011年第9期101-105,共5页
串行总线技术可以获得更高的性能,具有更高的传输速率和更低的设计成本,被广泛应用于高速通信领域。基于高速串行LVDS输出的ADC利用时间交替并行采样技术设计实现了1个并行采集模块,主要阐述了采样时钟的相移设计与2 GSPS采样率的实现... 串行总线技术可以获得更高的性能,具有更高的传输速率和更低的设计成本,被广泛应用于高速通信领域。基于高速串行LVDS输出的ADC利用时间交替并行采样技术设计实现了1个并行采集模块,主要阐述了采样时钟的相移设计与2 GSPS采样率的实现、串行数据的传输与处理、DDR模式下1∶8串并转换器在FPGA平台中的设计与实现,并介绍了高速串行ADC芯片的工作模式。结果表明,采用Xilinx Spartan-6系列的ISERDES2模块设计的串并转换器最终达到了16 Gbit/s的串行数据吞吐量,满足了设计要求。 展开更多
关键词 高速串行传输 模数转换器 采样时钟 串并转换器 ISERDES2
在线阅读 下载PDF
一种16位110 dB无杂散动态范围的低功耗SAR ADC
13
作者 邢向龙 王倩 +3 位作者 康成 彭姜灵 李清 俞军 《电子科技大学学报》 EI CAS CSCD 北大核心 2024年第2期185-193,共9页
该文设计了一款16位、转换速率为625 kS/s的逐次逼近寄存器型模数转换器(SAR ADC)。改进的采样保持电路结构,优化了采样线性度和噪声性能。采用分段结构设计电容型数模转换器并使用混合方式的电容切换方案,减小面积和能耗。利用扰动注... 该文设计了一款16位、转换速率为625 kS/s的逐次逼近寄存器型模数转换器(SAR ADC)。改进的采样保持电路结构,优化了采样线性度和噪声性能。采用分段结构设计电容型数模转换器并使用混合方式的电容切换方案,减小面积和能耗。利用扰动注入技术提升ADC的线性度。比较器采用两级积分型预放大器减小噪声,利用输出失调存储技术及优化的电路设计减小了比较器失调电压和失调校准引入的噪声,优化并提升了比较器速度。芯片采用CMOS 0.18μm工艺设计和流片,ADC核心面积为1.15 mm^(2)。测试结果表明,在1 kHz正弦信号输入下,ADC差分输入峰峰值幅度达8.8 V,信纳比为85.9 dB,无杂散动态范围为110 dB,微分非线性为-0.27/+0.32 LSB,积分非线性为-0.58/+0.53 LSB,功耗为4.31 mW。 展开更多
关键词 模数转换器 数模转换器 低噪声比较器 失调校准 采样保持 逐次逼近寄存器
在线阅读 下载PDF
高精度数控直流恒流源的设计与实现 被引量:22
14
作者 黄天辰 贾嵩 +1 位作者 余建华 郎宾 《仪表技术与传感器》 CSCD 北大核心 2013年第6期27-29,共3页
设计并实现了一种基于单片机的高精度数控直流恒流源。该电源以电流串联负反馈式压控恒流源电路为基础,以AT89S51单片机为控制核实现数字化控制。为实现高精度要求,在数控部分中,采用12位高精度D/A转换器TLV5616控制压控恒流源的输出电... 设计并实现了一种基于单片机的高精度数控直流恒流源。该电源以电流串联负反馈式压控恒流源电路为基础,以AT89S51单片机为控制核实现数字化控制。为实现高精度要求,在数控部分中,采用12位高精度D/A转换器TLV5616控制压控恒流源的输出电流,并利用12位高精度A/D转换器TLC2543测量输出电流;为方便数字化控制,采用矩阵式键盘作为电流输出设定装置;为达到更好的人机交互及低功耗要求,采用LCD1602型液晶显示屏显示设定的电流和实际输出电流。实践表明:所设计的数控直流恒流源具有纹波小、精度高、稳定度强等优点,而且操作简单、价格低廉、扩展性强,具有较高的实用价值。 展开更多
关键词 数控 直流恒流源 单片机 数模转换器 模数转换器
在线阅读 下载PDF
基于V93000的SoC中端口非测试复用的ADC和DAC IP核性能测试方案 被引量:13
15
作者 裴颂伟 李兆麟 +1 位作者 李圣龙 魏少军 《电子学报》 EI CAS CSCD 北大核心 2013年第7期1358-1364,共7页
SoC(System-on-a-Chip)芯片设计中,由于芯片测试引脚数目的限制以及基于芯片性能的考虑,通常有一些端口不能进行测试复用的IP(Intellectual Property)核将不可避免地被集成在SoC芯片当中.对于端口非测试复用IP核,由于其端口不能被直接... SoC(System-on-a-Chip)芯片设计中,由于芯片测试引脚数目的限制以及基于芯片性能的考虑,通常有一些端口不能进行测试复用的IP(Intellectual Property)核将不可避免地被集成在SoC芯片当中.对于端口非测试复用IP核,由于其端口不能被直接连接到ATE(Automatic Test Equipment)设备的测试通道上,由此,对端口非测试复用IP核的测试将是对SoC芯片进行测试的一个重要挑战.在本文当中,我们分别提出了一种基于V93000测试仪对端口非测试复用ADC(Analog-to-Digital Converter)以及DAC(Digita-l to-Analog Converter)IP核的性能参数测试方法.对于端口非测试复用ADC和DAC IP核,首先分别为他们开发测试程序并利用V93000通过SoC芯片的EMIF(External Memory Interface)总线对其进行配置.在对ADC和DAC IP核进行配置以后,就可以通过V93000捕获ADC IP核采样得到的数字代码以及通过V93000采样DAC IP核转换得到的模拟电压值,并由此计算ADC以及DAC IP核的性能参数.实验结果表明,本文分别提出的针对端口非测试复用ADC以及DAC IP核测试方案非常有效. 展开更多
关键词 片上系统 模数转换器 数模转换器 V93000测试仪 性能参数
在线阅读 下载PDF
256MHz采样71dB动态范围连续时间ΣΔADC设计 被引量:3
16
作者 杨银堂 袁俊 张钊锋 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2015年第1期10-15,共6页
宽带连续时间ΣΔ型数模转换器大量用于无线通信领域.设计了采用三阶4bit连续时间调制器架构.为降低时钟抖动的影响,采用不归零数模转换器反馈脉冲,通过引入半个时钟周期延时来改善环路异步问题,以补偿环路延时对性能的影响.还从电路、... 宽带连续时间ΣΔ型数模转换器大量用于无线通信领域.设计了采用三阶4bit连续时间调制器架构.为降低时钟抖动的影响,采用不归零数模转换器反馈脉冲,通过引入半个时钟周期延时来改善环路异步问题,以补偿环路延时对性能的影响.还从电路、算法和版图方面来降低反馈数模转换器失配的影响.由于米勒补偿增加了电容而增大功耗,因此这里采用前馈补偿技术,设计了一款低功耗、高速的运算放大器.最后基于0.13μm工艺,在256MHz采样频率、1.2V电源电压下,在8MHz带宽内信噪失真比达到62.5dB和71dB动态范围,功耗为15mW. 展开更多
关键词 模数转换器 连续时间 ΣΔ型数模转换器
在线阅读 下载PDF
改善数字式加速度计处理电路温度稳定性的一种方法 被引量:2
17
作者 张斌 王昊 +2 位作者 张霞 胡世昌 金仲和 《传感技术学报》 CAS CSCD 北大核心 2010年第12期1722-1727,共6页
介绍了一种电容式微机械加速度计的数字化处理电路,并重点介绍了数模转换器和模数转换器的温度特性。提出通过将调幅信号与载波信号进行相除运算,来显著的改善由于模数转换器和数模转换器引起的加速度计系统稳定性恶化现象。根据载波信... 介绍了一种电容式微机械加速度计的数字化处理电路,并重点介绍了数模转换器和模数转换器的温度特性。提出通过将调幅信号与载波信号进行相除运算,来显著的改善由于模数转换器和数模转换器引起的加速度计系统稳定性恶化现象。根据载波信号具有的一些与调幅信号不同的特性,运用方波解调的思想,设计了简化的数字方波解调算法对载波信号进行数字解调,这个算法可以节约大量的FPGA硬件资源,并且可以在解调时实现相位自动对准。 展开更多
关键词 微电子机械系统 加速度计 现场可编程门阵列 数模转换器 模数转换器
在线阅读 下载PDF
单相功率/电能芯片CS5460A的原理与应用 被引量:11
18
作者 费占军 刘瑞峰 《电测与仪表》 北大核心 2001年第2期42-45,共4页
介绍了美国Crystal公司生产的芯片CS5460A的特性、原理和应用。使用该芯片制作了精确度为0.2级的DJ多功能电力测试仪和精确度为0.5级的电子式电度表。
关键词 △∑ 模数转换器 三维串行接口 高通滤波器 单相功率/电能芯片
在线阅读 下载PDF
一种语音压缩处理通用DSP系统的设计与实现 被引量:3
19
作者 胡仕兵 杨绍国 《电讯技术》 2006年第3期127-130,共4页
提出了一种基于TMS320VC549定点DSP微处理器芯片的语音信号压缩/解压缩处理系统。该系统采用TLC320AD50C模数、数模转换器,采样率为8 kHz,处理能力为100 M IPS。系统配置有大容量存储器,具备资源扩展能力,适用于语音信号压缩/解压缩和... 提出了一种基于TMS320VC549定点DSP微处理器芯片的语音信号压缩/解压缩处理系统。该系统采用TLC320AD50C模数、数模转换器,采样率为8 kHz,处理能力为100 M IPS。系统配置有大容量存储器,具备资源扩展能力,适用于语音信号压缩/解压缩和语音识别、语音合成等其他领域。实验结果表明,系统对语音信号的压缩解压缩处理具有稳定性、灵活性和通用性。 展开更多
关键词 语音压缩 DSP系统 模数转换器 数模转换器 实时实现
在线阅读 下载PDF
ADS7817及其与FPGA的接口设计 被引量:1
20
作者 刘砚一 刘云飞 《中国测试》 CAS 2009年第1期60-62,共3页
针对测控系统的微型化与低功耗的需求,提出了一种FPGA与串行模数转换器ADS7817的接口设计方案。ADS7817是一种新型的12位低功耗、具有串行接口的模数转换器,体积小,接线简单。设计中以FPGA作为主控制器,为ADS7817提供稳定的工作频率。... 针对测控系统的微型化与低功耗的需求,提出了一种FPGA与串行模数转换器ADS7817的接口设计方案。ADS7817是一种新型的12位低功耗、具有串行接口的模数转换器,体积小,接线简单。设计中以FPGA作为主控制器,为ADS7817提供稳定的工作频率。同时通过接收上位机的命令字,对ADS7817发出采集启动与停止的信号,接收ADS7817输出的12位串行数据,并将之转换成16位并行数据发送到上位机。实验显示,时序仿真图完全符合设计要求,具有很好的工程应用前景。 展开更多
关键词 ADS7817模数转换器 串行接口 FPGA器件 状态机 低功耗
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部