期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于0.13μm CMOS工艺的6.25Gb/s高速串行数据接收器的设计
1
作者
李路
王子男
盖伟新
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2014年第4期617-622,共6页
基于1.2V0.13μm CMOS工艺,设计一种数据率为6.25Gb/s的高速串行数据接收器。该接收器采用半速结构降低系统工作频率,其中:均衡电路利用一种低功耗小面积的差分有源电感,使RC负反馈均衡电路的高频增益增加50%;采样电路为半速...
基于1.2V0.13μm CMOS工艺,设计一种数据率为6.25Gb/s的高速串行数据接收器。该接收器采用半速结构降低系统工作频率,其中:均衡电路利用一种低功耗小面积的差分有源电感,使RC负反馈均衡电路的高频增益增加50%;采样电路为半速时钟驱动2-way交织结构,同时实现1:2串并转换功能;DEMUX采用树型(tree-type)结构,并使用一种新的1:2 DEMUX单元,较传统单元电路节省40%的晶体管数量。HSPICE仿真结果显示,该接收器在-55~125℃温度范围、各主要工艺角及电源电压波动10%的条件下,均能正确工作,核心电路平均功耗为3.6mW。
展开更多
关键词
串行接收器
均衡器
串并转换器
在线阅读
下载PDF
职称材料
题名
基于0.13μm CMOS工艺的6.25Gb/s高速串行数据接收器的设计
1
作者
李路
王子男
盖伟新
机构
北京大学信息科学技术学院微纳电子学系
出处
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2014年第4期617-622,共6页
基金
国家自然科学基金(61376035)
高等学校博士学科点专项科研基金(20130001110005)资助
文摘
基于1.2V0.13μm CMOS工艺,设计一种数据率为6.25Gb/s的高速串行数据接收器。该接收器采用半速结构降低系统工作频率,其中:均衡电路利用一种低功耗小面积的差分有源电感,使RC负反馈均衡电路的高频增益增加50%;采样电路为半速时钟驱动2-way交织结构,同时实现1:2串并转换功能;DEMUX采用树型(tree-type)结构,并使用一种新的1:2 DEMUX单元,较传统单元电路节省40%的晶体管数量。HSPICE仿真结果显示,该接收器在-55~125℃温度范围、各主要工艺角及电源电压波动10%的条件下,均能正确工作,核心电路平均功耗为3.6mW。
关键词
串行接收器
均衡器
串并转换器
Keywords
serial-link receiver
equalizer
DEMUX
分类号
TN432 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于0.13μm CMOS工艺的6.25Gb/s高速串行数据接收器的设计
李路
王子男
盖伟新
《北京大学学报(自然科学版)》
EI
CAS
CSCD
北大核心
2014
0
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部