期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于0.13μm CMOS工艺的6.25Gb/s高速串行数据接收器的设计
1
作者 李路 王子男 盖伟新 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2014年第4期617-622,共6页
基于1.2V0.13μm CMOS工艺,设计一种数据率为6.25Gb/s的高速串行数据接收器。该接收器采用半速结构降低系统工作频率,其中:均衡电路利用一种低功耗小面积的差分有源电感,使RC负反馈均衡电路的高频增益增加50%;采样电路为半速... 基于1.2V0.13μm CMOS工艺,设计一种数据率为6.25Gb/s的高速串行数据接收器。该接收器采用半速结构降低系统工作频率,其中:均衡电路利用一种低功耗小面积的差分有源电感,使RC负反馈均衡电路的高频增益增加50%;采样电路为半速时钟驱动2-way交织结构,同时实现1:2串并转换功能;DEMUX采用树型(tree-type)结构,并使用一种新的1:2 DEMUX单元,较传统单元电路节省40%的晶体管数量。HSPICE仿真结果显示,该接收器在-55~125℃温度范围、各主要工艺角及电源电压波动10%的条件下,均能正确工作,核心电路平均功耗为3.6mW。 展开更多
关键词 串行接收器 均衡器 串并转换器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部