期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于分布式算法的串/并混合构架FIR滤波器设计 被引量:2
1
作者 朱莉 温坚 +1 位作者 卢鑫 覃亚丽 《实验室研究与探索》 CAS 北大核心 2012年第6期25-27,31,共4页
研究基于分布式算法的并行度为2的串/并混合构架FIR数字滤波器设计,提出了一种新的FPGA实现结构。该结构引入一个新的移位累加模块,用于实现2查询表输出的累加运算,采用移位寄存器构建相关控制电路。设计输入精度为8位的FIR滤波器,通过Q... 研究基于分布式算法的并行度为2的串/并混合构架FIR数字滤波器设计,提出了一种新的FPGA实现结构。该结构引入一个新的移位累加模块,用于实现2查询表输出的累加运算,采用移位寄存器构建相关控制电路。设计输入精度为8位的FIR滤波器,通过Quartus II 7.1及Modelsim 6.0SE的综合与仿真,以及在EPF10K70RC240-4FPGA目标器件上的实现。结果表明:该结构有效缩减关键路径且简化模块化设计流程,性能获得显著提升。 展开更多
关键词 分布式算法 /并混合结构 FIR滤波器 FPGA 移位累加
在线阅读 下载PDF
基于FPGA的进位存储大数乘法器的改进与实现 被引量:1
2
作者 张晓楠 高献伟 董秀则 《计算机工程与应用》 CSCD 北大核心 2017年第21期58-61,共4页
提出了一种基于FPGA的进位存储的大数乘法器的改进算法,该算法采用串并混合结构可以在一个时钟内完成多次迭代计算,减少了完成一次运算的时钟数,因此有效地提高了大数乘法器的速度。最后硬件结构设计在Altera Stratix Ⅱ EP2S90F1508C3... 提出了一种基于FPGA的进位存储的大数乘法器的改进算法,该算法采用串并混合结构可以在一个时钟内完成多次迭代计算,减少了完成一次运算的时钟数,因此有效地提高了大数乘法器的速度。最后硬件结构设计在Altera Stratix Ⅱ EP2S90F1508C3上实现,给出了192位、256位以及384位的乘法器性能分析,其中,192位可达到0.18μs,256位达到0.27μs,384位达到0.59μs,速度上都提高了3.5倍左右。 展开更多
关键词 大数乘法 串并混合结构 多次迭代 现场可编程门阵列
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部