期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种具有零稳态电流的新型上电复位电路
被引量:
3
1
作者
单伟伟
周垚
吴建辉
《东华大学学报(自然科学版)》
CAS
CSCD
北大核心
2012年第2期213-218,共6页
为实现具有超低功耗且稳定可靠的上电复位电压输出,提出了基于电平检测的具有零稳态电流的新型上电复位电路,该电路由电平检测电路、状态锁存电路和欠压检测电路组成,通过在上电复位之后切断电平检测电路的电源实现复位稳定后的零稳态电...
为实现具有超低功耗且稳定可靠的上电复位电压输出,提出了基于电平检测的具有零稳态电流的新型上电复位电路,该电路由电平检测电路、状态锁存电路和欠压检测电路组成,通过在上电复位之后切断电平检测电路的电源实现复位稳定后的零稳态电流,其输出复位电压的状态由状态锁存电路锁存.该电路采用0.18μm Bi-CMOS工艺设计,电源电压为1.8 V.Cadence Spectre的仿真结果表明,该电路在上电复位结束后的稳态仅有数纳安的漏电流,起拉电压和欠压检测电压受温度影响很小,因而适用于集成到超大规模片上系统(SoC)芯片中.
展开更多
关键词
上电复位电路
零稳态
电
流
电
平检测
起拉
电
压
在线阅读
下载PDF
职称材料
版图面积受限POR电路中复位延迟问题的研究
2
作者
屈小钢
杨海钢
《电子与信息学报》
EI
CSCD
北大核心
2010年第6期1389-1394,共6页
针对上电复位电路中实现毫秒级复位时间的电阻和电容所需面积过大的问题,该文给出了一种基于指数时间扩展技术的面积有效的延时电路。该电路利用环形振荡器产生信号的周期作为参考单位延时,通过异步分频实现增大的指数倍的延时,能在节...
针对上电复位电路中实现毫秒级复位时间的电阻和电容所需面积过大的问题,该文给出了一种基于指数时间扩展技术的面积有效的延时电路。该电路利用环形振荡器产生信号的周期作为参考单位延时,通过异步分频实现增大的指数倍的延时,能在节省芯片面积的情况下实现毫秒级延时,在上电复位电路中实现足够长的复位时间。同时,该文给出了SMIC 0.18μm工艺下设计的SPICE仿真和实验测试结果。实现延迟时间0.91ms和54.9ms时,电路版图面积分别约为172μm×75μm和172μm×95μm。与通常的RC方法相比,实现相同的延时至少各节省约82.8%和97%的面积。
展开更多
关键词
VLSI
ASIC
可编程逻辑器件
延时
电
路
上电复位电路
在线阅读
下载PDF
职称材料
题名
一种具有零稳态电流的新型上电复位电路
被引量:
3
1
作者
单伟伟
周垚
吴建辉
机构
东南大学国家ASIC系统工程技术研究中心
出处
《东华大学学报(自然科学版)》
CAS
CSCD
北大核心
2012年第2期213-218,共6页
基金
国家自然科学基金资助项目(60871079)
江苏省基础研究计划资助项目(BK2010165)
文摘
为实现具有超低功耗且稳定可靠的上电复位电压输出,提出了基于电平检测的具有零稳态电流的新型上电复位电路,该电路由电平检测电路、状态锁存电路和欠压检测电路组成,通过在上电复位之后切断电平检测电路的电源实现复位稳定后的零稳态电流,其输出复位电压的状态由状态锁存电路锁存.该电路采用0.18μm Bi-CMOS工艺设计,电源电压为1.8 V.Cadence Spectre的仿真结果表明,该电路在上电复位结束后的稳态仅有数纳安的漏电流,起拉电压和欠压检测电压受温度影响很小,因而适用于集成到超大规模片上系统(SoC)芯片中.
关键词
上电复位电路
零稳态
电
流
电
平检测
起拉
电
压
Keywords
power-on-reset circuit
zero steady-state current consumption
voltage detector
pull-up voltage
分类号
TN47 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
版图面积受限POR电路中复位延迟问题的研究
2
作者
屈小钢
杨海钢
机构
中国科学院电子学研究所
中国科学院研究生院
出处
《电子与信息学报》
EI
CSCD
北大核心
2010年第6期1389-1394,共6页
文摘
针对上电复位电路中实现毫秒级复位时间的电阻和电容所需面积过大的问题,该文给出了一种基于指数时间扩展技术的面积有效的延时电路。该电路利用环形振荡器产生信号的周期作为参考单位延时,通过异步分频实现增大的指数倍的延时,能在节省芯片面积的情况下实现毫秒级延时,在上电复位电路中实现足够长的复位时间。同时,该文给出了SMIC 0.18μm工艺下设计的SPICE仿真和实验测试结果。实现延迟时间0.91ms和54.9ms时,电路版图面积分别约为172μm×75μm和172μm×95μm。与通常的RC方法相比,实现相同的延时至少各节省约82.8%和97%的面积。
关键词
VLSI
ASIC
可编程逻辑器件
延时
电
路
上电复位电路
Keywords
VLSI
ASIC
PLD(Programmable Logic Device)
Delay circuit
Power-On Reset(POR) circuit
分类号
TN402 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种具有零稳态电流的新型上电复位电路
单伟伟
周垚
吴建辉
《东华大学学报(自然科学版)》
CAS
CSCD
北大核心
2012
3
在线阅读
下载PDF
职称材料
2
版图面积受限POR电路中复位延迟问题的研究
屈小钢
杨海钢
《电子与信息学报》
EI
CSCD
北大核心
2010
0
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部