期刊文献+
共找到137篇文章
< 1 2 7 >
每页显示 20 50 100
Gigahertz frequency hopping in an optical phase-locked loop for Raman lasers
1
作者 毛德凯 税鸿冕 +3 位作者 殷国玲 彭鹏 王春唯 周小计 《Chinese Physics B》 SCIE EI CAS CSCD 2024年第2期60-65,共6页
Raman lasers are essential in atomic physics,and the development of portable devices has posed requirements for time-division multiplexing of Raman lasers.We demonstrate an innovative gigahertz frequency hopping appro... Raman lasers are essential in atomic physics,and the development of portable devices has posed requirements for time-division multiplexing of Raman lasers.We demonstrate an innovative gigahertz frequency hopping approach of a slave Raman laser within an optical phase-locked loop(OPLL),which finds practical application in an atomic gravimeter,where the OPLL frequently switches between near-resonance lasers and significantly detuned Raman lasers.The method merges the advantages of rapid and extensive frequency hopping with the OPLL’s inherent low phase noise,and exhibits a versatile range of applications in compact laser systems,promising advancements in portable instruments. 展开更多
关键词 Raman lasers optical phase-locked loop frequency hopping
在线阅读 下载PDF
An improved arctangent algorithm based on phase-locked loop for heterodyne detection system 被引量:1
2
作者 Chun-Hui Yan Ting-Feng Wang +2 位作者 Yuan-Yang Li Tao Lv Shi-Song Wu 《Chinese Physics B》 SCIE EI CAS CSCD 2019年第3期141-148,共8页
We present an ameliorated arctangent algorithm based on phase-locked loop for digital Doppler signal processing,utilized within the heterodyne detection system. We define the error gain factor given by the approximati... We present an ameliorated arctangent algorithm based on phase-locked loop for digital Doppler signal processing,utilized within the heterodyne detection system. We define the error gain factor given by the approximation of Taylor expansion by means of a comparison of the measured values and true values. Exact expressions are derived for the amplitude error of two in-phase & quadrature signals and the frequency error of the acousto-optic modulator. Numerical simulation results and experimental results make it clear that the dynamic instability of the intermediate frequency signals leads to cumulative errors, which will spiral upward. An improved arctangent algorithm for the heterodyne detection is proposed to eliminate the cumulative errors and harmonic components. Depending on the narrow-band filter, our experiments were performed to realize the detectable displacement of 20 nm at a detection distance of 20 m. The aim of this paper is the demonstration of the optimized arctangent algorithm as a powerful approach to the demodulation algorithm, which will advance the signal-to-noise ratio and measurement accuracy of the heterodyne detection system. 展开更多
关键词 HETERODYNE detection LASER applications arctangent ALGORITHM phase-locked loop
在线阅读 下载PDF
A 5.12-GHz LC-based phase-locked loop for silicon pixel readouts of high-energy physics 被引量:1
3
作者 Xiao-Ting Li Wei Wei +3 位作者 Ying Zhang Xiong-Bo Yan Xiao-Shan Jiang Ping Yang 《Nuclear Science and Techniques》 SCIE EI CAS CSCD 2022年第7期49-59,共11页
There is an urgent need for high-quality and high-frequency clock generators for high-energy physics experiments.The transmission data rate exceeds 10 Gbps for a single channel in future readout electronics of silicon... There is an urgent need for high-quality and high-frequency clock generators for high-energy physics experiments.The transmission data rate exceeds 10 Gbps for a single channel in future readout electronics of silicon pixel detectors.Others,such as time measurement detectors,require a high time resolution based on the time-to-digital readout architecture.A phase-locked loop(PLL)is an essential and broadly used circuit in these applications.This study presents an application-specific integrated circuit of a low-jitter,low-power LC-tank that is PLL fabricated using 55-nm CMOS technology.It includes a 3rd-order frequency synthesis loop with a programmable bandwidth,a divide-by-2 pre-scaler,standard low-voltage differential signaling interfaces,and a current mode logic(CML)driver for clock transmissions.All the d-flip-flop dividers and phase-frequency detectors are protected from single-event upsets using the triple modular redundancy technique.The proposed VCO uses low-pass filters to suppress the noise from bias circuits.The tested LC-PLL covers a frequency locking range between 4.74 GHz and 5.92 GHz with two sub-bands.The jitter measurements of the frequency-halved clock(2.56 GHz)are less than 460 fs and 0.8 ps for the random and deterministic jitters,respectively,and a total of 7.5 ps peak-to-peak with a bit error rate of 10^(-12).The random and total jitter values for frequencies of 426 MHz and 20 MHz are less than 1.8 ps and 65 ps,respectively.The LC-PLL consumed 27 mW for the core and 73.8 mW in total.The measured results nearly coincided with the simulations and validated the analyses and tests. 展开更多
关键词 LC phase-locked loop Analog electronic circuits Front-end electronics for detector readout High-energy physics experiments
在线阅读 下载PDF
Phase-Locked Loop Based Cancellation of ECG Power Line Interference
4
作者 LI Taihao ZHOU Jianshe +2 位作者 LIU Shupeng SHI Jinsheng REN Fuji 《ZTE Communications》 2018年第1期47-51,共5页
Power line(PL)interference is one significant artifact in electrocardiography(ECG)that needs to be reduced to ensure accurate recording of cardiac signals.Because PL interference is non-stationary and has varying freq... Power line(PL)interference is one significant artifact in electrocardiography(ECG)that needs to be reduced to ensure accurate recording of cardiac signals.Because PL interference is non-stationary and has varying frequency,phase,and amplitude in ECG measurement,adaptive techniques are often necessary to track and cancel the interference.In this paper we present a phase-locked loop(PLL)-based adaptive filter to cancel PL interference.The PLL obtains the reference signal that is fed into the adaptive filter to remove the PL interference at the central frequency of 50 Hz.It is found that the technique can effectively cancel PL interference in real ECG signals and,when compared with some existing techniques such as least mean squares(LMS)adaptive filter,the new technique produces better results in terms of signal-to-interference ratio(SIR). 展开更多
关键词 phase-locked loop ECG adaptive FILTER power line cancella-tion
在线阅读 下载PDF
Hybrid phase-locked loop with fast locking time and low spur in a 0.18-μm CMOS process
5
作者 朱思衡 司黎明 +2 位作者 郭超 史君宇 朱卫仁 《Chinese Physics B》 SCIE EI CAS CSCD 2014年第7期748-753,共6页
We propose a novel hybrid phase-locked loop (PLL) architecture for overcoming the trade-off between fast locking time and low spur. To reduce the settling time and meanwhile suppress the reference spurs, we employ a... We propose a novel hybrid phase-locked loop (PLL) architecture for overcoming the trade-off between fast locking time and low spur. To reduce the settling time and meanwhile suppress the reference spurs, we employ a wide-band single-path PLL and a narrow-band dual-path PLL in a transient state and a steady state, respectively, by changing the loop bandwidth according to the gain of voltage controlled oscillator (VCO) and the resister of the loop filter. The hybrid PLL is implemented in a 0.18-μm complementary metal oxide semiconductor (CMOS) process with a total die area of 1.4×0.46 mm2. The measured results exhibit a reference spur level of lower than -73 dB with a reference frequency of 10 MHz and a settling time of 20 μs with 40 MHz frequency jump at 2 GHz. The total power consumption of the hybrid PLL is less than 27 mW with a supply voltage of 1.8 V. 展开更多
关键词 phase-locked loop (PLL) fast locking time low spur complementary metal oxide semiconductor(CMOS)
在线阅读 下载PDF
A sapphire fibre thermal probe based on fast Fourier transform and phase-lock loop
6
作者 王平田 王冬生 +1 位作者 葛文谦 崔立超 《Chinese Physics B》 SCIE EI CAS CSCD 2006年第5期975-979,共5页
A sapphire fibre thermal probe with Cr^3+ ion-doped end is developed by using the laser heated pedestal growth method. The fluorescence thermal probe offers advantages of compact structure, high performance and abili... A sapphire fibre thermal probe with Cr^3+ ion-doped end is developed by using the laser heated pedestal growth method. The fluorescence thermal probe offers advantages of compact structure, high performance and ability to withstand high temperature in a detection range from room temperature to 450℃. Based on the fast Fourier transform (FFT), the fluorescence lifetime is obtained from the tangent function of phase angle of the non-zeroth terms in the FFT result. This method has advantages such as quick calculation, high accuracy and immunity to the background noise. This FFT method is compared with other traditional fitting methods, indicating that the standard deviation of the FFT method is about half of that of the Prony method and about 1/6 of that of the log-fit method. And the FFT method is immune to the background noise involved in a signal. So, the FFT method is an excellent way of processing signals. In addition, a phase-lock amplifier can effectively suppress the noise. 展开更多
关键词 fluorescence thermometer fast Fourier transform phase-lock loop sapphire optical fibre
在线阅读 下载PDF
TMS320C6X的SPLOOP技术
7
作者 方志红 常越 《雷达科学与技术》 2014年第4期437-440,445,共5页
软件流水是一种实现循环迭代中指令级并行的指令调度技术。它可以克服多周期指令延迟对CPU处理性能的影响,保证循环核的运行效率最优。从C64X+开始,TMS320C6X系列DSP引入SPLOOP技术,软件上增加SPLOOP(D/W)、SPKERNEL等相关指令,硬件上... 软件流水是一种实现循环迭代中指令级并行的指令调度技术。它可以克服多周期指令延迟对CPU处理性能的影响,保证循环核的运行效率最优。从C64X+开始,TMS320C6X系列DSP引入SPLOOP技术,软件上增加SPLOOP(D/W)、SPKERNEL等相关指令,硬件上增加软件流水缓存等专用模块,通过模调度软件流水模式,有效缩小了软件代码量,提升了执行代码效率。一般情况下,采用SPLOOP技术后机器编译输出的循环代码质量很高,编程人员无需再对代码进行进一步的手工优化。 展开更多
关键词 软件流水 模调度 循环核 并行运算
在线阅读 下载PDF
48脉冲整流控制在超大功率并联感应熔化系统中的应用
8
作者 郭威 《通信电源技术》 2025年第1期49-52,101,共5页
为减少超大功率并联感应熔化系统对电网的谐波干扰,降低对电网短路容量的需求,并提供足够的电流,提出一种48脉冲整流控制技术。通过两个24脉冲主变压器输出8个相位差为7.5°的三相交流,经过三相全控整流电路连接感应熔化系统。控制... 为减少超大功率并联感应熔化系统对电网的谐波干扰,降低对电网短路容量的需求,并提供足够的电流,提出一种48脉冲整流控制技术。通过两个24脉冲主变压器输出8个相位差为7.5°的三相交流,经过三相全控整流电路连接感应熔化系统。控制器采用软件锁相环算法,自动识别A、B、C相序,并根据系统的设定功率和反馈电流调整触发角度驱动相应的可控硅,输出所需的电压,可自动平衡8个三相进线电流,避免引起连接铜排和变压器内部局部发热。该技术已成功应用于40 MW并联感应熔化系统,工作稳定可靠。 展开更多
关键词 48脉冲整流 软件锁相环 进线电流自动平衡
在线阅读 下载PDF
Routing Loop Audit Mechanism Based on SDN 被引量:2
9
作者 Tao Yu Yuchen Zhang +2 位作者 Diyue Chen Hongyan Cui Jilong Wang 《China Communications》 SCIE CSCD 2019年第7期96-108,共13页
Routing loops can cause packet loss and long delay problems in the traditional network. Even in future networks – Software-Defined Networks, with loop-free implementation mechanism, it still suffers loop problems. In... Routing loops can cause packet loss and long delay problems in the traditional network. Even in future networks – Software-Defined Networks, with loop-free implementation mechanism, it still suffers loop problems. In this paper, we propose an architecture to solve the loop problem in SDN. Unlike the existing passive routing loop detection algorithm, this algorithm processes based on the SDN loop-free characteristic, by auditing third-party network forwarding rules’ modification requests to avoids loop generation, thus avoid the network loop problems. Testbed is built to simulate our proposed algorithm. The evaluation shows that the loop audit algorithm proposed in this paper has better performance in extra spatial utilization and smaller number of extra interactions between SDN controller and switches. 展开更多
关键词 software-defined network Open- Flow ROUTING loopS FORWARDING REQUEST
在线阅读 下载PDF
Chip design of a 5.8-GHz fractional-N frequency synthesizer with a tunable G_m-C loop filter
10
作者 黄进芳 刘荣宜 +2 位作者 赖文政 石钧纬 许剑铭 《Chinese Physics B》 SCIE EI CAS CSCD 2012年第8期270-277,共8页
This paper proposes a novel Gm-C loop filter instead of a conventional passive loop filter used in a phase-locked loop. The innovative advantage of the proposed architecture is tunable loop filter bandwidth and hence ... This paper proposes a novel Gm-C loop filter instead of a conventional passive loop filter used in a phase-locked loop. The innovative advantage of the proposed architecture is tunable loop filter bandwidth and hence the process variations of passive elements of resistance R and capacitance C can be overcome and the chip area is greatly reduced. Furthermore, the MASH 1-1-1 sigma-delta (ZA) modulator is adopted for performing the fractional division number and hence improves the phase noise as well. Measured results show that the locked phase noise is -114.1 dBc/Hz with lower Gm-C bandwidth and -111.7 dBm/C with higher Gm-C bandwidth at 1 MHz offset from carrier of 5.68 GHz. Including pads and built-in Gm-C filter, the chip area of the proposed frequency synthesizer is 1.06 mm2. The output power is -8.69 dBm at 5.68 CHz and consumes 56 mW with an off-chip buffer from 1.8-V supply voltage. 展开更多
关键词 Gm-C loop filter phase-locked loop PLL voltage-controlled oscillator (VCO)
在线阅读 下载PDF
新型汽车电子电气架构的数字化仿真测试方法研究 被引量:1
11
作者 刘铁山 鲍振标 陈旭 《汽车电器》 2024年第5期81-83,共3页
文章研究汽车电子电气架构的数字化仿真测试平台搭建流程与方法,旨在测试汽车电子电气架构设计的可靠性和仿真流程。通过分析汽车电子电气架构的特点和需求,提出一种软件在环仿真测试方法。设计并实现仿真测试平台的搭建,涵盖从仿真工... 文章研究汽车电子电气架构的数字化仿真测试平台搭建流程与方法,旨在测试汽车电子电气架构设计的可靠性和仿真流程。通过分析汽车电子电气架构的特点和需求,提出一种软件在环仿真测试方法。设计并实现仿真测试平台的搭建,涵盖从仿真工具链的筛选、测试框架的构筑到仿真工作平台的创建等环节。通过对实际汽车电子电气系统仿真测试案例进行验证和评估,验证所提出的方法的有效性和实用性,实现工具链的整合利用,明确新型汽车电子电气架构的仿真测试平台搭建流程。最后,对汽车电子电气架构仿真测试方法的应用前景和未来研究方向进行讨论。 展开更多
关键词 电子电气架构 仿真测试 软件在环仿真 测试平台搭建
在线阅读 下载PDF
纯电动物流车整车控制器软件设计与试验 被引量:1
12
作者 董朝闻 於德奎 张慧泉 《汽车电器》 2024年第2期1-4,共4页
针对纯电动物流汽车的整车控制器策略开发,基于MATLAB/Simulink快速原型开发方法,通过分析整车功能需求并结合车辆参数,对整车高压上下电、充电上下电建模后进行软硬件在环测试,排除逻辑错误和软硬件不一致行为后进行实车试验,确保行车... 针对纯电动物流汽车的整车控制器策略开发,基于MATLAB/Simulink快速原型开发方法,通过分析整车功能需求并结合车辆参数,对整车高压上下电、充电上下电建模后进行软硬件在环测试,排除逻辑错误和软硬件不一致行为后进行实车试验,确保行车和充电模式能正常进入和退出,其次利用制动强度和车速的关系曲线设置能量回收电机扭矩制定能量回收控制策略。结果表明文章设计的控制策略能满足整车的功能需求,运行过程稳定可靠,开发方法满足当前纯电动物流车行业开发需求。 展开更多
关键词 纯电动物流车 整车控制器 软件开发 硬件在环测试
在线阅读 下载PDF
嵌入式粗颗粒度可重构处理器的软硬件协同设计流程 被引量:11
13
作者 于苏东 刘雷波 +1 位作者 尹首一 魏少军 《电子学报》 EI CAS CSCD 北大核心 2009年第5期1136-1140,共5页
面向多媒体应用的可重构处理器架构由主处理器和动态配置的可重构阵列(Reconfigurable Cell Array,RCA)组成.协同设计流程以循环流水线和流水线配置技术为基础,采用启发式算法对应用中较大的关键循环进行了软硬件划分,使用表格调度算法... 面向多媒体应用的可重构处理器架构由主处理器和动态配置的可重构阵列(Reconfigurable Cell Array,RCA)组成.协同设计流程以循环流水线和流水线配置技术为基础,采用启发式算法对应用中较大的关键循环进行了软硬件划分,使用表格调度算法实现了任务在RCA上的映射.经过FPGA验证,H.264基准中的核心算法平均执行速度相比于PipeRench,MorphoSys,以及TI DSP TMS320C64X提高了3.34倍. 展开更多
关键词 可重构 循环 软硬件划分 映射
在线阅读 下载PDF
基于软件无线电技术的GPS软件接收机的研究与实现 被引量:12
14
作者 苗剑峰 陈武 +2 位作者 刘建业 孙永荣 胡丛伟 《南京航空航天大学学报》 EI CAS CSCD 北大核心 2008年第6期774-779,共6页
深入研究了GPS软件接收机的相关算法,阐述了GPS软件接收机设计过程中信号搜索、跟踪以及伪距定位等关键技术。针对搜索过程中利用信号相关法求解精频速度慢的缺点,提出了相位关系解算法;进一步分析二阶跟踪环路工作原理,对其带宽进行优... 深入研究了GPS软件接收机的相关算法,阐述了GPS软件接收机设计过程中信号搜索、跟踪以及伪距定位等关键技术。针对搜索过程中利用信号相关法求解精频速度慢的缺点,提出了相位关系解算法;进一步分析二阶跟踪环路工作原理,对其带宽进行优化设计,使接收机具备较高的动态性能和较低噪声影响。基于Matlab环境,通过优化算法结构,设计并实现了GPS软件接收机算法应用程序。最后通过实际测试数据对算法进行了验证,该接收机可以处理12通道卫星信号,并且各项指标分析结果均达到单点伪距定位要求。 展开更多
关键词 全球卫星定位系统 软件接收机 载波跟踪环 信号处理
在线阅读 下载PDF
一种用于AUV导航控制软件开发与系统测试的半实物仿真系统 被引量:5
15
作者 高剑 严卫生 +2 位作者 杨立 张福斌 徐德民 《西北工业大学学报》 EI CAS CSCD 北大核心 2007年第1期87-91,共5页
设计并完成了用于自主水下航行器(AUV)导航控制软件的开发与系统测试的半实物仿真系统。该半实物仿真系统由实时仿真计算机和真实的导航控制计算机构成,实时仿真计算机完成AUV空间运动的实时积分解算,并利用多功能数据采集卡和串行通讯... 设计并完成了用于自主水下航行器(AUV)导航控制软件的开发与系统测试的半实物仿真系统。该半实物仿真系统由实时仿真计算机和真实的导航控制计算机构成,实时仿真计算机完成AUV空间运动的实时积分解算,并利用多功能数据采集卡和串行通讯端口模拟AUV导航控制系统中的传感器和操舵机构的工作,为导航控制计算机提供全真的软硬件工作环境,使开发人员在此基础上能够完成导航控制软件全部功能的开发,并进行全面、有效的系统级软件测试,具有非常高的工程实用价值。尤其在实航试验中,可以立即在现场对修改后的导航控制软件进行测试,极大地降低了由软件修改带来的试验风险。 展开更多
关键词 自主水下航行器 导航控制软件 软件测试 丰实物仿真
在线阅读 下载PDF
GPS软件接收机基带信号处理研究 被引量:13
16
作者 唐斌 董绪荣 杨保平 《电光与控制》 北大核心 2007年第1期115-119,共5页
GPS软件接收机相对传统硬件接收机,设计灵活,能够迅速分析、仿真、实现各类算法。本文主要针对GPS L1频率的C/A码信号,设计并实现了GPS软件接收机的基带处理部分,阐述了射频前端原理、并行码相位搜索捕获策略以及鉴频辅助跟踪环路,并推... GPS软件接收机相对传统硬件接收机,设计灵活,能够迅速分析、仿真、实现各类算法。本文主要针对GPS L1频率的C/A码信号,设计并实现了GPS软件接收机的基带处理部分,阐述了射频前端原理、并行码相位搜索捕获策略以及鉴频辅助跟踪环路,并推导了适应动态环境的三阶数字环路滤波器。仿真数据和实际中频数据测试表明:算法性能优越,能迅速捕获并锁定信号,获取导航数据。 展开更多
关键词 GPS软件接收机 捕获 跟踪 数字锁相环
在线阅读 下载PDF
基于软件GPS接收机的高动态跟踪环路设计 被引量:12
17
作者 胡小平 于海亮 唐康华 《中国惯性技术学报》 EI CSCD 2007年第6期682-685,共4页
介绍了三阶载波跟踪环路的设计方法,并在MATLAB软件上通过低动态实验和高动态仿真实验对设计的跟踪环路性能进行验证。低动态实验采用中频信号采样器采集的真实GPS信号,高动态实验采用GPS信号仿真器生成的高动态仿真信号。实验结果表明... 介绍了三阶载波跟踪环路的设计方法,并在MATLAB软件上通过低动态实验和高动态仿真实验对设计的跟踪环路性能进行验证。低动态实验采用中频信号采样器采集的真实GPS信号,高动态实验采用GPS信号仿真器生成的高动态仿真信号。实验结果表明,基于软件GPS接收机设计的二阶载波跟踪环路可满足一般低动态要求,而三阶载波环路则可满足载体相对于卫星加速度为10个g的高动态要求。 展开更多
关键词 软件GPS接收机 跟踪环 高动态 GPS信号仿真器
在线阅读 下载PDF
智能GPS软件接收机载波跟踪环路设计 被引量:14
18
作者 唐斌 喻夏琼 +1 位作者 董绪荣 赵新曙 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2007年第7期807-810,共4页
传统的GPS接收机设计较为固定,用户不能改变接收机各类参数以适应不同导航信号处理的需要.而软件接收机只需做较小改动就可以适应不同信号,能够迅速分析、仿真、实现各类算法.在GPS软件接收机的基础上,利用鉴频器辅助鉴相器的输出,引入... 传统的GPS接收机设计较为固定,用户不能改变接收机各类参数以适应不同导航信号处理的需要.而软件接收机只需做较小改动就可以适应不同信号,能够迅速分析、仿真、实现各类算法.在GPS软件接收机的基础上,利用鉴频器辅助鉴相器的输出,引入一个模糊逻辑控制器,使得环路能够智能跟踪GPS信号的动态变化.实验结果证明所提出的设计方法与传统环路相比可大幅度缩短跟踪时间,减小环路滤波器带宽,并能消除周跳. 展开更多
关键词 GPS软件接收机 模糊逻辑控制器 载波跟踪环路
在线阅读 下载PDF
多路环形线圈车辆检测器设计 被引量:9
19
作者 张永忠 张军强 李颖宏 《电子技术应用》 北大核心 2013年第11期23-26,共4页
介绍了一种新型的多路环形线圈车辆检测器的设计方法。该方法基于电磁感应原理,通过测量振荡电路的频率信号判断车辆通过的基本信息。本设计中的多路环形线圈车辆检测器硬件基于ATmega128单片机内部计数器与外部计数器协同工作实现等精... 介绍了一种新型的多路环形线圈车辆检测器的设计方法。该方法基于电磁感应原理,通过测量振荡电路的频率信号判断车辆通过的基本信息。本设计中的多路环形线圈车辆检测器硬件基于ATmega128单片机内部计数器与外部计数器协同工作实现等精度测频。软件部分,通过自适应中值滤波算法进行数据采样,有效抑制了错误数据对系统逻辑判别的干扰。系统采用了多路检测节点分时选通工作模式完成16路检测节点抗串扰设计,增强了系统稳定性。实际应用测试证明,该检测器具有简单可靠、灵敏度高、自适应性强的特点。 展开更多
关键词 环形线圈 车辆检测 多路分时选通 软硬件协同设计
在线阅读 下载PDF
软件锁相环在惯性动量轮转速控制中的应用研究 被引量:5
20
作者 马会来 符东 +1 位作者 刘刚 房建成 《中国惯性技术学报》 EI CSCD 2003年第6期98-102,共5页
研究了基于DSP和软件锁相环算法的惯性动量轮用高速(最高转速30 000 r/min)高精度转速控制系统。首先分析了组成软件锁相环的三个环节,设计了软件锁相环算法;然后与高精度反电势换相模块ML4425相结合,设计并实现了一种高精度无刷直流电... 研究了基于DSP和软件锁相环算法的惯性动量轮用高速(最高转速30 000 r/min)高精度转速控制系统。首先分析了组成软件锁相环的三个环节,设计了软件锁相环算法;然后与高精度反电势换相模块ML4425相结合,设计并实现了一种高精度无刷直流电机数字控制系统。该系统能在任意转速下进行稳速控制,且当转速高于3000 r/min时,能实现1%%的转速控制精度。 展开更多
关键词 惯性动量轮 无刷直流电机 软件锁相环算法 DSP 转速控制 控制力矩 磁悬浮惯性动量轮 算法设计
在线阅读 下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部