期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
基于软核CPU技术的IP电话接口设计
1
作者 许文建 付慧生 +1 位作者 陈洪波 阎静杰 《现代电子技术》 2008年第11期93-96,共4页
提出了一种基于会话初始化协议的VoIP系统(包括IP电话终端、SIP服务器和PSTN接入端口),并对SIP与PSTN的互联进行了系统级构建。利用Altera的SOPC软核CPU技术和Nios II处理器构建了一个IP电话终端。该设计具有灵活的可扩展性,能够在实现... 提出了一种基于会话初始化协议的VoIP系统(包括IP电话终端、SIP服务器和PSTN接入端口),并对SIP与PSTN的互联进行了系统级构建。利用Altera的SOPC软核CPU技术和Nios II处理器构建了一个IP电话终端。该设计具有灵活的可扩展性,能够在实现语音通信的基础上较容易地扩展视频接口、短信平台等多媒体功能,给产品用户和运营商提供了一种低成本的多媒体网络通信终端设备,具有广阔的市场前景。 展开更多
关键词 VOIP技术 SOPC IP电话终端 NiosⅡ 软核cpu技术
在线阅读 下载PDF
基于NIOS软核CPU技术的多路电话计费系统的设计与实现
2
作者 魏毅 柯赓 《现代电子技术》 2005年第9期76-78,共3页
随着CPU性能的大幅提升,嵌入式系统的设计已经进入了更广范的领域,在单一芯片上采用更合理的设计工艺、集成更多的逻辑功能,已经成为技术发展趋势。介绍了一套基于Altera公司的NIOS嵌入式CPU开发的多路电话计费系统。该系统充分体现了SO... 随着CPU性能的大幅提升,嵌入式系统的设计已经进入了更广范的领域,在单一芯片上采用更合理的设计工艺、集成更多的逻辑功能,已经成为技术发展趋势。介绍了一套基于Altera公司的NIOS嵌入式CPU开发的多路电话计费系统。该系统充分体现了SOPC(System On Programmable Chip)的设计理念,采用Altera公司的Cyclone芯片实现了多路电话的计费、管理等功能,获得了最优的性价比。从硬件设计与软件设计2个方面介绍了系统的开发流程,尤其是对片内资源的配置部分做了详细地说明。 展开更多
关键词 片上可编程系统 知识产权 软核处理器 嵌入式系统
在线阅读 下载PDF
弹载计算机CPU数字模型系统开发
3
作者 罗阳 侯俊刚 《航空兵器》 2012年第4期50-53,61,共5页
提出弹载计算机数字模型系统的研制需求,在此基础上,分析了该系统的功能组成,然后从COFF文件解析、DSP软核、指令解析执行三个方面详细介绍了该系统的具体开发过程,最后给出应用结论。
关键词 弹载计算机cpu数字模型系统 COFF DSP软核 指令解析执行
在线阅读 下载PDF
基于FPGA的大容量语音记录嵌入式系统设计 被引量:1
4
作者 李鸿强 苗长云 曹小东 《天津工业大学学报》 CAS 2006年第1期41-44,共4页
设计了一种新型的基于FPGA的大容量语音记录嵌入式系统,这一系统利用Altera公司的Nios软核处理器、高性能Stratix FPGA、IDE硬盘等作为硬件,并基于QuartusII 5.0、SOPC Builder等实现了系统的软件设计.
关键词 可编程逻辑器件 语音记录 嵌入式系统 软核处理器
在线阅读 下载PDF
基于SOPC的商品信息查询系统设计与实现 被引量:1
5
作者 魏毅 柯赓 《西安邮电学院学报》 2005年第3期83-87,共5页
随着CPU性能的大幅提升,嵌入式系统的设计已经进入了更广泛的领域。在单一芯片上采用更合理的设计工艺、集成更多逻辑功能的SOC(片上系统)设计方式,已经成为了一个技术发展的趋势。其中SOPC(片上可编程系统)因为它的软件可编程的特性,... 随着CPU性能的大幅提升,嵌入式系统的设计已经进入了更广泛的领域。在单一芯片上采用更合理的设计工艺、集成更多逻辑功能的SOC(片上系统)设计方式,已经成为了一个技术发展的趋势。其中SOPC(片上可编程系统)因为它的软件可编程的特性,更为许多嵌入式系统开发人员所青睐。本文介绍了一套基于ALTERA公司的NIOSII嵌入式CPU开发的GPRS商品信息查询系统。该系统根据SOPC的设计思想,采用ALTERA公司的NIOSII软核处理器、Telit公司的GSM模块、Atmel公司的射频基站芯片集成设计实现了GPRS无线数据通信、非接触式IC卡读写、商品信息查询显示等功能。论文从硬件设计与软件设计两个方面介绍了系统的开发流程。 展开更多
关键词 片上可编程系统 NICKS Ⅱ软核处理器 嵌入式系统
在线阅读 下载PDF
基于Nios Ⅱ的Serial EEPROM测试方法研究
6
作者 周亚丽 周辰 +1 位作者 武乾文 周冬雁 《电子与封装》 2006年第5期16-18,共3页
文章介绍了Serial EEPROM的测试原理,提出了一种基于Nios Ⅱ软核CPU测试Serial EEPROM 的方法,该方法具有稳定性高、所需器件少、可编程、低成本等优点。在Serial EEPROM的大量测试中可以代替昂贵的测试系统,是一种性价比较高的替代测... 文章介绍了Serial EEPROM的测试原理,提出了一种基于Nios Ⅱ软核CPU测试Serial EEPROM 的方法,该方法具有稳定性高、所需器件少、可编程、低成本等优点。在Serial EEPROM的大量测试中可以代替昂贵的测试系统,是一种性价比较高的替代测试方案。 展开更多
关键词 SERIAL EEPROM 测试 NIOS cpu软核 编程
在线阅读 下载PDF
基于指令统计的SOPC硬件资源优化技术
7
作者 李树盛 杨碧波 《中北大学学报(自然科学版)》 EI CAS 2005年第6期408-412,共5页
在可编程片上系统(System on P rogramm ab le Ch ip,SOPC)中,特定应用程序中用到的指令是软核CPU指令集的子集,如果在FPGA中实现软核CPU时仅保留应用程序用到的指令子集,将可以提高硬件资源利用率.文中分析了对应用程序进行指令统计的... 在可编程片上系统(System on P rogramm ab le Ch ip,SOPC)中,特定应用程序中用到的指令是软核CPU指令集的子集,如果在FPGA中实现软核CPU时仅保留应用程序用到的指令子集,将可以提高硬件资源利用率.文中分析了对应用程序进行指令统计的方法,重点介绍了通过修改HDL文件对8051软核CPU指令集进行删减和扩充的技术.采用这一技术设计的SOPC芯片硬件资源利用率得到了显著的提高,降低了系统成本,适用于可编程逻辑资源受到限制和对成本敏感的嵌入式应用中. 展开更多
关键词 SOPC 8051单片机 软核cpu 指令统计 指令集删减 指令集扩展
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部