期刊文献+
共找到19篇文章
< 1 >
每页显示 20 50 100
ISO/IEC7816-3串行通信协议的FPGA实现 被引量:5
1
作者 张子武 丁晓明 沈超 《现代电子技术》 2008年第3期164-165,共2页
为了完成并行数据格式DSP和串行数据格式SIM卡间的通信,基于ISO/IEC7816-3串行通信协议,在FPGA平台上实现了他们之间的通信。FPGA完成了从DSP数据到SIM卡的数据并/串转换与写入,SIM接收到数据信息后会返回信息,FPGA完成返回数据的串/并... 为了完成并行数据格式DSP和串行数据格式SIM卡间的通信,基于ISO/IEC7816-3串行通信协议,在FPGA平台上实现了他们之间的通信。FPGA完成了从DSP数据到SIM卡的数据并/串转换与写入,SIM接收到数据信息后会返回信息,FPGA完成返回数据的串/并转换以及回传到DSP。此方案不仅解决了DSP与SIM卡间串行通信问题而且与软件实现方案相比,大大减少了通信时间。 展开更多
关键词 ISO/IEC7816—3通信协议 SIM卡 串/并转换 导航定位
在线阅读 下载PDF
基于光纤中四波混频效应的全光串-并转换研究 被引量:1
2
作者 文江洪 江阳 +3 位作者 罗旋 唐延林 于晋龙 杨恩泽 《应用光学》 CAS CSCD 北大核心 2011年第3期535-539,共5页
为了实现高速信号的降速处理,设计并通过实验演示了一种高速全光串-并转换系统。在方案中,利用时钟脉冲自身的频谱宽度和光纤中四波混频的高速响应特性,可以从一个光分频时钟脉冲出发,利用光纤中群速度色散(GVD)致脉冲展宽效应,把一个... 为了实现高速信号的降速处理,设计并通过实验演示了一种高速全光串-并转换系统。在方案中,利用时钟脉冲自身的频谱宽度和光纤中四波混频的高速响应特性,可以从一个光分频时钟脉冲出发,利用光纤中群速度色散(GVD)致脉冲展宽效应,把一个重复频率为10 GHz的时钟窄脉冲在时域上展宽,并通过光纤中的四波混频过程,将一路40 Gb/s的归零(RZ)码信号转换成为4路10 Gb/s信号,完成串-并转换功能。该方案响应速率高,对波长和码率透明,并具有很大的转换路数可拓展性。 展开更多
关键词 光纤通信 群速度色散 四波混频 串并转换
在线阅读 下载PDF
一种面向3D-IC中TSV阵列的动态双重自修复方法 被引量:1
3
作者 邝艳梅 赵凯 +2 位作者 缪旻 陈兢 罗昌浩 《半导体技术》 CAS 北大核心 2019年第2期121-128,共8页
硅通孔(TSV)是三维集成电路(3D-IC)的关键技术之一,缺陷TSV的片上自修复对于提升3D-IC的可靠性具有重要意义。针对现有片上缺陷TSV自修复方式对冗余TSV数量依赖性较高、可靠性较低等问题,提出了一种包含硬修复和软修复的双重自修复方法... 硅通孔(TSV)是三维集成电路(3D-IC)的关键技术之一,缺陷TSV的片上自修复对于提升3D-IC的可靠性具有重要意义。针对现有片上缺陷TSV自修复方式对冗余TSV数量依赖性较高、可靠性较低等问题,提出了一种包含硬修复和软修复的双重自修复方法。该方法既可以对随机出现的缺陷TSV进行冗余TSV替换,从而实现硬修复;也可以在冗余TSV数量不足时,通过两种不同的软修复策略,对信号进行"并串-串并"转换,实现局部范围内的软修复。该方法能有效减少由大量冗余TSV造成的面积开销,降低缺陷TSV修复率对冗余TSV数量的依赖性,提高缺陷TSV的修复率和3D-IC的可靠性。 展开更多
关键词 三维集成电路(3D-IC) 硅通孔(TSV) 双重自修复 并串-串并转换 高可靠性
在线阅读 下载PDF
基于功率跟随的混联混合动力汽车控制策略 被引量:15
4
作者 左义和 项昌乐 闫清东 《农业机械学报》 EI CAS CSCD 北大核心 2009年第12期23-29,共7页
针对某混联式汽车布置形式,分析确定了车辆行驶模式、模式切换过渡算法、行星排运动学限制模型,提出了基于功率跟随的整车控制策略。利用Cruise和Matlab软件,在Udc-auto循环工况下进行联合仿真。仿真结果表明:模式切换稳定,车速跟踪效果... 针对某混联式汽车布置形式,分析确定了车辆行驶模式、模式切换过渡算法、行星排运动学限制模型,提出了基于功率跟随的整车控制策略。利用Cruise和Matlab软件,在Udc-auto循环工况下进行联合仿真。仿真结果表明:模式切换稳定,车速跟踪效果好,在车辆中高速加速工况下,可以控制发动机在最低燃油消耗线附近,控制策略和算法是可行的。同传统车辆相比,混合动力汽车控制策略可以实现在同一循环工况下节油55.42%。 展开更多
关键词 混联混合动力汽车 控制策略 模式切换 功率跟随
在线阅读 下载PDF
基于CPLD的AOTV单光纤传输方案 被引量:5
5
作者 贺志容 叶妙元 +1 位作者 肖霞 赵玉富 《高电压技术》 EI CAS CSCD 北大核心 2004年第10期32-33,共2页
提出了一种以电容分压器为传感单元 ,用光纤作为一、二次侧电路间信号传输媒介的有源光电电压互感器单光纤传输方案 ;论述了对该方案用CPLD实现数据解调的原理及过程 ;给出了数据解调的仿真波形及系统采集模拟量的一组实验数据 。
关键词 光纤传输 数据解调 CPLD 信号传输 仿真波形 方案 传感 电容分压器 光电电压互感器 有源
在线阅读 下载PDF
基于FPGA的高速串并/并串转换器设计 被引量:11
6
作者 孙志雄 谢海霞 《现代电子技术》 2014年第8期151-152,共2页
在数字通信系统的数据传输中,多数通信数据为串行方式,而大多数处理器要求数据以并行方式存储和处理,所以经常需要将串行传输的数据变换成并行传输,或者将并行传输的数据变换成串行传输,这时就需要串并/并串转换器。在此介绍了串并/并... 在数字通信系统的数据传输中,多数通信数据为串行方式,而大多数处理器要求数据以并行方式存储和处理,所以经常需要将串行传输的数据变换成并行传输,或者将并行传输的数据变换成串行传输,这时就需要串并/并串转换器。在此介绍了串并/并串转换器基本原理,并通过QuartusⅡ仿真平台进行仿真验证,最后下载到FPGA芯片EP1K30QC208-2实现了串并/并串转换器的设计,仿真及实验结果表明采用此设计方案是可行的。 展开更多
关键词 串并转换 并串转换
在线阅读 下载PDF
Camera Link图像数据接口的FPGA实现 被引量:5
7
作者 甄国涌 何方城 单彦虎 《仪表技术与传感器》 CSCD 北大核心 2020年第11期36-39,共4页
针对当前利用Camera Link接口进行图像数据传输所使用的专用转接芯片,会占用大量硬件空间和I/O口资源的问题,结合实际领域对于产品小型化、低成本的需求,提出了一种Camera Link图像数据接口的FPGA实现方案。运用硬件描述语言VHDL对图像... 针对当前利用Camera Link接口进行图像数据传输所使用的专用转接芯片,会占用大量硬件空间和I/O口资源的问题,结合实际领域对于产品小型化、低成本的需求,提出了一种Camera Link图像数据接口的FPGA实现方案。运用硬件描述语言VHDL对图像接收逻辑进行设计,为FPGA内部IP核进行模块化配置,直接利用主控制器FPGA来实现Camera Link接口,使LVDS图像数据不通过转接芯片,也能够进行解串接收和数据处理。经时序信号仿真和误码率测试,验证了该接口方案设计的正确性,具有高可靠性和实际利用价值。 展开更多
关键词 Camera Link接口 FPGA LVDS 图像数据 串并转换
在线阅读 下载PDF
一种基于CPLD的串行码发生器设计 被引量:6
8
作者 季晓松 李正生 《电子测量技术》 2010年第9期70-72,共3页
介绍了一种固定信号格式的并串转换电路设计,利用VHDL语言对一片复杂可编程逻辑器件(CPLD)进行编程,实现特定的串行码的输出。完成了电路原理图的设计和VHDL代码的编写,并在QuartusⅡ开发软件上实现了功能仿真和时序仿真,将程序配置到... 介绍了一种固定信号格式的并串转换电路设计,利用VHDL语言对一片复杂可编程逻辑器件(CPLD)进行编程,实现特定的串行码的输出。完成了电路原理图的设计和VHDL代码的编写,并在QuartusⅡ开发软件上实现了功能仿真和时序仿真,将程序配置到目标器件中进行验证,可以实现预定功能。 展开更多
关键词 并串转换 CPLD Quartus
在线阅读 下载PDF
一种高速并串转换控制电路设计 被引量:3
9
作者 刘海涛 吴俊杰 +1 位作者 张理振 徐宏林 《半导体技术》 CAS CSCD 北大核心 2018年第1期31-35,共5页
串行接口常用于高速数据传输,实现多路低速并行数据合成一路高速串行数据。设计了一种高速并串转换控制电路,实现在低频时钟控制下,通过内部锁相环(PLL)实现时钟倍频和数据选通信号,最终形成高速串行数据流,实现每5路全并行数据可按... 串行接口常用于高速数据传输,实现多路低速并行数据合成一路高速串行数据。设计了一种高速并串转换控制电路,实现在低频时钟控制下,通过内部锁相环(PLL)实现时钟倍频和数据选通信号,最终形成高速串行数据流,实现每5路全并行数据可按照顺序打包并转换为1路高速串行编码,最后通过一个低电压差分信号(LVDS)接口电路输出。该芯片通过0.18μm CMOS工艺流片并测试验证,测试结果表明在120 MHz外部时钟频率下,该并串转换控制芯片能够实现输出速度600 Mbit/s的高速串行数据,输出抖动特性约为80 ps,整体功耗约为23 mW。 展开更多
关键词 并串转换 锁相环(PLL) 复接器(MUX) CMOS 低电压差分信号(LVDS)
在线阅读 下载PDF
遥测PCM码流解码系统的设计 被引量:6
10
作者 闫晓燕 武锦辉 《现代电子技术》 2008年第15期135-136,139,共3页
介绍了一种遥测PCM码流解码系统的设计,系统能把接收到的±2.5 V PCM码流和422PCM码流还原出原始数据信息,按照帧结构分路存储。422码流解码的关键是串并的转换,±2.5 VPCM码流解码的关键是码同步和帧同步的实现。给出了PCM解... 介绍了一种遥测PCM码流解码系统的设计,系统能把接收到的±2.5 V PCM码流和422PCM码流还原出原始数据信息,按照帧结构分路存储。422码流解码的关键是串并的转换,±2.5 VPCM码流解码的关键是码同步和帧同步的实现。给出了PCM解码系统硬件电路的设计,并分别介绍了422方式和±2.5 V方式的PCM码流的解调办法。该电路设计已用于某遥测系统的地面测试台,具有工作稳定,抗干扰能力强的特点。 展开更多
关键词 PCM解码 帧同步 码同步 串并转换
在线阅读 下载PDF
混沌子载波调制的无人机安全数据链路 被引量:2
11
作者 赵耿 宋鑫宇 马英杰 《计算机科学》 CSCD 北大核心 2022年第3期322-328,共7页
电子与通信等技术的快速发展使得以此为技术支撑的无人机得到了学术界与工业界的广泛关注。为了适应日益复杂的任务和应用领域,无人机安全数据链路成为推进无人机发展的重要因素。围绕无人机数据链路的安全问题,文中首先讨论了正交频分... 电子与通信等技术的快速发展使得以此为技术支撑的无人机得到了学术界与工业界的广泛关注。为了适应日益复杂的任务和应用领域,无人机安全数据链路成为推进无人机发展的重要因素。围绕无人机数据链路的安全问题,文中首先讨论了正交频分复用(Orthogonal Frequency Division Multiplexing,OFDM)技术的高频谱利用率、抗多径衰落能力等一系列优点,并阐述了其在无人机数据链路中的应用;然后,结合混沌系统具有的长期不可预测特性,提出了一种混沌子载波调制(Chaotic Sub-Carrier Modulation,CSCM)方案,其利用量化分组的混沌序列完成对数据的混沌串并转换及混沌扰乱过程,进而实现无人机数据的加密传输和数据来源可靠性的判断;最后,采用MATLAB对所提方案进行仿真,验证了该方案的可行性和有效性。 展开更多
关键词 无人机安全数据链路 正交频分复用技术 混沌子载波调制 混沌串并转换 混沌扰乱
在线阅读 下载PDF
多个传感器输出信号的传递方法
12
作者 苑玮琦 臧岐 刘晓 《沈阳建筑大学学报(自然科学版)》 CAS 1994年第2期151-154,共4页
介绍一种通过同一条多芯电缆线将在一条工业生产线上的所有传感器输出信号传递给控制计算机的方法,并具体介绍两种控制电路的工作原理及其在实际应用中应注意的问题.
关键词 传感器 信号传输 串行-并行变换 窗比较器
在线阅读 下载PDF
高速任意波形发生器数据通路的设计 被引量:5
13
作者 薛德宽 李国扬 +3 位作者 潘雪 范薇 李学春 朱健强 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2019年第3期173-179,共7页
针对任意波形发生器提升输出带宽和存储深度较难的问题,提出一种基于现场可编程门阵列器件的任意波形发生器数据通路设计方案。该方案利用多片同步动态随机存储器同步输出和并串转换技术提升数据通路的输出带宽和存储深度,基于Vivado平... 针对任意波形发生器提升输出带宽和存储深度较难的问题,提出一种基于现场可编程门阵列器件的任意波形发生器数据通路设计方案。该方案利用多片同步动态随机存储器同步输出和并串转换技术提升数据通路的输出带宽和存储深度,基于Vivado平台实现波形数据的写入、读取、并串转换、成帧、8bit/10bit编码和串行化的功能,经过处理的波形数据通过现场可编程逻辑阵列的收发器以数据转换器串行传输协议输出。仿真结果表明,输出波形与写入波形存储器的波形数据经过上述数字信号处理之后的结果完全相同,验证了数据通路的正确性。实验结果表明,该数据通路实现了12GHz的采样率、16bit的垂直分辨率、4Gsa的波形存储深度。该任意波形发生器数据通路设计是有效的和可靠的。 展开更多
关键词 波形生成 现场可编程逻辑阵列 并串转换 串行传输
在线阅读 下载PDF
基于光纤通信和PCI总线的高速传输系统 被引量:7
14
作者 寇超勇 刘伟 门金瑞 《光通信技术》 CSCD 北大核心 2012年第5期45-47,共3页
在高速大容量远距离数据传输的领域,影响系统性能的主要瓶颈是数据传输的稳定性。介绍了一种基于光纤通信和PCI总线的传输系统,该系统可以将大容量数据通过光纤传到PC机上,并在PC机上通过软件显示和处理。经测试,该系统传输速率高、距... 在高速大容量远距离数据传输的领域,影响系统性能的主要瓶颈是数据传输的稳定性。介绍了一种基于光纤通信和PCI总线的传输系统,该系统可以将大容量数据通过光纤传到PC机上,并在PC机上通过软件显示和处理。经测试,该系统传输速率高、距离远、系统稳定、抗干扰能力强,适用于多个需要进行高速数据采集传输的领域。 展开更多
关键词 光纤通信 PCI总线 数据缓存 光电转换 串并转换
在线阅读 下载PDF
基于FPGA和FLASH的多路数据存储技术 被引量:10
15
作者 吴嘉伟 魏志强 张会新 《现代电子技术》 北大核心 2020年第4期34-37,共4页
针对多路数据存储中所采集数据传输与存储速率不匹配的问题,提出一种基于FPGA和FLASH的多路数据存储技术。FPGA芯片可以通过RS 422串并转换模块将输入的串行数据转换为并行数据存入第一级数据缓存,主控模块对其重新编帧后存入第二级数... 针对多路数据存储中所采集数据传输与存储速率不匹配的问题,提出一种基于FPGA和FLASH的多路数据存储技术。FPGA芯片可以通过RS 422串并转换模块将输入的串行数据转换为并行数据存入第一级数据缓存,主控模块对其重新编帧后存入第二级数据缓存中,最后在FLASH控制模块作用下把数据存入FLASH存储器中。经测试,从FLASH存储器中读取的数据正确,该系统工作可靠。 展开更多
关键词 多路数据存储 FPGA FLASH 串并转换 数据缓存 数据重新编帧
在线阅读 下载PDF
多路数据巡回监测系统的实现 被引量:1
16
作者 秦艺力 穆道生 《兵工自动化》 2005年第5期94-95,97,共3页
多路数据巡回监测系统以VCMSComm控件控制串口,通过MAX+PlusⅡ使FPGA能识别串口指令并按指令采集模拟数据,达到以串口实现PC机与FPGA通信的目的。即先通过并/串转换电路将接收到的串行数据变成并行数据,后通过缓存模块读取并行数据,再... 多路数据巡回监测系统以VCMSComm控件控制串口,通过MAX+PlusⅡ使FPGA能识别串口指令并按指令采集模拟数据,达到以串口实现PC机与FPGA通信的目的。即先通过并/串转换电路将接收到的串行数据变成并行数据,后通过缓存模块读取并行数据,再以74LS195组成的串/并转换电路将其转换成串行数据帧返回计算机。而模拟数据采集及其A/D变换则通过ADCS09完成。 展开更多
关键词 多路数据巡监 MAX+PLUSII FPGA 串口通信 并串/串并转换
在线阅读 下载PDF
基于FPGA的多路磁共振信号采集设计 被引量:7
17
作者 毛雨阳 刘一清 《电子测量技术》 2018年第14期128-133,共6页
随着磁共振技术的发展,磁共振信号所需要的通道数越来越多,对采样所需的采样率以及精度的要求也日益增高。相对于以往的并行模数转换器来说,基于串行的总线传输技术拥有更多优点,如更快速的传输速度、更低的设计成本等,以此达到了更加... 随着磁共振技术的发展,磁共振信号所需要的通道数越来越多,对采样所需的采样率以及精度的要求也日益增高。相对于以往的并行模数转换器来说,基于串行的总线传输技术拥有更多优点,如更快速的传输速度、更低的设计成本等,以此达到了更加优越的传输性能,并在高速通信上普遍应用。而FPGA的灵活多变以及可重复编程的特性也决定着它更适合多路磁共振信号采集的设计。基于Xilinx公司spartan-6的ISERDES接口的多路串并转换器,实现了多路磁共振信号的采集,设计简单,开发周期短。 展开更多
关键词 ISERDES 磁共振 FPGA XILINX 串并转换
在线阅读 下载PDF
一种基于级联半导体光放大器环镜的光串并转换器(英文)
18
作者 廖丽丹 凌云 +3 位作者 贺彬彬 申甦琪 邱昆 郑勉 《光子学报》 EI CAS CSCD 北大核心 2015年第5期17-21,共5页
为了实现高速光信号的降速处理,提出了一种基于级联半导体光放大器环镜(SLALOM)的光串并转换器,用于实现将高速串行光脉冲信号转换成低速并行光脉冲信号.该光串并转换器采用串联SLALOM组成,将前一级SLALOM的输出作为后一级SLALOM的输入;... 为了实现高速光信号的降速处理,提出了一种基于级联半导体光放大器环镜(SLALOM)的光串并转换器,用于实现将高速串行光脉冲信号转换成低速并行光脉冲信号.该光串并转换器采用串联SLALOM组成,将前一级SLALOM的输出作为后一级SLALOM的输入;SLALOM之间的光传播时延为输入光信号比特周期;设置控制光与信号光脉冲时序,实现各级SLALOM光脉冲并行输出.通过采用1×10光串并转换器实现将80Gb/s串行信号转换为10路8Gb/s并行信号,并对控制、信号脉冲光功率和时间偏移量器件参量进行了优化.对于1×10光串并转换器,端口接收灵敏度差异小于10dB.该光串并转换器光功率损耗小、易于扩展并行端口数目,可用于光通信领域中的高速解复用、光信号处理和光交换系统中. 展开更多
关键词 串并转换 半导体光放大器环镜 光纤通信 解复用 光信号处理
在线阅读 下载PDF
弱小信号隔离转换系统设计
19
作者 王晶鑫 单家芳 +1 位作者 朱梁 贾华 《核电子学与探测技术》 北大核心 2017年第7期720-725,共6页
设计了一种弱小信号隔离转换实时传输系统。弱小信号通过放大电路放大后,进入隔离转换系统,该系统实现了对信号的实时转换、隔离传输、不失真还原。实验测试表明:该系统对于有电磁干扰时300 kHz以下的信号不失真率不小于90%;传输信号频... 设计了一种弱小信号隔离转换实时传输系统。弱小信号通过放大电路放大后,进入隔离转换系统,该系统实现了对信号的实时转换、隔离传输、不失真还原。实验测试表明:该系统对于有电磁干扰时300 kHz以下的信号不失真率不小于90%;传输信号频率小于600 kHz可信度较高;长期测试输出电压相对标准偏差1%以下,系统的长期稳定性良好。 展开更多
关键词 FPGA 模数/数模转换 并串/串并转换 信号隔离
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部