期刊文献+
共找到72篇文章
< 1 2 4 >
每页显示 20 50 100
A 2 Gbps to 12 Gbps Wide-Range CDR with Automatic Frequency Band Selector
1
作者 Chao-Ye Wen,,Wei He,the Graduate School,Huazhong University of Science and Technology,Wuhan 430074,China,Zhi-Ge Zou,,Jian-Ming Lei,Xue-Chen Zou the Department of Electronic Science and Technology,Huazhong University of Science and Technology,Wuhan 430074,China 《Journal of Electronic Science and Technology》 CAS 2012年第1期67-71,共5页
The need for wide-band clock and data recovery (CDR) circuits is discussed. A 2 Gbps to 12 Gbps continuous-rate CDR circuit employing a multi-mode voltage-control oscillator (VCO), a frequency detector, and a phas... The need for wide-band clock and data recovery (CDR) circuits is discussed. A 2 Gbps to 12 Gbps continuous-rate CDR circuit employing a multi-mode voltage-control oscillator (VCO), a frequency detector, and a phase detector (FD&PD) is described. A new automatic frequency band selection (FBS) without external reference clock is proposed to select the appropriate mode and also solve the instability problem when the circuit is powering on. The multi-mode VCO and FD/PD circuits which can operate at full-rate and half-rate modes facilitate CDR with six operation modes. The proposed CDR structure has been modeled with MATLAB and the simulated results validate its feasibility. 展开更多
关键词 Clock and data recovery frequency band selection frequency detector phase detector.
在线阅读 下载PDF
A 1.2-to-1.4 GHz low-jitter frequency synthesizer for GPS application
2
作者 胡正飞 HUANG Min-di ZHANG Li 《Journal of Chongqing University》 CAS 2013年第2期97-102,共6页
A fully integrated frequency synthesizer with low jitter and low power consumption in 0.18 μm CMOS (complementary metal-oxide semiconductor) technology is proposed in this paper.The frequency synthesizer uses a novel... A fully integrated frequency synthesizer with low jitter and low power consumption in 0.18 μm CMOS (complementary metal-oxide semiconductor) technology is proposed in this paper.The frequency synthesizer uses a novel single-end gain-boosting charge pump, a differential coupled voltage controlled oscillator (VCO) and a dynamic logic phase/frequency detecor (PFD) to acquire low output jitter.The output frequency range of the frequency synthesizer is up to 1 200 MHz to 1 400 MHz for GPS (global position system) application.The post simulation results show that the phase noise of VCO is only 127.1 dBc/Hz at a 1 MHz offset and the Vp-p jitter of the frequency synthesizer output clock is 13.65 ps.The power consumption of the frequency synthesizer not including the divider is 4.8 mW for 1.8 V supply and it occupies a 0.8 mm×0.7 mm chip area. 展开更多
关键词 frequency synthesizer phase-locked loop voltage controlled oscillator phase/frequency detector charge pump
在线阅读 下载PDF
抑制宽带相位噪声的PFD/DAC结构的研究
3
作者 赵响 孙晋永 赵蒙 《现代电子技术》 2007年第23期180-181,184,共3页
回顾了传统小数分频频率合成器中PFD结构的工作原理,着重讨论了一种不匹配补偿PFD/DAC结构,分析了电路如何实现精确的自匹配。这种结构能平衡电路,实现量化噪声的自匹配消除,采用这种结构可以大大降低小数杂散对合成器噪声性能的影响,... 回顾了传统小数分频频率合成器中PFD结构的工作原理,着重讨论了一种不匹配补偿PFD/DAC结构,分析了电路如何实现精确的自匹配。这种结构能平衡电路,实现量化噪声的自匹配消除,采用这种结构可以大大降低小数杂散对合成器噪声性能的影响,因此可以广泛应用于射频领域。 展开更多
关键词 小数频率合成器 pfd结构 不匹配补偿 相位噪声
在线阅读 下载PDF
预充电型鉴频鉴相器pt-PFD的分析与改进 被引量:2
4
作者 谭润钦 史江一 马晓华 《电子质量》 2004年第9期56-58,73,共4页
图1中的pt-PFD是人们在1995年提出来的,然而至今,几乎所有的文献(包括原文献)都认为这种pt-PFD在零相差附近存在死区。笔者通过分析发现这个死区是可以通过合理地设计电路中的器件尺寸来去除。本文先对pt-PFD的工作原理作了详细的分析,... 图1中的pt-PFD是人们在1995年提出来的,然而至今,几乎所有的文献(包括原文献)都认为这种pt-PFD在零相差附近存在死区。笔者通过分析发现这个死区是可以通过合理地设计电路中的器件尺寸来去除。本文先对pt-PFD的工作原理作了详细的分析,并推导出了去除死区的方法。文章最后还给出了基于HSPICE的仿真结果。 展开更多
关键词 鉴频鉴相器 死区 仿真结果 相差 充电 器件 电路 推导 尺寸
在线阅读 下载PDF
电荷泵PLL中PFD的设计
5
作者 王小伟 吴金 +1 位作者 陆生礼 黄晶生 《电子器件》 CAS 2007年第2期503-506,共4页
在电荷泵锁相环CP-PLL原理分析基础上,对其重要的组成模块鉴频鉴相器(PFD)进行了详细的理论分析和电路设计.在VCO的动态范围内,可实现任意频率误差下的快速频率跟踪,并最终实现零相位锁定.和一般的鉴相器比较,PFD工作在大的范围(-2π~+... 在电荷泵锁相环CP-PLL原理分析基础上,对其重要的组成模块鉴频鉴相器(PFD)进行了详细的理论分析和电路设计.在VCO的动态范围内,可实现任意频率误差下的快速频率跟踪,并最终实现零相位锁定.和一般的鉴相器比较,PFD工作在大的范围(-2π~+2π),实现零相位误差.电路通过了基于上华0.5μmCMOS工艺的HSPICE模拟仿真验证,得到在5V电源电压和27MHz/s的参考频率下,PFD的增益Kpd为5/4πV/rad. 展开更多
关键词 锁相环 鉴频鉴相器 频率/相位锁定 电荷泵
在线阅读 下载PDF
ECL结构的PFDCP设计
6
作者 胡永智 吴建辉 《电子器件》 CAS 2008年第2期525-528,共4页
设计了一种基于ECL结构的PFDCP。PFD电路采用传统构架,通过增加延迟单元的方法克服死区问题,延迟单元由ECL的逻辑门构成。PFD可以工作在0.15MHz到2MHz的输入频率范围之间。同时设计了一个高精度低失配的电荷泵,可以提供四种不同大小的... 设计了一种基于ECL结构的PFDCP。PFD电路采用传统构架,通过增加延迟单元的方法克服死区问题,延迟单元由ECL的逻辑门构成。PFD可以工作在0.15MHz到2MHz的输入频率范围之间。同时设计了一个高精度低失配的电荷泵,可以提供四种不同大小的电流。PFDCP设计和仿真采用JAZZ0.35μm的BICMOS SBC35工艺模型,电源电压5V。电路仿真结果表明PFD的死区小于30ps,CP的失配电流小于0.4%。 展开更多
关键词 射频集成电路设计 锁相环 鉴频鉴相器 电荷泵
在线阅读 下载PDF
一种基于SCL结构的高精度差分型PFD的设计
7
作者 陈艳 罗岚 时龙兴 《电子工程师》 2004年第3期29-32,共4页
介绍一种基于场效应管源级耦合逻辑 (SCL)结构的高精度差分型鉴频鉴相器 (PFD)的设计 ,包括构成PFD的SCL结构基本单元———SCL结构D触发器、与非门、倒相器和缓冲单元。仿真实验结果表明 ,该PFD不仅能够减小死区范围 ,提高鉴相精度到 5... 介绍一种基于场效应管源级耦合逻辑 (SCL)结构的高精度差分型鉴频鉴相器 (PFD)的设计 ,包括构成PFD的SCL结构基本单元———SCL结构D触发器、与非门、倒相器和缓冲单元。仿真实验结果表明 ,该PFD不仅能够减小死区范围 ,提高鉴相精度到 5 0 ps,而且具有速度快、功耗低 (仅4 7mW )的特点 ,在低抖动锁相环路设计中有着广泛的应用。 展开更多
关键词 pfd SCL 源级耦合逻辑 鉴频鉴相器 触发器 倒相器
在线阅读 下载PDF
低抖动电荷泵锁相环设计及其Simulink建模仿真 被引量:1
8
作者 蔡俊 王勇 《宜春学院学报》 2024年第6期28-34,共7页
随着集成电路工艺技术的进步,电路工作频率越来越高,对时钟信号的抖动和相噪也提出了更高的要求。针对锁相环电路参数多、结构复杂、瞬态仿真耗时长等问题,通过建立电荷泵锁相环系统环路数学模型,并运用MATLAB/Simulink对其进行负反馈... 随着集成电路工艺技术的进步,电路工作频率越来越高,对时钟信号的抖动和相噪也提出了更高的要求。针对锁相环电路参数多、结构复杂、瞬态仿真耗时长等问题,通过建立电荷泵锁相环系统环路数学模型,并运用MATLAB/Simulink对其进行负反馈系统建模,实现对电荷泵锁相环的快速动态仿真。在TSMC 65 nm CMOS工艺节点下,完成了锁相环的电路设计、版图绘制、物理验证并提取寄生参数及后仿真,得到一款典型值:输入频率为30 MHz,锁定频率1.5 GHz的低抖动电荷泵锁相环。后仿真结果表明该PLL电路性能指标良好,在典型值条件下,PLL的锁定时间为10μs,锁定时峰峰值抖动为2.68 ps,时钟信号占空比为45%。 展开更多
关键词 锁相环 鉴相鉴频器 电荷泵 压控振荡器
在线阅读 下载PDF
一种低电流失配的鉴频鉴相器与电荷泵设计
9
作者 沈诗雅 杨俊浩 +1 位作者 张沁枫 魏敬和 《固体电子学研究与进展》 2024年第6期591-597,共7页
基于0.18μm SiGe BiCMOS工艺提出了一种低电流失配的鉴频鉴相器和电荷泵。鉴频鉴相器采用改进的边沿触发型结构,D触发器和与门等模块均基于电流模逻辑,能够抑制共模噪声并减小鉴相死区;电荷泵中设计了电流补偿偏置电路,能够减小沟道长... 基于0.18μm SiGe BiCMOS工艺提出了一种低电流失配的鉴频鉴相器和电荷泵。鉴频鉴相器采用改进的边沿触发型结构,D触发器和与门等模块均基于电流模逻辑,能够抑制共模噪声并减小鉴相死区;电荷泵中设计了电流补偿偏置电路,能够减小沟道长度调制效应等因素的影响,降低电流失配。通过抑制鉴频鉴相器和电荷泵的上述非理想效应可以降低其造成的相位误差,进而优化锁相环的带内相噪。在典型工艺角下,3.3 V电源电压供电,电荷泵输出电流为3.2 mA时,补偿后0.7~2.8 V电压范围内充放电电流失配度小于1%,鉴频鉴相器和电荷泵电流噪声为-214.199 dBA/Hz@100 kHz。流片测试得到锁相环的相位噪声为-138.34 dBc/Hz@100 kHz,表明设计的鉴频鉴相器和电荷泵具有低电流失配和低带内相位噪声。 展开更多
关键词 电流失配 电流补偿 电荷泵 鉴频鉴相器 锁相环
在线阅读 下载PDF
双频金属探测器的研究 被引量:16
10
作者 庞瑞帆 钟翔 +3 位作者 胡泷 何云龙 徐毅刚 倪宏伟 《解放军理工大学学报(自然科学版)》 EI 2001年第2期1-8,共8页
用等效阻抗法分析了金属目标低频电磁感应信号幅度和相位特性 ,剖析了双频的理论基础和设计技术 ,论述了双频与探测灵敏度之间的关系 ,研究并设计了多层印制板接收线圈以及移相线圈 ,研究并解决了全自动抑制海水、磁性土等导电、导磁背... 用等效阻抗法分析了金属目标低频电磁感应信号幅度和相位特性 ,剖析了双频的理论基础和设计技术 ,论述了双频与探测灵敏度之间的关系 ,研究并设计了多层印制板接收线圈以及移相线圈 ,研究并解决了全自动抑制海水、磁性土等导电、导磁背景信号以及温度效应所引起的直流漂移的方法。 展开更多
关键词 双频 金属探测器 幅度 相位 直流漂移 等效阻抗法
在线阅读 下载PDF
一种高性能鉴频鉴相器的设计 被引量:4
11
作者 吕荫学 刘梦新 +1 位作者 罗家俊 叶甜春 《半导体技术》 CAS CSCD 北大核心 2012年第7期538-543,共6页
分析了电荷泵型锁相环中鉴相器和电荷泵的非理想因素及优化设计方法。基于台积电公司(TSMC)0.35μm 2层多晶硅4层金属(2P4M)CMOS工艺,设计了一种低杂散的鉴频鉴相器结构,该结构通过"自举"的方法,用单位增益放大器使充放电前... 分析了电荷泵型锁相环中鉴相器和电荷泵的非理想因素及优化设计方法。基于台积电公司(TSMC)0.35μm 2层多晶硅4层金属(2P4M)CMOS工艺,设计了一种低杂散的鉴频鉴相器结构,该结构通过"自举"的方法,用单位增益放大器使充放电前后开关管各节点处的电压保持不变,从而消除了电荷共享的影响,减小了鉴相器的输出杂散。仿真结果表明相比于传统鉴相器结构,该鉴频鉴相器有效抑制了电荷共享问题,电荷泵开关管开启时的充放电电流尖峰大大减小了,鉴相前后的电压波动小于200μV,脉冲尖峰仅为3.07 mV,有效降低了鉴频鉴相器的输出杂散。 展开更多
关键词 鉴频鉴相器 锁相环 电荷泵 抖动 非理想效应
在线阅读 下载PDF
电荷泵锁相环的全数字DFT测试法 被引量:13
12
作者 范木宏 成立 刘合祥 《半导体技术》 CAS CSCD 北大核心 2005年第4期36-40,共5页
以电荷泵锁相环为对象,提出了针对电荷泵锁相环各个模块的不同测试方法,着重论述了如何在一个完整的测试方案中把不同的测试方法结合起来——即采用电荷泵锁相环的全数字可测试性设计(D F T )法。这种测试方法简单、成本较低,具有较高... 以电荷泵锁相环为对象,提出了针对电荷泵锁相环各个模块的不同测试方法,着重论述了如何在一个完整的测试方案中把不同的测试方法结合起来——即采用电荷泵锁相环的全数字可测试性设计(D F T )法。这种测试方法简单、成本较低,具有较高的开发价值。 展开更多
关键词 鉴频鉴相器 环路滤波器 电荷泵 压控振荡器
在线阅读 下载PDF
锁相环中高性能电荷泵的设计 被引量:5
13
作者 张涛 邹雪城 +1 位作者 刘三清 沈绪榜 《微电子学与计算机》 CSCD 北大核心 2004年第10期169-171,共3页
设计了一种结构新颖的动态充放电电流匹配的电荷泵电路,该电路利用一种放电电流对充电电流的跟随技术,使充放电电流达到较好匹配,同时,在电荷泵中增加差分反相器,提高电荷泵的速度。采用1stsilicon0.25滋mCMOS工艺进行仿真,结果显示:输... 设计了一种结构新颖的动态充放电电流匹配的电荷泵电路,该电路利用一种放电电流对充电电流的跟随技术,使充放电电流达到较好匹配,同时,在电荷泵中增加差分反相器,提高电荷泵的速度。采用1stsilicon0.25滋mCMOS工艺进行仿真,结果显示:输出电压在0.3-2.2V之间变化时,电荷泵的充放电电流处处相等。 展开更多
关键词 锁相环 电荷泵 相位误差 鉴频鉴相器
在线阅读 下载PDF
一种改进型的CMOS电荷泵锁相环电路 被引量:7
14
作者 李演明 仝倩 +4 位作者 倪旭文 邱彦章 文常保 吴凯凯 柴红 《半导体技术》 CAS CSCD 北大核心 2014年第4期248-253,共6页
设计了一种宽频率范围的CMOS锁相环(PLL)电路,通过提高电荷泵电路的电流镜镜像精度和增加开关噪声抵消电路,有效地改善了传统电路中由于电流失配、电荷共享、时钟馈通等导致的相位偏差问题。另外,设计了一种倍频控制单元,通过编程锁频... 设计了一种宽频率范围的CMOS锁相环(PLL)电路,通过提高电荷泵电路的电流镜镜像精度和增加开关噪声抵消电路,有效地改善了传统电路中由于电流失配、电荷共享、时钟馈通等导致的相位偏差问题。另外,设计了一种倍频控制单元,通过编程锁频倍数和压控振荡器延迟单元的跨导,有效扩展了锁相环的锁频范围。该电路基于Dongbu HiTek 0.18μm CMOS工艺设计,仿真结果表明,在1.8 V的工作电压下,电荷泵电路输出电压在0.25~1.5 V变化时,电荷泵的充放电电流一致性保持很好,在100 MHz^2.2 GHz的输出频率内,频率捕获时间小于2μs,稳态相对相位误差小于0.6%。 展开更多
关键词 锁相环 电荷泵 鉴频鉴相器 压控振荡器 互补金属氧化物半导体(CMOS )
在线阅读 下载PDF
锁相鉴频器混沌现象的研究 被引量:5
15
作者 谭永明 邓立虎 郑继禹 《电子与信息学报》 EI CSCD 北大核心 2002年第9期1251-1256,共6页
该文研究无线电技术与现代通信领域广泛使用的锁相鉴频器中的混沌现象,利用Mel’nikov方法,证明了当输入信号参数、系统参数满足一定条件时,锁相鉴频器有混沌信号输出。通过电路实验,从频谱分析仪上观察到电路出现混沌时,压控振荡器输... 该文研究无线电技术与现代通信领域广泛使用的锁相鉴频器中的混沌现象,利用Mel’nikov方法,证明了当输入信号参数、系统参数满足一定条件时,锁相鉴频器有混沌信号输出。通过电路实验,从频谱分析仪上观察到电路出现混沌时,压控振荡器输出端的连续频谱,进一步证实了锁相鉴频器电路中存在混沌现象。实验结果与理论分析相吻合,文中的结论对实际设计和应用锁相鉴频器,具有重要的指导意义。 展开更多
关键词 锁相鉴频器 混沌现象 Mel'nikov方法 连续频谱 锁相技术
在线阅读 下载PDF
一款低抖动宽调节范围锁相环频率合成器的设计 被引量:6
16
作者 薛颜 杨霄垒 +2 位作者 周启才 陈珍海 吴俊 《中国电子科学研究院学报》 2014年第1期101-104,共4页
提出了一种基于SMIC公司0.18μm工艺、输出频率范围为1 GHz^3 GHz的低抖动电荷泵锁相环频率合成器设计方法。该设计方法采用一种新型自动调节复位脉冲的鉴频鉴相器结构,可以根据压控振荡器反馈频率自动调节不同的脉冲宽度,用以适应不同... 提出了一种基于SMIC公司0.18μm工艺、输出频率范围为1 GHz^3 GHz的低抖动电荷泵锁相环频率合成器设计方法。该设计方法采用一种新型自动调节复位脉冲的鉴频鉴相器结构,可以根据压控振荡器反馈频率自动调节不同的脉冲宽度,用以适应不同的输出时钟。仿真结果显示该器件能够有效降低锁相环频率合成器的抖动,其最大峰-峰值抖动为20.337 ps,锁定时间为0.8μs,功耗为19.8 mW。 展开更多
关键词 锁相环频率合成器 鉴频鉴相器 频率-电压转换器 低抖动
在线阅读 下载PDF
一种微弱信号检测方法及其在束流诊断系统中的运用 被引量:3
17
作者 彭宇 苏弘 +3 位作者 董成富 吴鸣 刘义才 马晓利 《核电子学与探测技术》 CAS CSCD 北大核心 2008年第1期96-98,105,共4页
本文首先阐述了一种微弱信号检测方法-锁定放大方法,并在此基础上对采用外差式技术的锁定放大器进行了详细的分析,经实验室测试在输入正弦信号频率为5MHz时,其积分非线性为0.75%,最小检测幅度<10个μV。最后介绍了超外差式锁定放大... 本文首先阐述了一种微弱信号检测方法-锁定放大方法,并在此基础上对采用外差式技术的锁定放大器进行了详细的分析,经实验室测试在输入正弦信号频率为5MHz时,其积分非线性为0.75%,最小检测幅度<10个μV。最后介绍了超外差式锁定放大器在我所CSR束流诊断系统中的运用。 展开更多
关键词 外差式 锁定放大器 频率合成器 相敏检测器
在线阅读 下载PDF
基于ADF4113的本振扫频源的设计与实现 被引量:5
18
作者 邓建平 胡泽宾 赵惠昌 《现代雷达》 CSCD 北大核心 2006年第12期116-118,共3页
运用数字锁相频率合成的思想,以AD I公司生产的数字分频器和鉴相器ADF4113为核心,设计了频率范围在1.58 GHz^1.78 GHz的本振扫频源。重点阐述了系统的硬件实现,包括系统设计方案、主要电路单元设计以及系统测试结果等,并对该系统在实际... 运用数字锁相频率合成的思想,以AD I公司生产的数字分频器和鉴相器ADF4113为核心,设计了频率范围在1.58 GHz^1.78 GHz的本振扫频源。重点阐述了系统的硬件实现,包括系统设计方案、主要电路单元设计以及系统测试结果等,并对该系统在实际调试过程中常见的问题进行了详细的分析。 展开更多
关键词 扫频振荡源 数字锁相频率合成 锁相器ADF4113 压控振荡器
在线阅读 下载PDF
基于级联式偏置锁相环的低相噪宽带频率合成器 被引量:4
19
作者 李智鹏 刘永智 +1 位作者 徐铭海 鲍景富 《微波学报》 CSCD 北大核心 2014年第6期9-13,共5页
为提高锁相环的相位噪声性能,本文设计了一种级联式偏置锁相环来实现宽带低相噪频率合成器,通过理论分析得到其相位噪声模型,证明了该技术能够有效地降低锁相环路中鉴相器的噪声基底,并且混频交互调产生的所有杂散可由环路滤波器抑制,... 为提高锁相环的相位噪声性能,本文设计了一种级联式偏置锁相环来实现宽带低相噪频率合成器,通过理论分析得到其相位噪声模型,证明了该技术能够有效地降低锁相环路中鉴相器的噪声基底,并且混频交互调产生的所有杂散可由环路滤波器抑制,从而将窄带高频谱纯度信号扩展为宽带高频谱纯度信号。基于该技术提出了2GHz^5GHz的低相噪宽带频率合成器方案,并对其相位噪声指标进行了分析。理论与实验结果表明,相比于传统的小数分频式锁相环方案,该方案的带内相位噪声有明显改善。 展开更多
关键词 锁相环 宽带频率合成器 相噪 杂散 鉴相器
在线阅读 下载PDF
应用于5GHz WLAN的单片CMOS频率综合器 被引量:1
20
作者 吴秀山 王志功 +4 位作者 康建颖 马成光 金琳 刘静 李青 《固体电子学研究与进展》 CAS CSCD 北大核心 2009年第2期231-236,共6页
采用中芯国际(SMIC)的0.18μm混合信号与射频1P6MCMOS工艺实现了WLAN802.11a收发机的锁相环型频率综合器,它集成了压控振荡器、双模预分频器、鉴频鉴相器、电荷泵、各种数字计数器、数字寄存器和控制等电路。基于环路的线性模型,对环路... 采用中芯国际(SMIC)的0.18μm混合信号与射频1P6MCMOS工艺实现了WLAN802.11a收发机的锁相环型频率综合器,它集成了压控振荡器、双模预分频器、鉴频鉴相器、电荷泵、各种数字计数器、数字寄存器和控制等电路。基于环路的线性模型,对环路参数的优化设计及环路性能进行了深入的讨论。流片后测试结果表明,该频率综合器的锁定范围为4096~4288MHz,在振荡频率为4.154GHz时,偏离中心频率1MHz处的相位噪声可以达到-117dBc/Hz,输出功率约为-3dBm。芯片面积为0.675mm×0.700mm。采用1.8V的电源供电,核心电路功耗约为24mW。 展开更多
关键词 频率综合器 锁相环 压控振荡器 预分频器 鉴频鉴相器 电荷泵 相位噪声
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部