期刊文献+
共找到4,270篇文章
< 1 2 214 >
每页显示 20 50 100
中芯国际0.18μm Mixed-Signal工艺采用Mentor Graphics的TDK与Design Flow
1
《半导体技术》 CAS CSCD 北大核心 2004年第8期85-85,共1页
关键词 中芯国际公司 0.18μm mixed-signal 集成电路 TDK Design FLOW
在线阅读 下载PDF
Efficient cache replacement framework based on access hotness for spacecraft processors
2
作者 GAO Xin NIAN Jiawei +1 位作者 LIU Hongjin YANG Mengfei 《中国空间科学技术(中英文)》 CSCD 北大核心 2024年第2期74-88,共15页
A notable portion of cachelines in real-world workloads exhibits inner non-uniform access behaviors.However,modern cache management rarely considers this fine-grained feature,which impacts the effective cache capacity... A notable portion of cachelines in real-world workloads exhibits inner non-uniform access behaviors.However,modern cache management rarely considers this fine-grained feature,which impacts the effective cache capacity of contemporary high-performance spacecraft processors.To harness these non-uniform access behaviors,an efficient cache replacement framework featuring an auxiliary cache specifically designed to retain evicted hot data was proposed.This framework reconstructs the cache replacement policy,facilitating data migration between the main cache and the auxiliary cache.Unlike traditional cacheline-granularity policies,the approach excels at identifying and evicting infrequently used data,thereby optimizing cache utilization.The evaluation shows impressive performance improvement,especially on workloads with irregular access patterns.Benefiting from fine granularity,the proposal achieves superior storage efficiency compared with commonly used cache management schemes,providing a potential optimization opportunity for modern resource-constrained processors,such as spacecraft processors.Furthermore,the framework complements existing modern cache replacement policies and can be seamlessly integrated with minimal modifications,enhancing their overall efficacy. 展开更多
关键词 spacecraft processors cache management replacement policy storage efficiency memory hierarchy MICROARCHITECTURE
在线阅读 下载PDF
面向含噪中规模量子处理器的量子机器学习 被引量:1
3
作者 石金晶 肖子萌 +2 位作者 王雯萱 张师超 李学龙 《计算机学报》 北大核心 2025年第3期602-631,共30页
量子计算与人工智能结合,在增强模型表达能力、加速和优化机器学习等方面可能产生颠覆性影响,有望突破人工智能领域所面临的可解释性差、最优解难等问题,量子人工智能已成为国内外重点关注的学科前沿。量子机器学习是量子人工智能领域... 量子计算与人工智能结合,在增强模型表达能力、加速和优化机器学习等方面可能产生颠覆性影响,有望突破人工智能领域所面临的可解释性差、最优解难等问题,量子人工智能已成为国内外重点关注的学科前沿。量子机器学习是量子人工智能领域的重要研究内容,它将量子计算基础理论与机器学习原理相结合,以实现具有量子加速的机器学习任务。随着量子计算软硬件的快速发展,含噪中规模量子(NISQ)处理器的学习优势被证明,国内外学者相继提出一系列量子机器学习方法,以挖掘量子计算助力人工智能技术发展的创新应用。然而,当前的量子机器学习仍局限于对算法的优化,缺乏系统层面的理论架构,仍有许多科学问题亟待解决。本文首先从量子机器学习系统表征角度出发,建立量子机器学习系统的层次模型,概括和总结了面向各类任务的量子机器学习方案,分析了量子机器学习在提高经典算法速度等方面可能体现的“量子优势”。接着根据量子机器学习系统的层次结构,从原理层、计算层、应用层这三个方面对现有量子机器学习方法进行了总结与梳理,系统性地分析和讨论了其中的关键问题与解决方案。最后,结合当前阶段量子人工智能的发展特点,重点分析了量子机器学习领域面临的科学问题与挑战,并对未来该领域的发展趋势进行了深入分析与展望。 展开更多
关键词 量子计算 量子人工智能 量子机器学习 量子算法 含噪中规模量子处理器
在线阅读 下载PDF
基于ARM+FPGA的机载信息管理处理机设计
4
作者 王健 郭霖佯 +4 位作者 何自豪 周立辉 陈家福 李欣琦 周浩 《火力与指挥控制》 北大核心 2025年第4期85-92,共8页
为实现飞机在执行战术任务时对格式化链路消息的接收处理、态势信息综合处理、载机平台信息采集、指令应答与信息回传、雷达目标定位等功能,设计一种基于ARM+FPGA架构机载信息管理处理机。介绍机载信息管理处理机具体功能和应用,从硬件... 为实现飞机在执行战术任务时对格式化链路消息的接收处理、态势信息综合处理、载机平台信息采集、指令应答与信息回传、雷达目标定位等功能,设计一种基于ARM+FPGA架构机载信息管理处理机。介绍机载信息管理处理机具体功能和应用,从硬件和软件设计两个方面对系统结构进行详细阐述,完成机载信息综合处理模块、RS422和ARINC429相关接口的软硬件设计工作,使得机载信息管理处理机能够实时处理机载电台、显控机、雷达、导航系统等相关设备的信息,并根据系统通信协议的要求完成各类型系统数据的实时接收、解析、检索和发送任务。通过对系统的联调联试和测试工作,发现达到系统各项指标要求并验证了其可行性和稳定性。 展开更多
关键词 机载处理机 RS422 ARINC429 FPGA ARM
在线阅读 下载PDF
基于特征值均衡算法的车内主动噪声控制系统
5
作者 卢炽华 周曾志 +3 位作者 陈弯 王子嘉 刘志恩 孙孟雷 《噪声与振动控制》 北大核心 2025年第2期171-178,共8页
在车内主动噪声控制领域,滤波最小均方(Filtered-x Least-mean-square,FxLMS)算法在面对发动机的低频窄带噪声时,因为其步长因子优化在不同频率上的不一致性,影响整体噪声控制效果。本文提出一种基于特征值均衡的主动噪声控制算法,均衡F... 在车内主动噪声控制领域,滤波最小均方(Filtered-x Least-mean-square,FxLMS)算法在面对发动机的低频窄带噪声时,因为其步长因子优化在不同频率上的不一致性,影响整体噪声控制效果。本文提出一种基于特征值均衡的主动噪声控制算法,均衡FxLMS算法在面对多种频率成分噪声时的收敛特性,并使其主要频率成分的收敛性能更加均匀。最后,建立基于国产数字音频处理器(Digital Audio Processor,DSP)的车内双通道主动噪声控制系统,车辆定置发动机稳态与行驶过程非稳态加速两种工况的实车实验。实验结果表明,在稳态工况下,主要阶次的车内噪声降噪量最大值为39.35 dB(A);在非稳态工况下,车内总声压级最大降噪量为4.77 dB(A),可为车内主动噪声控制系统国产化应用提供参考。 展开更多
关键词 声学 主动噪声控制 次级通路 汽车发动机 特征值均衡 数字音频处理器
在线阅读 下载PDF
论个人信息处理者隐微权利结构与企业数据确权
6
作者 张建文 张锐 《大连理工大学学报(社会科学版)》 北大核心 2025年第3期63-70,共8页
《个人信息保护法》以“保护个人信息权益”和“促进个人信息合理利用”为立法目的,规定个人在个人信息处理活动中的权利的同时,隐微地规定了个人信息处理者的权利结构。这种权利结构并非单纯的“数据控制的事实状态”,而是处理者在符... 《个人信息保护法》以“保护个人信息权益”和“促进个人信息合理利用”为立法目的,规定个人在个人信息处理活动中的权利的同时,隐微地规定了个人信息处理者的权利结构。这种权利结构并非单纯的“数据控制的事实状态”,而是处理者在符合法律规定的处理条件下获得合法利益的方式。在揭示并确认处理者的隐微权利结构的前提下,数据确权特别是企业数据确权问题的重要性可能被极大降低甚至消解,试图在《个人信息保护法》规定的处理者隐微权利结构之外,构建一般数据权利体系或立法的尝试,并非就是最佳的方向。缓行数据确权之操切建议,也能够为司法实践拣选最佳的数据权益保护方案提供必要的时间和空间。 展开更多
关键词 个人信息 个人信息处理者 自主决定 合理利用 企业数据
在线阅读 下载PDF
考虑机器数量增加的多处理机工件调度优化
7
作者 孙涛 王军强 黄永兴 《计算机集成制造系统》 北大核心 2025年第3期924-938,共15页
多处理机工件是在同一时刻由多台处理机并行加工的工件。面向以最小化最大完工时间为目标的多处理机工件调度,分析了机器数量增加对最大完工时间的影响,证明了最优调度方案和所提近似调度方案的最好情形影响比,揭示了最大完工时间随着... 多处理机工件是在同一时刻由多台处理机并行加工的工件。面向以最小化最大完工时间为目标的多处理机工件调度,分析了机器数量增加对最大完工时间的影响,证明了最优调度方案和所提近似调度方案的最好情形影响比,揭示了最大完工时间随着机器数量增加而减少并趋于稳定的规律。分析了机器数量增加的影响,一方面改善了调度目标,另一方面增加了机器投入成本。权衡最大完工时间减少和机器成本增加两方面影响,以最小化最大完工时间与机器成本加权和为目标决策机器数量。基于降序首次适应算法设计了近似算法,给出了调度优化方案,并证明了所提算法的最差性能比不超过2。通过仿真实验,验证了所提算法的最好情形影响比及算法的有效性。 展开更多
关键词 多处理机工件调度 资源扩充 最好情形影响比 近似算法 最差性能比
在线阅读 下载PDF
我国数据知识产权登记制度试点改革路径研究
8
作者 孟奇勋 程伟佳 戴运 《科技进步与对策》 北大核心 2025年第12期151-160,共10页
厘清数据、数据集合与数据产品,数据产权登记、数据产品登记与数据知识产权登记的关系,是推进数据知识产权登记制度试点改革的逻辑前提。通过对9项政策文本的比较,得出以下结论:①数据知识产权登记试点为我国数据知识产权保护规则构建... 厘清数据、数据集合与数据产品,数据产权登记、数据产品登记与数据知识产权登记的关系,是推进数据知识产权登记制度试点改革的逻辑前提。通过对9项政策文本的比较,得出以下结论:①数据知识产权登记试点为我国数据知识产权保护规则构建提供了有益经验,但仍然存在登记规则不统一、权益配置不清晰、应用场景有待拓展等现实挑战;②从法律关系来看,数据知识产权登记以特定的数据集合为对象,以数据处理者为主体,以有限排他权为权利内容;③在推进数据要素市场化配置改革和全国统一大市场建设背景下,亟待明确数据知识产权登记效力与审查标准、强化相关部门职能协同与监督管理,探索区块链赋能数据交易流通效率提升路径。 展开更多
关键词 数据产权 数据产品 数据集合 数据处理者 数据知识产权登记
在线阅读 下载PDF
面向数据密集型应用的近数据处理架构设计 被引量:1
9
作者 谢洋 李晨 陈小文 《计算机工程与科学》 北大核心 2025年第5期797-810,共14页
大数据时代,多核处理器在处理数据密集型应用时,面临着数据局部性低、访存延迟高和内核计算效率低等挑战。近数据处理对于降低访存延迟、提高内核计算效率具有重要潜力。设计了一种计算访存松耦合的近数据处理架构(LcNDP),部署在多核处... 大数据时代,多核处理器在处理数据密集型应用时,面临着数据局部性低、访存延迟高和内核计算效率低等挑战。近数据处理对于降低访存延迟、提高内核计算效率具有重要潜力。设计了一种计算访存松耦合的近数据处理架构(LcNDP),部署在多核处理器的共享缓存端和内存端。一方面通过迁移内核的访存任务,实现内核计算与访存的并行,隐藏访存开销;另一方面通过近数据计算单元,处理流数据计算,降低内核计算量和访存开销。实验结果表明LcNDP相较于传统多核架构,平均延迟降低了43%,与传统近数据处理的多核架构相比平均延迟降低了23%。 展开更多
关键词 近数据 数据密集型应用 计算机体系结构 多核处理器
在线阅读 下载PDF
NA-ROB:基于RISC-V超标量处理器的改进 被引量:1
10
作者 景超霞 刘杰 +1 位作者 李洪奎 刘红海 《计算机应用研究》 北大核心 2025年第2期519-522,共4页
重排序缓存(ROB)是超标量处理器中的重要模块,用于确保乱序执行的指令能够正确地完成和提交。然而,在大规模超标量处理器中,存在ROB阻塞以及ROB容量有限的问题。为了解决上述问题并提高处理器性能,提出了零寄存器分配策略,通过将没有目... 重排序缓存(ROB)是超标量处理器中的重要模块,用于确保乱序执行的指令能够正确地完成和提交。然而,在大规模超标量处理器中,存在ROB阻塞以及ROB容量有限的问题。为了解决上述问题并提高处理器性能,提出了零寄存器分配策略,通过将没有目的寄存器的指令单独存储来避免占用ROB表项。同时,引入容量可动态调整的缓存结构(AROB),将长延时指令与普通指令分别存储在ROB和AROB中,以降低长延时指令导致的阻塞。改进后的超标量处理器被命名为NA-ROB,经过SPEC 2006基准测试程序的实验评估,结果表明,NA-ROB超标量处理器相比于传统的ROB超标量处理器,平均IPC提升了66%,同时ROB的阻塞概率降低了48%。因此,所提出的改进方法显著提升了处理器的整体性能和效率。 展开更多
关键词 RISC-V指令集 超标量处理器 ROB AROB 零寄存器分配策略
在线阅读 下载PDF
四级流水线堆栈处理器研究与设计
11
作者 朱恒宇 周永录 +1 位作者 刘宏杰 代红兵 《计算机工程与设计》 北大核心 2025年第1期265-273,共9页
针对现有堆栈处理器主频较低的问题,设计一种16位的四级流水线堆栈处理器ZP16。采用冯诺伊曼结构与J1指令集,具有数据堆栈和返回堆栈两个独立堆栈。四级流水线包括取指、译码、执行和回写。通过合理的结构设计与流水线冲刷技术解决ZP16... 针对现有堆栈处理器主频较低的问题,设计一种16位的四级流水线堆栈处理器ZP16。采用冯诺伊曼结构与J1指令集,具有数据堆栈和返回堆栈两个独立堆栈。四级流水线包括取指、译码、执行和回写。通过合理的结构设计与流水线冲刷技术解决ZP16中流水线冒险问题。实验结果表明,在Xilinx XC7A100T FPGA目标芯片上,ZP16的运行主频稳定在230 MHz。与J1堆栈处理器相比,ZP16流水线加速比为1.3,资源占用率基本相当,功耗增加8%,主频提升130%。与其它同类型堆栈处理器在不同的目标芯片上进行比较,ZP16主频有较为明显的提升。 展开更多
关键词 堆栈处理器 流水线 现场可编程门阵列 主频 加速比 资源占用率 功耗
在线阅读 下载PDF
Neptune:一种通用网络处理器微结构模拟和性能仿真框架
12
作者 林涵越 吴婧雅 +2 位作者 卢文岩 钟浪辉 鄢贵海 《计算机研究与发展》 北大核心 2025年第5期1091-1107,共17页
网络包处理是网络设备的基本功能,涉及报文修改、校验和与哈希计算、数据包镜像或过滤、统计限速等多项任务.作为网络包处理的重要部件,网络处理器(network processor,NP)基于处理器结构,为网络设备提供线速的性能和充分的可编程能力,... 网络包处理是网络设备的基本功能,涉及报文修改、校验和与哈希计算、数据包镜像或过滤、统计限速等多项任务.作为网络包处理的重要部件,网络处理器(network processor,NP)基于处理器结构,为网络设备提供线速的性能和充分的可编程能力,但其架构多样,可分为单段式架构和多段式架构,现有模拟方法无法同时对二者性能进行模拟仿真.因此,提出一种通用网络处理器的结构模拟和性能仿真框架Neptune,采用多段式架构作为硬件抽象,使用事件链表、核间队列结构为数据通路和多段式架构模拟提供保障,同时满足单段式架构模拟需求.另外,借助同步图计算模式进行准确的并行模拟,并采用混合事件与时间驱动方法保障模拟高效性.实际测试中,Neptune以95%以上准确率支持2种架构的模拟,并以3.31MIPS的性能对网络处理器进行模拟,相较PFPSim取得1个数量级的性能提升.最后,展示了3个运用该框架进行网络处理器优化分析的应用案例. 展开更多
关键词 网络包处理 网络处理器 可编程数据面 专用处理器 模拟器
在线阅读 下载PDF
一种用于Multi-Processor测量系统的NOC结构的路由节点设计及性能评估 被引量:1
13
作者 武畅 李玉柏 彭启琮 《电子测量与仪器学报》 CSCD 2008年第5期101-106,共6页
本文提出了一种用于多处理器(Multi-Processor)测量系统的NOC结构的路由节点的微结构,并详细描述了路由节点的各个部分结构及其各自功能。为了说明本文提出的结构的可行性和实用性,本文设计了一套以DSP和FPGA为基础的用于NOC结构仿真的... 本文提出了一种用于多处理器(Multi-Processor)测量系统的NOC结构的路由节点的微结构,并详细描述了路由节点的各个部分结构及其各自功能。为了说明本文提出的结构的可行性和实用性,本文设计了一套以DSP和FPGA为基础的用于NOC结构仿真的硬件平台,评估了路由节点的资源消耗。最后,本文通过16个路由节点建立了一个基于4×4Mesh拓扑结构的NOC。通过仿真,得到了该网络在不同通信模式下的不同注入率情况下的延时、吞吐率、和面积消耗等性能,并与采用输出缓冲的路由节点进行了比较。同时,针对VOQ(virtual output queue)和输出缓冲大小这两个影响网络性能的重要微结构参数,给出了比较和分析结果。 展开更多
关键词 NOC 路由节点 微结构 多处理器 仿真
在线阅读 下载PDF
面向昇腾处理器的高性能同步原语自动插入方法
14
作者 李帅江 张馨元 +4 位作者 赵家程 田行辉 石曦予 徐晓忻 崔慧敏 《计算机研究与发展》 北大核心 2025年第8期1962-1978,共17页
指令级并行(instruction level parallism,ILP)是处理器体系结构研究的经典难题.以昇腾为代表的领域定制架构将更多的流水线细节暴露给上层软件,由编译器/程序员显式控制流水线之间的同步来优化ILP,但是流水线之间的物理同步资源是有限... 指令级并行(instruction level parallism,ILP)是处理器体系结构研究的经典难题.以昇腾为代表的领域定制架构将更多的流水线细节暴露给上层软件,由编译器/程序员显式控制流水线之间的同步来优化ILP,但是流水线之间的物理同步资源是有限的,限制了ILP的提升.针对这一问题,提出一种面向昇腾处理器的高性能同步原语自动插入方法,通过引入“虚拟同步资源”的抽象将同步原语的插入和物理同步资源的选择进行解耦.首先提出了一种启发式算法在复杂的控制流图上进行虚拟同步原语的插入,随后通过虚拟同步原语合并等技术,将虚拟同步资源映射到有限数量的物理同步资源上,并同时在满足程序正确性与严苛硬件资源限制的前提下,根据指令间的偏序关系删除程序中冗余的同步原语.使用指令级与算子级基准测试程序在昇腾910A平台上的实验表明,该方法自动插入同步原语的程序在保证正确性的基础上,整体性能与专家程序员手动插入同步原语接近或持平. 展开更多
关键词 昇腾处理器 同步原语 异构编程 领域定制架构 自动插入
在线阅读 下载PDF
基于FT-X DSP轨迹跟踪的插桩工具设计与实现
15
作者 魏臻 原玉磊 +2 位作者 刘月辉 莫家胜 扈啸 《计算机工程与科学》 北大核心 2025年第8期1343-1353,共11页
程序插桩技术包括动态技术和静态技术,在程序执行过程中主要用于动态分析,广泛应用于漏洞挖掘、缺陷检测、性能分析与优化等领域,是进行程序执行路径收集、函数调用分析的主要手段。在嵌入式系统中,传统的插桩方法常常因无操作系统、复... 程序插桩技术包括动态技术和静态技术,在程序执行过程中主要用于动态分析,广泛应用于漏洞挖掘、缺陷检测、性能分析与优化等领域,是进行程序执行路径收集、函数调用分析的主要手段。在嵌入式系统中,传统的插桩方法常常因无操作系统、复杂体系结构和有限内存等限制而难以实施。以静态插桩算法为研究目的,聚焦嵌入式系统调试场景中的插桩需求,除了介绍程序插桩技术的基本原理,系统性地分析目前插桩的典型方法以外,设计并实现了基于FT-X DSP轨迹跟踪的插桩工具Dbtrace。同时,针对插桩开销问题,全面测量了不同插桩方案程序执行的时间开销和代码膨胀率,并与未插桩的程序进行对比。实验结果表明,Dbtrace能有效跟踪和记录程序执行的轨迹信息,降低了内存占用和插桩开销,可以有效解决嵌入式系统的插桩调试问题。 展开更多
关键词 嵌入式系统 数字信号处理器 静态插桩 函数调用 轨迹跟踪
在线阅读 下载PDF
GroupUCP:按需动态调节的细粒度缓存划分策略
16
作者 张传奇 王卅 +1 位作者 孙凝晖 包云岗 《计算机研究与发展》 北大核心 2025年第4期989-1002,共14页
随着现代计算机技术的进步,内存墙问题越发严重.在此背景下,多级缓存中的末级缓存成为了影响性能的关键资源.近年来各项研究通过拓展尺寸,以及动态资源管理的手段优化末级缓存.路划分技术是缓存资源管理的主要方法,通过将缓存按路为单... 随着现代计算机技术的进步,内存墙问题越发严重.在此背景下,多级缓存中的末级缓存成为了影响性能的关键资源.近年来各项研究通过拓展尺寸,以及动态资源管理的手段优化末级缓存.路划分技术是缓存资源管理的主要方法,通过将缓存按路为单位划分后分配给各个应用使用,实现系统性能优化.然而路划分粒度较粗,要求缓存的所有组(set)都遵循同样的路划分方案.实际上,应用在不同组可能会有不同的空间需求,路划分技术限制了缓存的空间利用,造成资源浪费.GroupUCP是一种按需调节的细粒度缓存资源管理技术,其设计思路是根据每个应用对各缓存组的不同需求,采用动态分组和实时评估的方式,将各个缓存组聚合成组,分组进行按需分配.这一设计允许各个组进行独立的路划分分配,从而提高缓存使用率和整体系统性能.实验证明,相较于传统的UCP方法,GroupUCP利用更少的硬件资源实现了更细粒度资源按需分配,在对缓存资源敏感且需求不均衡的应用组合下获得了更高的系统性能提升. 展开更多
关键词 多核处理器 共享缓存 动态划分 动态分组 元数据压缩
在线阅读 下载PDF
电力变压器剩磁测量与退磁系统设计
17
作者 王朝祚 汪友华 +2 位作者 刘成成 武仕朴 任于展 《仪表技术与传感器》 北大核心 2025年第3期65-71,共7页
为准确测量电力变压器铁心剩磁并进行退磁,设计了一种以数字信号处理器(DSP)为核心的变压器铁心剩磁测量与退磁系统。该系统的剩磁测量部分基于暂态电流法,利用D/A转换器和功率放大器对变压器绕组施加正反向直流电压激励,通过A/D转换器... 为准确测量电力变压器铁心剩磁并进行退磁,设计了一种以数字信号处理器(DSP)为核心的变压器铁心剩磁测量与退磁系统。该系统的剩磁测量部分基于暂态电流法,利用D/A转换器和功率放大器对变压器绕组施加正反向直流电压激励,通过A/D转换器采集回路中的暂态电流,利用剩磁和暂态电流所对应电荷量的关系实现剩磁的间接计算。利用DSP进行数据处理、暂态电流波形拟合、电荷量计算和剩磁计算。根据测量结果,基于直流退磁法进行退磁。实验结果表明:该系统能准确测量剩磁并进行退磁,测量相对误差控制在5%以内,退磁后的剩磁控制在0.1 T以内。 展开更多
关键词 变压器 数字信号处理器 剩磁测量 退磁 暂态电流 电荷量
在线阅读 下载PDF
面向处理器微架构设计空间探索的加速方法综述
18
作者 王铎 刘景磊 +4 位作者 严明玉 滕亦涵 韩登科 叶笑春 范东睿 《计算机研究与发展》 北大核心 2025年第1期22-57,共36页
中央处理器是目前最重要的算力基础设施.为了最大化收益,架构师在设计处理器微架构时需要权衡性能、功耗、面积等多个目标.但处理器运行负载的指令多,单个微架构设计点的评估耗时从10 min到数十小时不等.加之微架构设计空间巨大,全设计... 中央处理器是目前最重要的算力基础设施.为了最大化收益,架构师在设计处理器微架构时需要权衡性能、功耗、面积等多个目标.但处理器运行负载的指令多,单个微架构设计点的评估耗时从10 min到数十小时不等.加之微架构设计空间巨大,全设计空间暴力搜索难以实现.近些年来许多机器学习辅助的设计空间探索加速方法被提出,以减少需要探索的设计空间或加速设计点的评估,但缺少对加速方法的全面调研和系统分类的综述.对处理器微架构设计空间探索的加速方法进行系统总结及分类,包含软件设计空间的负载选择、负载指令的部分模拟、设计点选择、模拟工具、性能模型5类加速方法.对比了各加速方法内文献的异同,覆盖了从软件选择到硬件设计的完整探索流程.最后对该领域的前沿研究方向进行了总结,并放眼于未来的发展趋势. 展开更多
关键词 处理器微架构设计 设计空间探索 性能模型 负载选择 软件模拟
在线阅读 下载PDF
基于X86通用硬件平台的高性能5G核心网UPF实现
19
作者 李勇 马建伟 +2 位作者 应晓冬 娄方亮 蔡茹鋆 《中兴通讯技术》 北大核心 2025年第1期58-62,共5页
5G网络应用对核心网用户面网元(UPF)性能提出了更高要求。研究了基于X86通用硬件平台的高性能5G核心网UPF方案,通过利用第三代至强处理器和800系列网络适配器的内置硬件特性,不需要额外的专用硬件加速器,使UPF整机转发吞吐量可达462 Gbi... 5G网络应用对核心网用户面网元(UPF)性能提出了更高要求。研究了基于X86通用硬件平台的高性能5G核心网UPF方案,通过利用第三代至强处理器和800系列网络适配器的内置硬件特性,不需要额外的专用硬件加速器,使UPF整机转发吞吐量可达462 Gbit/s。该方案对动态设备个性化(DDP)技术进行了深度开发,实现了UPF整机转发吞吐量比前代平台提升334.8%、转发延迟降低50.7%的性能突破,并可以有效节省系统总体成本。 展开更多
关键词 5G核心网 UPF 至强处理器 DDP技术
在线阅读 下载PDF
论个人数据利益分配中的数据信托模式 被引量:5
20
作者 富晓行 《东方法学》 北大核心 2025年第1期60-74,共15页
我国数字经济发展迅速,数据产业蓬勃发展。但数据主体作为个人数据的生产主体和人格权主体,并不能参与个人数据的利益分配。这一方面是由于个人数据权属的不清晰,另一方面则是因为数据的本质特点而导致的定价困难。个人数据财产利益生... 我国数字经济发展迅速,数据产业蓬勃发展。但数据主体作为个人数据的生产主体和人格权主体,并不能参与个人数据的利益分配。这一方面是由于个人数据权属的不清晰,另一方面则是因为数据的本质特点而导致的定价困难。个人数据财产利益生发于数据主体的人格之上,需要建立从数据主体分享、转移至数据处理者的合理制度渠道。通过构建结构化的信托制度,数据处理者得以与数据主体共有个人数据上的财产利益;将数据处理者开展数据处理业务获取的利润归入信托财产并作为信托利益。应以优先级信托利益为基点建立专项资金池,并以数据主体集体利益的形式实现,同时由信托事务管理人根据信托文件的约定及受益人大会的决议进行管理,还需要数据信托事务管理机构对数据信托与受托人开展外部监督。 展开更多
关键词 数据信托 个人数据 数据经济 数据要素收益分配 数据处理者 信义义务
在线阅读 下载PDF
上一页 1 2 214 下一页 到第
使用帮助 返回顶部