期刊文献+
共找到13篇文章
< 1 >
每页显示 20 50 100
速率积分半球谐振陀螺双通道同步测控系统
1
作者 吴洪博 魏振楠 +2 位作者 伊国兴 王宁 关泽源 《弹箭与制导学报》 北大核心 2024年第5期54-62,共9页
半球谐振子驻波精准矢量检测与激励是实现速率积分半球谐振陀螺的关键。文中提出了一种基于正交方位振动信号同步检测激励的速率积分半球谐振陀螺双通道同步测控方案,并通过实物实验对该方案的有效性进行了验证。首先,优化了谐振子驻波... 半球谐振子驻波精准矢量检测与激励是实现速率积分半球谐振陀螺的关键。文中提出了一种基于正交方位振动信号同步检测激励的速率积分半球谐振陀螺双通道同步测控方案,并通过实物实验对该方案的有效性进行了验证。首先,优化了谐振子驻波解调方案;其次,设计了适用于双通道同步测控模式的速率积分半球谐振陀螺多回路控制方法,实现了驻波的频率跟踪和幅度、正交控制,并加入角位置预测方案,保证了检测、驱动的同步性;然后,针对FPGA浮点数运算能力弱及参数调试和算法优化困难等问题,设计并实现了基于“FPGA+DSP”的双数字核心架构半球谐振陀螺控制电路。该电路在保证测控系统时序特性的同时,提高了系统的运算精度和编译效率;最后,利用实物实验对所设计的半球谐振陀螺多回路控制方法进行了验证。实验结果表明,文中设计的双通道同步测控系统有效实现了半球谐振陀螺速率积分控制模式,陀螺角速率输出噪声标准差达到0.001°/s以下,标度因数非线性度达到1.298×10-5量级。 展开更多
关键词 半球谐振陀螺 速率积分模式 双通道同步测控 驻波控制 模数混合电路
在线阅读 下载PDF
基于数字处理的频差电阻抗成像系统设计 被引量:16
2
作者 冉鹏 何为 +2 位作者 徐征 李冰 鞠康 《仪器仪表学报》 EI CAS CSCD 北大核心 2013年第2期448-454,共7页
电阻抗成像(EIT)作为一种功能医学影像技术,可以反映组织功能的变化。在已有研究的基础上,开发一种体积小、功耗低、高速、频带宽、具有扫频和混频2种激励方式的电阻抗成像系统,应用于人体胸腹部疾病的早期筛查。该系统采用8×8电... 电阻抗成像(EIT)作为一种功能医学影像技术,可以反映组织功能的变化。在已有研究的基础上,开发一种体积小、功耗低、高速、频带宽、具有扫频和混频2种激励方式的电阻抗成像系统,应用于人体胸腹部疾病的早期筛查。该系统采用8×8电极阵列,用高性能FPGA为核心,使得激励源控制、数字频率合成、信号预处理、高速相敏检波、快速傅里叶变换解调测量信号等功能集成在单一的芯片中,减小了系统的复杂性,提高了可靠性和可移植性。在图像重构中,使用可靠性较高的正则化算法抑制电阻抗成像逆问题解的振荡,从而重建过程趋于稳定,提高了目标空间分辨率和成像深度。 展开更多
关键词 电阻抗成像 频差成像 混频 数字信号处理 单片集成
在线阅读 下载PDF
多层感知机在模拟/混合电路故障诊断中的应用 被引量:13
3
作者 王承 陈光 谢永乐 《仪器仪表学报》 EI CAS CSCD 北大核心 2005年第6期578-581,共4页
多层感知机具有解决复杂分类问题的能力,应用于模拟/混合电路的测试,能够实现快速故障诊断及定位,具有准确率高的特点。实验证明该方法是行之有效的。
关键词 多层感知机 混合集成电路 故障诊断 神经网络
在线阅读 下载PDF
高性能电流型CMOS显性脉冲触发器设计 被引量:2
4
作者 张立彬 姚茂群 王彤 《浙江大学学报(理学版)》 CAS CSCD 2013年第4期428-432,436,共6页
提出以电流信号表示逻辑值的电流型CMOS显性脉冲触发器的设计用于低功耗高性能混合集成电路设计中,以减少存储单元开关噪声对电路性能的影响.所提出的电流型CMOS显性脉冲触发器较以往文献中电流型CMOS主从触发器和电流型CMOS边沿触发器... 提出以电流信号表示逻辑值的电流型CMOS显性脉冲触发器的设计用于低功耗高性能混合集成电路设计中,以减少存储单元开关噪声对电路性能的影响.所提出的电流型CMOS显性脉冲触发器较以往文献中电流型CMOS主从触发器和电流型CMOS边沿触发器晶体管数量分别减少11个和4个,采用TSMC 0.18μm COMS工艺参数的HSPICE模拟结果表明,所提出的电流型脉冲触发器具有正确的逻辑功能,平均延时分别减少了48.8%和57%,具有结构简单,功耗低和速度快的特性,同时该触发器可方便应用于单边沿和双边沿触发. 展开更多
关键词 电流型CMOS电路 脉冲触发器 高性能 混合集成电路
在线阅读 下载PDF
混合信号集成电路测试中的约束条件分析 被引量:1
5
作者 孙秀斌 陈光(礻禹) 《仪器仪表学报》 EI CAS CSCD 北大核心 2003年第z2期68-69,共2页
对于混合信号集成电路来说,其模拟和数字部分之间存在相互关联,如模拟输出控制数字输入。为了测试出电路中的呆滞型故障,需要考虑对模拟输入的约束要求。本文根据被测电路的测试矢量集,分析混合信号集成电路测试中所需的限制条件并给出... 对于混合信号集成电路来说,其模拟和数字部分之间存在相互关联,如模拟输出控制数字输入。为了测试出电路中的呆滞型故障,需要考虑对模拟输入的约束要求。本文根据被测电路的测试矢量集,分析混合信号集成电路测试中所需的限制条件并给出相应的模拟激励。 展开更多
关键词 混合信号集成电路 测试矢量
在线阅读 下载PDF
高行频混合域TDI累加成像技术研究 被引量:1
6
作者 梁楠 贺强民 +1 位作者 李博 李涛 《航天返回与遥感》 CSCD 2020年第1期39-46,共8页
随着航天遥感领域高分辨率时间延迟积分成像中行频的提高,在一个积分时间内入瞳能量逐渐减少,在弱光条件下成像品质下降,需要采用增大积分级数的方法弥补能量的不足。现有传统数字域累加势必会导致叠加引入过多噪声,而模拟域又受到器件... 随着航天遥感领域高分辨率时间延迟积分成像中行频的提高,在一个积分时间内入瞳能量逐渐减少,在弱光条件下成像品质下降,需要采用增大积分级数的方法弥补能量的不足。现有传统数字域累加势必会导致叠加引入过多噪声,而模拟域又受到器件工艺的影响无法实现大级数累加。文章首先提出了一种基于电荷域和数字域混合的累加方式,并阐述了具体成像方案。同时,结合相机在轨成像方式,对混合域累加方式下的信噪比和调制传递函数(Modulation Transfer Function,MTF)进行了理论推导。文章最后搭建实验环境对混合域累加方式下信噪比和MTF进行测试,并与传统电荷域进行比较,验证了混合域累加理论的正确性以及实现方法的可行性。根据分析与验证,文章所提方法有效的解决了单纯电荷域与数字域的主要瓶颈,为超高分辨率成像领域提供了有效的解决方案。 展开更多
关键词 高分辨率 混合域时间延迟积分 信噪比 调制传递函数 航天遥感
在线阅读 下载PDF
用于混合信号集成电路的低噪声电流型触发器 被引量:1
7
作者 杭国强 徐月华 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2007年第4期616-620,共5页
提出了一种以电流信号表示逻辑值的低噪声触发器设计方案,用于在混合集成电路的设计中取代传统的CMOS触发器,以减少存贮单元开关噪声对模拟电路性能的影响.所设计的结构包括主从型单边沿触发器、单闩锁单边沿触发器和单闩锁双边沿触发器... 提出了一种以电流信号表示逻辑值的低噪声触发器设计方案,用于在混合集成电路的设计中取代传统的CMOS触发器,以减少存贮单元开关噪声对模拟电路性能的影响.所设计的结构包括主从型单边沿触发器、单闩锁单边沿触发器和单闩锁双边沿触发器.单闩锁结构的触发器不仅可以简化电路结构,更为重要的是它大大降低了电流型触发器的直流功耗.在保持相同数据吞吐量的条件下,应用单闩锁双边沿触发器可以使时钟信号的频率减半,从而进一步降低时钟网络的动态功耗.采用0.25μm CMOS工艺参数的HSPICE模拟结果表明,所提出的电流型触发器工作时,在电源端产生的电流波动远远小于传统的CMOS电路. 展开更多
关键词 电流型CMOS电路 混合集成电路 触发器 低噪声设计
在线阅读 下载PDF
混合信号集成电路衬底模型提取的格林函数法
8
作者 师奕兵 陈光 +1 位作者 王厚军 Yuan Jiann S 《系统工程与电子技术》 EI CSCD 北大核心 2002年第7期7-8,50,共3页
论述了提取混合信号集成电路衬底电路模型的格林函数法。在分析了两种常用集成电路衬底模型的基础上 ,阐述了应用格林函数提取混合信号集成电路衬底电路模型的原理 ,推导出了衬底电路模型中电阻参数提取所对应的格林函数形式 ,得出了格... 论述了提取混合信号集成电路衬底电路模型的格林函数法。在分析了两种常用集成电路衬底模型的基础上 ,阐述了应用格林函数提取混合信号集成电路衬底电路模型的原理 ,推导出了衬底电路模型中电阻参数提取所对应的格林函数形式 ,得出了格林函数法计算衬底参数的公式。该方法可用于衬底模型中节点间电阻值或阻抗值的计算 ,其计算效率较高。 展开更多
关键词 混合信号集成电路 衬底模型 格林函数法
在线阅读 下载PDF
面向无线传感器节点的集成CAN总线芯片设计 被引量:5
9
作者 束庆冉 赵毅强 +2 位作者 叶茂 解啸天 朱世贤 《传感技术学报》 CAS CSCD 北大核心 2017年第8期1226-1231,共6页
根据CAN(Controller Area Network)总线国际标准协议(ISO11898)完成了一款应用于无线传感器节点的集成CAN总线芯片设计,提高无线传感器节点的集成度与可靠性。采用混合信号集成电路设计技术实现了CAN总线控制器芯片与收发器芯片的集成,... 根据CAN(Controller Area Network)总线国际标准协议(ISO11898)完成了一款应用于无线传感器节点的集成CAN总线芯片设计,提高无线传感器节点的集成度与可靠性。采用混合信号集成电路设计技术实现了CAN总线控制器芯片与收发器芯片的集成,最终采用Global Foundry的0.35μm CMOS工艺进行设计并流片,芯片面积为4 mm2。芯片测试结果表明,该芯片设计符合标准协议规定,通信速度最高为1 Mbyte/s,与商用CAN总线通信芯片正确通信,可方便地应用到无线传感器CAN总线通信系统中。 展开更多
关键词 集成芯片设计 CAN总线 无线传感器 混合信号电路设计 实时通信
在线阅读 下载PDF
数模混合高速集成电路封装基板协同设计与验证 被引量:2
10
作者 陈珊 蔡坚 +2 位作者 王谦 陈瑜 邓智 《半导体技术》 CAS CSCD 北大核心 2015年第7期542-546,共5页
介绍了数模混合高速集成电路(IC)封装的特性以及该类封装协同设计的一般分析方法。合理有效的基板设计是实现可靠封装的重要保障,基于物理互连设计与电设计协同开展的思路,采用Cadence APD工具以及三维电磁场仿真工具实现了特定数模混... 介绍了数模混合高速集成电路(IC)封装的特性以及该类封装协同设计的一般分析方法。合理有效的基板设计是实现可靠封装的重要保障,基于物理互连设计与电设计协同开展的思路,采用Cadence APD工具以及三维电磁场仿真工具实现了特定数模混合高速集成电路(一款探测器读出电路)的封装设计与仿真论证,芯片封装后组装测试,探测器系统性能良好,封装设计达到预期目标。封装电仿真主要包含:封装信号传输通道S参数提取、电源/地网络评估,探测器读出芯片封装体互连通道设计能满足信号带宽为350 MHz(或者信号上升时间大于1 ns)的高速信号的传输。封装基板布线设计与基板电设计协同分析是提高数模混合高速集成电路封装设计效率的有效途径。 展开更多
关键词 数模混合高速集成电路(IC) 封装基板协同设计 封装基板电仿真 S参数 直流压降
在线阅读 下载PDF
一种国产数模一体化控制电路的测试解决方案
11
作者 李明明 马明朗 +2 位作者 史君 李鑫 梁云 《电子测量技术》 2014年第9期128-131,共4页
以B61580芯片即国产数模一体化控制电路为例,介绍了一种适用于数模混合信号集成电路测试的新方法。在此基础上,通过引入和运用测试向量控制指令、利用Delphi开发环境设计了一个测试向量调整软件,并将该软件应用于测试调试过程中,从而高... 以B61580芯片即国产数模一体化控制电路为例,介绍了一种适用于数模混合信号集成电路测试的新方法。在此基础上,通过引入和运用测试向量控制指令、利用Delphi开发环境设计了一个测试向量调整软件,并将该软件应用于测试调试过程中,从而高效地实现了该电路的测试调试和生产验证。 展开更多
关键词 数模一体化控制电路 Delphi开发环境 向量控制指令
在线阅读 下载PDF
一种应用于软件定义互连系统的多协议SerDes电路 被引量:8
12
作者 李沛杰 沈剑良 +3 位作者 苑红晓 王永胜 夏云飞 张传波 《电子学报》 EI CAS CSCD 北大核心 2021年第4期817-823,共7页
为满足片上系统的柔性互连,提出一种应用于软件定义互连系统的1.0625~10.3125Gbps多协议SerDes电路结构.该电路采用统一架构实现不同协议的规范需求,通过一种1×QPLL+4×Lane PLL的时钟结构实现宽频点和低抖动的时钟输出,通过... 为满足片上系统的柔性互连,提出一种应用于软件定义互连系统的1.0625~10.3125Gbps多协议SerDes电路结构.该电路采用统一架构实现不同协议的规范需求,通过一种1×QPLL+4×Lane PLL的时钟结构实现宽频点和低抖动的时钟输出,通过可编程的发送端前向反馈均衡器和接收端线性均衡器和判决反馈均衡器电路,实现最大32dB的插损补偿.测试结果表明,所设计的SerDes电路在10.3125Gbps速率下发送总抖动为21.2ps,随机抖动均方根值为633.7fs,最大功耗29.33mW/Gbps,发送端眼图和接收端抖动容限及误码率均能够满足FC-PI-4,RapidIO 3.0,10GBase-KR,1000Base-X的协议规范要求. 展开更多
关键词 软件定义互连 SERDES 时钟数据恢复 锁相环 高速串行收发器 数模混合电路
在线阅读 下载PDF
基于模数混合子带划分的信号重构建模分析与优化
13
作者 王泽 何方敏 +3 位作者 卢洽然 张雲硕 孟进 李亚星 《电子与信息学报》 EI CSCD 北大核心 2023年第11期3991-4002,共12页
为了应对宽带阻塞式干扰,通信干扰对消系统通常应用基于子带划分的干扰对消技术来提升宽带干扰抑制能力,同时为了兼顾通信性能,将子带信号重构恢复为通信信号,保障通信质量。该文采用模拟电路与数字处理相结合的方式,搭建了子带划分与... 为了应对宽带阻塞式干扰,通信干扰对消系统通常应用基于子带划分的干扰对消技术来提升宽带干扰抑制能力,同时为了兼顾通信性能,将子带信号重构恢复为通信信号,保障通信质量。该文采用模拟电路与数字处理相结合的方式,搭建了子带划分与信号重构框架,通过模拟滤波器实现第1级宽滤波,减小信号处理带宽,利用数字滤波器完成第2级窄滤波,进一步提高信号信噪比。针对通信信号在子带划分过程中,存在跨子带重构失真的问题,建立了子带划分与信号重构系统时频域模型,分析子带间幅相不一致对信号重构的影响。为了解决重构信号的幅相不一致问题,提出了相位校准方法与滤波器幅频优化方法,从幅度和相位两方面同时保证跨子带信号的近似无失真重构。仿真与实验结果表明,该文所设计的滤波器幅频响应具有良好的重构精度,并且解决了跨子带信号重构的相位失真问题,有效降低了重构通信信号的误码率。 展开更多
关键词 通信干扰对消系统 模数混合 子带划分 跨子带信号重构 幅相一致性优化
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部