期刊文献+
共找到165篇文章
< 1 2 9 >
每页显示 20 50 100
面向处理器微架构设计空间探索的加速方法综述
1
作者 王铎 刘景磊 +4 位作者 严明玉 滕亦涵 韩登科 叶笑春 范东睿 《计算机研究与发展》 北大核心 2025年第1期22-57,共36页
中央处理器是目前最重要的算力基础设施.为了最大化收益,架构师在设计处理器微架构时需要权衡性能、功耗、面积等多个目标.但处理器运行负载的指令多,单个微架构设计点的评估耗时从10 min到数十小时不等.加之微架构设计空间巨大,全设计... 中央处理器是目前最重要的算力基础设施.为了最大化收益,架构师在设计处理器微架构时需要权衡性能、功耗、面积等多个目标.但处理器运行负载的指令多,单个微架构设计点的评估耗时从10 min到数十小时不等.加之微架构设计空间巨大,全设计空间暴力搜索难以实现.近些年来许多机器学习辅助的设计空间探索加速方法被提出,以减少需要探索的设计空间或加速设计点的评估,但缺少对加速方法的全面调研和系统分类的综述.对处理器微架构设计空间探索的加速方法进行系统总结及分类,包含软件设计空间的负载选择、负载指令的部分模拟、设计点选择、模拟工具、性能模型5类加速方法.对比了各加速方法内文献的异同,覆盖了从软件选择到硬件设计的完整探索流程.最后对该领域的前沿研究方向进行了总结,并放眼于未来的发展趋势. 展开更多
关键词 处理器微架构设计 设计空间探索 性能模型 负载选择 软件模拟
在线阅读 下载PDF
体系结构模拟器的研究现状、挑战与展望
2
作者 张锦 陈铸 +2 位作者 陈照云 时洋 陈冠军 《计算机工程》 北大核心 2025年第7期1-11,共11页
在众多科学领域的研究与开发中,模拟器都扮演着不可替代的角色。在体系结构领域尤其如此,模拟器提供了一个安全、成本低廉的虚拟环境,使研究人员能够快速开展实验分析和评测。同时,模拟器还可以加速芯片设计和验证的过程,从而节省时间... 在众多科学领域的研究与开发中,模拟器都扮演着不可替代的角色。在体系结构领域尤其如此,模拟器提供了一个安全、成本低廉的虚拟环境,使研究人员能够快速开展实验分析和评测。同时,模拟器还可以加速芯片设计和验证的过程,从而节省时间和资源成本。然而,随着处理器体系结构的演化进步,尤其是专用处理器发展呈现多元化特点,为了能够对体系结构设计探索提供重要的反馈,模拟器的重要作用日益凸显。综述了体系结构模拟器目前的发展与应用现状,重点介绍了几种目前较为典型的体系结构模拟器。通过对专用于不同处理器的模拟器技术手段的分析,深入了解不同架构下模拟器的侧重点及技术难点。此外,还对体系结构模拟器未来发展的关键点进行了思考与评述,以展望其在处理器设计研究领域的前景。 展开更多
关键词 模拟器 体系结构 处理器 芯片设计反馈 虚拟化
在线阅读 下载PDF
机器学习辅助微架构功耗建模和设计空间探索综述 被引量:1
3
作者 翟建旺 凌梓超 +2 位作者 白晨 赵康 余备 《计算机研究与发展》 EI CSCD 北大核心 2024年第6期1351-1369,共19页
微架构设计是处理器开发的关键阶段,处在整个设计流程的上游,直接影响性能、功耗、成本等核心设计指标.在过去的数十年中,新的微架构设计方案,结合半导体制造工艺的进步,使得新一代处理器能够实现更高的性能和更低的功耗、成本.然而,随... 微架构设计是处理器开发的关键阶段,处在整个设计流程的上游,直接影响性能、功耗、成本等核心设计指标.在过去的数十年中,新的微架构设计方案,结合半导体制造工艺的进步,使得新一代处理器能够实现更高的性能和更低的功耗、成本.然而,随着集成电路发展至“后摩尔时代”,半导体工艺演进所带来的红利愈发有限,功耗问题已成为高能效处理器设计的主要挑战.与此同时,现代处理器的架构愈发复杂、设计空间愈发庞大,设计人员期望进行快速精确的指标权衡以获得更理想的微架构设计.此外,现有的层层分解的设计流程极为漫长耗时,已经难以实现全局能效最优.因此,如何在微架构设计阶段进行精确高效的前瞻性功耗估计和探索优化成为关键问题.为了应对这些挑战,机器学习技术被引入到微架构设计流程中,为处理器的微架构建模和优化提供了高质量方案.首先介绍了处理器的主要设计流程、微架构设计及其面临的挑战,然后阐述了机器学习辅助集成电路设计,重点在于使用机器学习技术辅助微架构功耗建模和设计空间探索的研究进展,最后进行总结展望. 展开更多
关键词 处理器设计自动化 微架构设计 功耗建模 设计空间探索 机器学习
在线阅读 下载PDF
微架构安全漏洞攻击技术综述
4
作者 王泉成 唐明 《密码学报(中英文)》 CSCD 北大核心 2024年第6期1199-1232,共34页
随着研究人员发现越来越多存在信息泄漏的微架构优化设计,相关攻击技术与防御技术的研究也成为学术界和工业界研究的热点.本文从处理器微架构设计的角度出发,按照时间侧信道攻击、暂态攻击和隐蔽信道攻击的分类模式,系统性地归纳研究人... 随着研究人员发现越来越多存在信息泄漏的微架构优化设计,相关攻击技术与防御技术的研究也成为学术界和工业界研究的热点.本文从处理器微架构设计的角度出发,按照时间侧信道攻击、暂态攻击和隐蔽信道攻击的分类模式,系统性地归纳研究人员已经发现的微架构安全漏洞的攻击技术,包括攻击分类、对应漏洞、攻击原理、受威胁的安全机制.然后,基于微架构攻击利用的微架构漏洞以及攻击原理,提出了一种用于分析处理器微架构的脆弱性的有向无环图模型.该模型将攻击流程中的操作与处理器微架构的共享资源相结合,并且对每类微架构攻击分别建模,从而可以更好地理解微架构攻击的根本原因和攻击原理.此外,还从漏洞验证、防护评估等多个角度分析了有向无环图模型的应用优势,并提出一种新型的微架构攻击与一种缓存时间侧信道防护策略.最后,从攻击和防御两个方向展望了处理器安全领域未来的研究方向和发展趋势. 展开更多
关键词 处理器安全 微架构设计 侧信道攻击 暂态攻击 隐蔽信道攻击 系统安全
在线阅读 下载PDF
RISC-V指令集架构研究综述 被引量:50
5
作者 刘畅 武延军 +1 位作者 吴敬征 赵琛 《软件学报》 EI CSCD 北大核心 2021年第12期3992-4024,共33页
指令集作为软硬件之间的接口规范,是信息技术生态的起始原点.RISC-V是计算机体系结构走向开放的必然产物,其出现为系统研究领域带来了新的思路,即系统软件问题的研究深度可以进一步向下延伸至指令集架构,从而拓展甚至颠覆软件领域的“... 指令集作为软硬件之间的接口规范,是信息技术生态的起始原点.RISC-V是计算机体系结构走向开放的必然产物,其出现为系统研究领域带来了新的思路,即系统软件问题的研究深度可以进一步向下延伸至指令集架构,从而拓展甚至颠覆软件领域的“全栈”概念.对近年来RISC-V指令集架构相关的研究成果进行了综述.首先介绍了RISC-V指令集的发展现状,指出开展RISC-V研究应重点关注的指令集范围.然后分析了RISC-V处理器设计要点和适用范围.同时,围绕RISC-V系统设计问题,从指令集、功能实现、性能提升、安全策略这4个方面,论述了RISC-V处理器基本的研究思路,并分析了近年来的研究成果.最后借助具体的研究案例,阐述了RISC-V在领域应用的价值,并展望了RISC-V架构后续研究的可能切入点和未来发展方向. 展开更多
关键词 RISC-V 架构设计 处理器 性能优化 系统安全
在线阅读 下载PDF
基于ADSP-TS201S的通用雷达信号处理机的设计 被引量:12
6
作者 顾颖 张雪婷 张飚 《现代雷达》 CSCD 北大核心 2006年第6期49-51,共3页
介绍了AD I公司新型DSP芯片ADSP-TS201S的主要性能,利用其超高性能的处理能力和易于构造多处理并行系统的特点,实现通用的雷达信号处理平台。采用将信号处理机划分为若干个模块的设计方法,使得研制周期短,系统可重构性好,对算法的适应... 介绍了AD I公司新型DSP芯片ADSP-TS201S的主要性能,利用其超高性能的处理能力和易于构造多处理并行系统的特点,实现通用的雷达信号处理平台。采用将信号处理机划分为若干个模块的设计方法,使得研制周期短,系统可重构性好,对算法的适应性强。最后以数字脉冲压缩的算法为例,介绍了软件实现的编程方法。 展开更多
关键词 数字信号处理机 模块化设计 TS-201S内嵌式处理芯片
在线阅读 下载PDF
处理器芯片敏捷设计方法:问题与挑战 被引量:9
7
作者 包云岗 常轶松 +11 位作者 韩银和 黄立波 李华伟 梁云 罗国杰 尚笠 唐丹 王颖 解壁伟 喻文健 张科 孙凝晖 《计算机研究与发展》 EI CSCD 北大核心 2021年第6期1131-1145,共15页
现有处理器芯片设计主要使用性能导向的设计方法,基于多步骤反复迭代的EDA技术进行性能-面积-功耗综合优化,导致极高的研发成本、周期及技术门槛.借鉴面向对象软件设计思想,以敏捷度(开发周期、开发成本和复杂度)为新的导向指标,在兼顾... 现有处理器芯片设计主要使用性能导向的设计方法,基于多步骤反复迭代的EDA技术进行性能-面积-功耗综合优化,导致极高的研发成本、周期及技术门槛.借鉴面向对象软件设计思想,以敏捷度(开发周期、开发成本和复杂度)为新的导向指标,在兼顾性能和可靠性的前提下,提出以面向对象体系结构(object-oriented architecture,OOA)设计范式为基础的处理器敏捷设计方法.OOA设计方法旨在通过设计范式、语言与EDA工具,实现通用处理器CPU和专用处理器XPU体系结构细粒度对象的易分解、易组合和易扩展.详细梳理了OOA各技术领域的研究现状,并深入探讨了现有处理器设计方法向OOA设计目标转化存在的诸多挑战. 展开更多
关键词 处理器芯片设计 面向对象体系结构 设计范式 芯片敏捷设计语言 EDA工具
在线阅读 下载PDF
自走式喷雾机自动控制系统的研制 被引量:9
8
作者 张宾 陈志清 宋健 《农机化研究》 北大核心 2004年第6期115-118,共4页
根据小型自走式喷雾机在田间固定轨道完成自动行走以及自动喷雾的作业要求,成功研制了基于单片机的喷雾机自动控制系统,利用线性霍尔器件,成功设计了可以远距离检测到磁标志的位置传感器,解决了田间喷雾机移动位置的信号传感问题。该控... 根据小型自走式喷雾机在田间固定轨道完成自动行走以及自动喷雾的作业要求,成功研制了基于单片机的喷雾机自动控制系统,利用线性霍尔器件,成功设计了可以远距离检测到磁标志的位置传感器,解决了田间喷雾机移动位置的信号传感问题。该控制系统可以实现自走式喷雾机的运动及喷雾控制。 展开更多
关键词 自动控制系统 喷雾机 自走式 研制 位置传感器 远距离检测 作业要求 自动喷雾 自动行走 霍尔器件 信号传感 单片机 田间 运动
在线阅读 下载PDF
龙芯2号微处理器的功能验证 被引量:26
9
作者 张珩 沈海华 《计算机研究与发展》 EI CSCD 北大核心 2006年第6期974-979,共6页
开发龙芯2号这样的高性能通用处理器是一项极其复杂的艰巨任务·龙芯2号处理器的设计规模和复杂度比龙芯1号增加了许多倍,如何保证设计的正确性是一个重大挑战·简单的系统级测试已经不能满足设计的需要,这就要求采用多种有效... 开发龙芯2号这样的高性能通用处理器是一项极其复杂的艰巨任务·龙芯2号处理器的设计规模和复杂度比龙芯1号增加了许多倍,如何保证设计的正确性是一个重大挑战·简单的系统级测试已经不能满足设计的需要,这就要求采用多种有效的、先进的验证方法和工具帮助设计者尽可能早的发现和改正设计错误·主要介绍了在龙芯2号处理器的设计开发过程中采用的功能验证流程和主要验证方法·模拟仿真是主要的验证手段,新的形式化验证方法也应用到了验证流程当中· 展开更多
关键词 功能验证 结构验证 处理器设计 模拟仿真 形式化验证
在线阅读 下载PDF
基于开放源代码的硬件设计方法研究 被引量:3
10
作者 麦宋平 张春 +1 位作者 杨昆 王志华 《电子与信息学报》 EI CSCD 北大核心 2007年第7期1761-1764,共4页
可重用性是当今超大规模集成电路设计的必要元素。与传统的封闭源代码付费IP相比,开源硬件以共享设计文档和IP模块的方式为硬件设计的重用提供了更加彻底有效的解决办法。基于开源硬件的SoC设计方法以其开放性和灵活性正被越来越多的设... 可重用性是当今超大规模集成电路设计的必要元素。与传统的封闭源代码付费IP相比,开源硬件以共享设计文档和IP模块的方式为硬件设计的重用提供了更加彻底有效的解决办法。基于开源硬件的SoC设计方法以其开放性和灵活性正被越来越多的设计者所接受并付诸实用。该文对开源硬件的相关概念、意义、面临的问题及发展前景进行了较为详细的介绍,并以开源处理器的设计作为实例,对基于开源硬件的设计流程进行了深入的探讨。 展开更多
关键词 开放源代码 开源硬件 处理器设计 设计流程 设计方法学
在线阅读 下载PDF
面向研究生的课程设计-DSP开放式教学 被引量:6
11
作者 徐盛 胡剑凌 +1 位作者 耿相铭 张玫 《实验室研究与探索》 CAS 2004年第2期47-48,51,共3页
《数字信号处理系统的设计与实践》是一门实践性很强的研究生课程,在长期的教学实践中发现常规的教学方式很难获得好的效果,我校于2000年进行教学改革,并配合DSP开放实验室的建设开始尝试开放式教学,取得一定的成绩。该文着重介绍课程... 《数字信号处理系统的设计与实践》是一门实践性很强的研究生课程,在长期的教学实践中发现常规的教学方式很难获得好的效果,我校于2000年进行教学改革,并配合DSP开放实验室的建设开始尝试开放式教学,取得一定的成绩。该文着重介绍课程设计选题中的一些成功的经验。 展开更多
关键词 《数字信号处理系统的设计与实践》 研究生 课程设计 开放式教学 DSP
在线阅读 下载PDF
基于FPGA的可扩展高速FFT处理器的设计与实现 被引量:6
12
作者 刘晓明 孙学 《电讯技术》 2005年第3期147-151,共5页
本文提出了基于FPGA实现傅里叶变换点数可灵活扩展的流水线FFT处理器的结构设计以及各功能模块的算法实现,包括高组合数FFT算法的流水线实现结构、级间混序读/写RAM地址规律、短点数FFT阵列处理结构以及补码实现CORDIC算法的流水线结构... 本文提出了基于FPGA实现傅里叶变换点数可灵活扩展的流水线FFT处理器的结构设计以及各功能模块的算法实现,包括高组合数FFT算法的流水线实现结构、级间混序读/写RAM地址规律、短点数FFT阵列处理结构以及补码实现CORDIC算法的流水线结构等。利用FPGA实现的各功能模块组装了64点FFT处理器。从其计算性能可知,在输入数据速率为20MHz时,利用此结构实现的FFT处理器计算1024点FFT的运算时间约为52μs。 展开更多
关键词 快速傅里叶变换 处理器 坐标旋转数字计算机 现场可编程门阵列 设计
在线阅读 下载PDF
基于数字信号处理器的保护装置的研究 被引量:13
13
作者 罗姗姗 贺家李 赵辉 《电力系统自动化》 EI CSCD 北大核心 1999年第13期30-32,共3页
为满足保护装置高分辨率、高采样率及快速计算的应用要求,提出了基于数字信号处理器(DSP)设计保护硬件的方案,详细给出了关于TMS320C30的接口设计和整体硬件设计方案。实践证明:宿主机结构的采用,不但大大减轻了硬件... 为满足保护装置高分辨率、高采样率及快速计算的应用要求,提出了基于数字信号处理器(DSP)设计保护硬件的方案,详细给出了关于TMS320C30的接口设计和整体硬件设计方案。实践证明:宿主机结构的采用,不但大大减轻了硬件设计的工作量,同时软件的开发也变得更加方便、快捷,缩短了保护的开发周期。 展开更多
关键词 数字信号处理器 保护装置 继电保护 电力系统
在线阅读 下载PDF
一位可重构三值光学处理器的设计和实现 被引量:19
14
作者 王宏健 金翊 欧阳山 《计算机学报》 EI CSCD 北大核心 2014年第7期1500-1507,共8页
文中对可重构三值光学处理器的原理和基本结构进行了详细的实验研究,证明了这种处理器的可重构性和重构电路的有效性.本次研究设计了实用的重构电路,使用小规模FPGA芯片、笔段式液晶显示器和高速光强传感器等元件,成功构造了一个像素位... 文中对可重构三值光学处理器的原理和基本结构进行了详细的实验研究,证明了这种处理器的可重构性和重构电路的有效性.本次研究设计了实用的重构电路,使用小规模FPGA芯片、笔段式液晶显示器和高速光强传感器等元件,成功构造了一个像素位的可重构三值光学处理器.在实现的实验系统上,通过精心选择的50个实验用例,对三值光学处理器的全部42个基元和28个代表性逻辑运算器进行了研究.50个实验用例覆盖了所有可能的输入状态和各种基元组合情况.该文是对降值设计理论的第一次全面实践,为可重构三值光学处理器从理论到实际应用提供了实验基础和技术支持. 展开更多
关键词 三值光学处理器 降值设计理论 基元 可重构 重构电路 实验
在线阅读 下载PDF
通用无线传感器网络节点平台设计 被引量:5
15
作者 裘莹 李士宁 +1 位作者 吴雯 李志刚 《计算机工程与应用》 CSCD 2012年第23期90-94,共5页
随着传感网研究的深入,传感器节点运行的实际应用日趋复杂,对实验平台要求也相应提高。为解决该问题,设计了新一代通用传感网感知节点平台NPUMOTE3,提高了节点的处理、存储和传输能力,同时易于扩展、便于使用,可满足当前科研、教学与生... 随着传感网研究的深入,传感器节点运行的实际应用日趋复杂,对实验平台要求也相应提高。为解决该问题,设计了新一代通用传感网感知节点平台NPUMOTE3,提高了节点的处理、存储和传输能力,同时易于扩展、便于使用,可满足当前科研、教学与生产中的不同需求。 展开更多
关键词 无线传感器网络 ATMEGA128RFA1处理器 节点平台 硬件设计
在线阅读 下载PDF
同步语言的时间可预测多线程代码生成方法 被引量:9
16
作者 杨志斌 赵永望 +4 位作者 黄志球 胡凯 马殿富 Jean-Paul BODEVEIX Mamoun FILALI 《软件学报》 EI CSCD 北大核心 2016年第3期611-632,共22页
能够提供更强计算能力的多核处理器将在安全关键系统中得到广泛应用,但是由于现代处理器所使用的流水线、乱序执行、动态分支预测、Cache等性能提高机制以及多核之间的资源共享,使得系统的最坏执行时间分析变得非常困难.为此,国际学术... 能够提供更强计算能力的多核处理器将在安全关键系统中得到广泛应用,但是由于现代处理器所使用的流水线、乱序执行、动态分支预测、Cache等性能提高机制以及多核之间的资源共享,使得系统的最坏执行时间分析变得非常困难.为此,国际学术界提出时间可预测系统设计的思想,以降低系统的最坏执行时间分析难度.已有研究主要关注硬件层次及其编译方法的调整和优化,而较少关注软件层次,即,时间可预测多线程代码的构造方法以及到多核硬件平台的映射.提出一种基于同步语言模型驱动的时间可预测多线程代码生成方法,并对代码生成器的语义保持进行证明;提出一种基于AADL(architecture analysis and design language)的时间可预测多核体系结构模型,作为研究的目标平台;最后,给出多线程代码到多核体系结构模型的映射方法,并给出系统性质的分析框架. 展开更多
关键词 安全关键系统 多核处理器 时间可预测 同步语言 AADL(architecture analysis and design language)
在线阅读 下载PDF
FAST法在家用智能固体有机废弃物处理机概念设计中的应用 被引量:22
17
作者 陈晨 孙志学 张乐 《机械设计》 CSCD 北大核心 2017年第1期110-113,共4页
针对现有废弃物处理机带来的资源浪费和二次污染问题,从改进废弃物处理机的功能结构入手,应用产品设计中功能系统技术法进行废弃物处理机概念设计。通过用户需求分析,建立了废弃物处理机的黑箱模型和FAST功能树,分析并得到废弃物处理机... 针对现有废弃物处理机带来的资源浪费和二次污染问题,从改进废弃物处理机的功能结构入手,应用产品设计中功能系统技术法进行废弃物处理机概念设计。通过用户需求分析,建立了废弃物处理机的黑箱模型和FAST功能树,分析并得到废弃物处理机的可能设计因素;围绕功能整合和人机关系建立了废弃物处理机的形态矩阵,进而生成产品概念;提出解决产品功能结构中存在的问题,形成新的概念设计方案,并分析了方案在功能、结构及人机关系上的合理性,验证了FAST法在新产品开发设计中应用的可行性,为产品概念设计提供全过程模型。 展开更多
关键词 产品概念设计 有机废弃物处理机 FAST 黑箱模型 形态矩阵
在线阅读 下载PDF
基于BU-61580的1553B总线接口设计 被引量:22
18
作者 周远林 吴忠 丑武胜 《计算机工程与应用》 CSCD 北大核心 2010年第35期65-68,共4页
为提高1553B总线接口的实时性并简化接口逻辑,从总线接口的应用需求出发,设计了一种基于专用接口芯片和DSP控制器的1553B总线接口。该接口采用BU-61580作为协议引擎,采用TMS320F2812作为主处理器,只有少量的粘合逻辑,无需CPLD即可完成... 为提高1553B总线接口的实时性并简化接口逻辑,从总线接口的应用需求出发,设计了一种基于专用接口芯片和DSP控制器的1553B总线接口。该接口采用BU-61580作为协议引擎,采用TMS320F2812作为主处理器,只有少量的粘合逻辑,无需CPLD即可完成无缝衔接。该接口实时性好,可靠性高,硬件电路简单。以远程终端模式为例,对设计的1553B总线接口进行了测试验证。 展开更多
关键词 1553B总线 接口设计 协议芯片 数字信号处理器 远程终端
在线阅读 下载PDF
一种多处理器原型及其系统芯片设计方法 被引量:6
19
作者 黄凯 殷燎 +2 位作者 林锋毅 葛海通 严晓浪 《电子学报》 EI CAS CSCD 北大核心 2009年第2期305-311,共7页
随着嵌入式应用快速发展,系统芯片(SoC)设计日趋复杂.高效可靠的设计多处理器系统芯片逐渐成为一个巨大挑战.本文提出一种多处理器原型及其SoC设计方法,将多处理器及其通信统一建模于一个多层次、灵活和可配的软硬件原型中,通过分层次... 随着嵌入式应用快速发展,系统芯片(SoC)设计日趋复杂.高效可靠的设计多处理器系统芯片逐渐成为一个巨大挑战.本文提出一种多处理器原型及其SoC设计方法,将多处理器及其通信统一建模于一个多层次、灵活和可配的软硬件原型中,通过分层次、从高层抽象到底层实现逐步深入的方法解决软硬件接口验证问题和完善软硬件架构.H.264解码实验证明多处理器原型功能可行性和物理可实现性.基于该原型的多层次细化方法可有效确保SoC软硬件设计的正确性,并有助于软硬件结构协同设计优化. 展开更多
关键词 多处理器原型 系统芯片 软硬件协同设计
在线阅读 下载PDF
基于FPGA+DSP的嵌入式GPS数字接收机系统设计 被引量:9
20
作者 胡锐 薛晓中 +1 位作者 孙瑞胜 徐志伟 《中国惯性技术学报》 EI CSCD 北大核心 2009年第2期187-190,共4页
介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的... 介绍了一种基于FPGA+DSP(高速数字信号处理器+现场可编程逻辑门阵列)模块化的数字嵌入式接收机系统设计。由天线及前端射频模块完成GPS信号的接收、下变频及A/D采样,充分利用FPGA的高速并行处理能力和可灵活编程配置的特点实现接收机的基带相关器和用户接口设计,并结合高速DSP的数字信号处理和丰富的片上外围设备实现接收机的信号处理、导航解算及系统间各部分的无缝连接。系统测试结果说明该数字GPS接收机具有功耗低、体积小、集成度高、工作性能稳定的特点。 展开更多
关键词 嵌入式 GPS数字接收机 数字信号处理器(DSP) 现场可编程逻辑门阵列(FPGA) 系统设计
在线阅读 下载PDF
上一页 1 2 9 下一页 到第
使用帮助 返回顶部