期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
采用有限元方法研究轻掺杂源漏结构对异质栅MOSFET的性能影响(英文) 被引量:1
1
作者 王伟 张露 +5 位作者 王雪莹 朱畅如 张婷 李娜 杨晓 岳工舒 《固体电子学研究与进展》 CAS CSCD 北大核心 2014年第4期321-329,共9页
提出了一种轻掺杂源漏结构结合异质材料双栅结构的MOSFET(简称LDDS-HMG-MOSFET)。使用二维非平衡格林函数(NEGF)对该结构进行仿真,其中非平衡格林函数的计算使用有限元法(FEM)。仿真结果表明,在该新型结构中,异质栅结构能够降低漏电流... 提出了一种轻掺杂源漏结构结合异质材料双栅结构的MOSFET(简称LDDS-HMG-MOSFET)。使用二维非平衡格林函数(NEGF)对该结构进行仿真,其中非平衡格林函数的计算使用有限元法(FEM)。仿真结果表明,在该新型结构中,异质栅结构能够降低漏电流从而能够有效抑制漏极感应势垒较低效应(DIBL),LDDS结构能够增加有效栅长,有效抑制带带隧穿效应(BTBT)和热电子效应。因此,与传统单材料栅结构的MOSFET(简称C-MOSFET)相比,LDDS-HMG-MOSFET具有更加优越的性能、更低的漏电流和更大的开关电流比(Ion/Ioff)。 展开更多
关键词 非平衡格林函数 异质栅场效应晶体管 有限元方法 轻掺杂源漏
在线阅读 下载PDF
SOI CMOS器件研究
2
作者 颜志英 豆卫敏 胡迪庆 《微纳电子技术》 CAS 2008年第2期74-77,共4页
利用0.35μm工艺条件实现了性能优良的小尺寸全耗尽的器件硅绝缘体技术(SOI)互补金属氧化物半导体(FD SOI CMOS)器件,器件制作采用双多晶硅栅工艺、低掺杂浓度源/漏(LDD)结构以及突起的源漏区。这种结构的器件防止漏的击穿,减小短沟道效... 利用0.35μm工艺条件实现了性能优良的小尺寸全耗尽的器件硅绝缘体技术(SOI)互补金属氧化物半导体(FD SOI CMOS)器件,器件制作采用双多晶硅栅工艺、低掺杂浓度源/漏(LDD)结构以及突起的源漏区。这种结构的器件防止漏的击穿,减小短沟道效应(SCE)和漏感应势垒降低效应(DIBL);突起的源漏区增加了源漏区的厚度并减小源漏区的串联电阻,增强了器件的电流驱动能力。设计了101级环形振荡器电路,并对该电路进行测试与分析。根据在3V工作电压下环形振荡器电路的振荡波形图,计算出其单级门延迟时间为45ps,远小于体硅CMOS的单级门延迟时间。 展开更多
关键词 绝缘体上硅 全耗尽器件 电流驱动能力 互补金属氧化物半导体低掺杂浓度源/漏结构 双多晶硅栅
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部