-
题名RS码仿真与基于RiBM算法的硬件实现
被引量:1
- 1
-
-
作者
张绍练
高世杰
吴志勇
-
机构
中国科学院长春光学精密机械与物理研究所
中国科学院大学
-
出处
《中国光学》
EI
CAS
2013年第2期171-178,共8页
-
基金
中国科学院长春光学精密机械与物理研究所创新工程资助项目(No.Y10532B110)
-
文摘
分析了里德-所罗门码(RS码)的误码率性能,提出了一种基于RiBM算法的RS(15,9)译码器。该译码器采用流水线结构,通过RiBM算法求解关键方程,在此基础上将高斯加性白噪声(AWGN)引入光纤模拟大气激光通信系统,并在现场可编程门阵列(FPGA)平台上完成了测试。测试结果表明:提出的译码器译码速率达到1.11 Gbit/s,为Altera IP核的3.54倍。RiBM算法具有硬件复杂度低、关键路径延时短的优点,能满足系统译码的要求。
-
关键词
RS码
现场可编程门阵列(FPGA)
RiBM算法
误码率
译码速率
-
Keywords
Reed-Solomon(RS) codes
Field Programmable Gate Array(FPGA)
Reformulated inversionless berlekamp-Massey(RiBM) algorithm
Bit Error Rate(BER)
decoding speed
-
分类号
TN918
[电子电信—通信与信息系统]
-
-
题名65nm工艺下面积功耗优化的BCH电路设计
- 2
-
-
作者
莫海锋
张耀辉
-
机构
中国科学院苏州纳米技术与纳米仿生研究所
中国科学院研究生院
-
出处
《半导体技术》
CAS
CSCD
北大核心
2012年第7期508-512,共5页
-
文摘
在65 nm工艺下实现了最大纠正84 bit错误的带循环冗余码(CRC)校验保护功能的BCH(32767,16416)纠错电路,纠错能力可配置。该设计采用频率比为1∶4的两种工作时钟,最高工作频率为100 MHz和400 MHz。两种工作频率的合理组合降低译码运算的延迟,提高固态硬盘读写数据的性能,同时提供了分时复用的可能。通过复用伴随式计算、关键方程系数求解(iBM算法)和钱搜索过程中的有限域乘法运算单元优化芯片面积。通过调整钱搜索的起始位置,实现编码和伴随式计算的求余电路复用,实现面积和功耗的优化,最终芯片面积节省了27%,功耗降低了26%。
-
关键词
BCH码
面积优化
有限域乘法器
iBM算法
钱搜索
-
Keywords
BCH code
area optimization
finite field multiplier
inversionless berlekamp-massey(iBM) algorithm
Chien search
-
分类号
TN492
[电子电信—微电子学与固体电子学]
-
-
题名DVB-S2中BCH译码器的硬件设计
- 3
-
-
作者
潘良华
-
机构
同济大学通信软件及专用集成电路设计中心
-
出处
《现代电子技术》
2007年第21期25-27,33,共4页
-
文摘
DVB-S2是新一代数字卫星广播标准,标准采用了新的调制与编码技术,在一定的复杂程度下取得最大的信道容量与较好的系统可扩展性。其中编码方式采用了由BCH与LDPC级联的前向纠错系统,使系统性能接近香农限,但长二进制BCH码,也极大地增加了译码器硬件实现难度。针对标准中BCH码的特殊性,通过对长BCH码优化方法的研究与讨论,提出实现该译码器简单有效的FPGA硬件结构,在满足速度要求的前提下尽量减小面积。
-
关键词
DVB—S2
二进制BCH码
无逆berlekamp算法
并行钱氏搜索
-
Keywords
DVB - S2
binary BCH codes
inversionless berlekamp algorithm
parallel Chien search
-
分类号
TN764
[电子电信—电路与系统]
-