期刊文献+
共找到356篇文章
< 1 2 18 >
每页显示 20 50 100
ISA总线到DSP-Link II总线转换适配器的设计(一)——用可编程逻辑设计适配器硬件 被引量:1
1
作者 何建新 《计算机工程》 CAS CSCD 北大核心 2002年第5期201-202,286,共3页
首先描述了总线及总线的时序及接口的物理特征,然后在此基础上给出用先进的可编程逻辑器件设计总线转换接口ISADSP-Link II适配器的电原理图。该文主要介绍适配器的硬件设计。
关键词 ISA总线 DSP-LinkⅡ总线 设计 可编程逻辑 设计 适配器硬件 总线转换适配器
在线阅读 下载PDF
一种光刻板搬运机械手的PLC 控制系统设计
2
作者 郭仪彬 《农业装备与车辆工程》 2025年第7期120-123,共4页
光刻板的制造成本高,搬运过程对精度、洁净度、防静电的要求高,人工搬运存在困难,可采用机械手搬运。针对某特定光刻板搬运机械手设计了一种基于PLC的控制系统。基于机械手的结构和工作流程,分别进行控制系统的硬件、软件及人机界面模... 光刻板的制造成本高,搬运过程对精度、洁净度、防静电的要求高,人工搬运存在困难,可采用机械手搬运。针对某特定光刻板搬运机械手设计了一种基于PLC的控制系统。基于机械手的结构和工作流程,分别进行控制系统的硬件、软件及人机界面模块设计。结果表明,所设计的机械手控制系统可实现对光刻板的精准、高效搬运。 展开更多
关键词 可编程逻辑控制器 机械手 光刻板 搬运装置
在线阅读 下载PDF
WinCE下高速工业绣花机主轴系统驱动设计 被引量:2
3
作者 曲明波 白瑞林 +1 位作者 刘洋 张琦玮 《计算机工程与应用》 CSCD 北大核心 2009年第7期82-85,共4页
提出了一种高速工业绣花机主轴控制系统设计方案,解决了绣花机在高速运行过程中的响应速度较慢、停车控制精度低和噪声大等问题。系统采用伺服电机作为主轴电机,以ARM9微控制器结合CPLD器件构成控制单元,以WinCE5.0为软件平台,实现了主... 提出了一种高速工业绣花机主轴控制系统设计方案,解决了绣花机在高速运行过程中的响应速度较慢、停车控制精度低和噪声大等问题。系统采用伺服电机作为主轴电机,以ARM9微控制器结合CPLD器件构成控制单元,以WinCE5.0为软件平台,实现了主轴控制系统流驱动的设计。实验证明:方案很好地改善了绣花机主轴控制系统各方面的性能,具有较高的工程价值。 展开更多
关键词 绣花机 伺服电机 流驱动 多线程 复杂可编程逻辑器件
在线阅读 下载PDF
基于数学形态学的红外点目标实时检测算法及其CPLD实现 被引量:5
4
作者 刘士建 郭立 +1 位作者 段勃 朱俊株 《中国科学技术大学学报》 CAS CSCD 北大核心 2004年第3期366-370,共5页
基于数学形态学提出了一种红外图像序列中点目标的检测算法及其硬件系统的实现 .首先介绍了基于数学形态学的点目标检测算法的基本原理 ,然后根据算法的特点提出了它在CPLD上的并行流水线实现方法 ,最后给出并分析了算法软件和硬件系统... 基于数学形态学提出了一种红外图像序列中点目标的检测算法及其硬件系统的实现 .首先介绍了基于数学形态学的点目标检测算法的基本原理 ,然后根据算法的特点提出了它在CPLD上的并行流水线实现方法 ,最后给出并分析了算法软件和硬件系统的仿真结果 .结果表明该方法可以快速、可靠地检测出低信杂比红外图像序列中的点目标 ,且系统结构简单 ,无需存储器 。 展开更多
关键词 红外图像 点目标检测 形态学 complex programmable logic device(CPLD)
在线阅读 下载PDF
FPGA器件设计技术发展综述 被引量:224
5
作者 杨海钢 孙嘉斌 王慰 《电子与信息学报》 EI CSCD 北大核心 2010年第3期714-727,共14页
现场可编程门阵列(Field Programmable Gate Array,FPGA)作为一种可编程逻辑器件,在短短二十多年里从电子设计的外围器件逐渐演变为数字系统的核心,在计算机硬件、通信、航空航天和汽车电子等诸多领域有着广泛的应用。伴随着半导体工艺... 现场可编程门阵列(Field Programmable Gate Array,FPGA)作为一种可编程逻辑器件,在短短二十多年里从电子设计的外围器件逐渐演变为数字系统的核心,在计算机硬件、通信、航空航天和汽车电子等诸多领域有着广泛的应用。伴随着半导体工艺技术的进步,FPGA器件的设计技术取得了飞跃性突破。该文在回顾FPGA发展历史的同时,对目前主流FPGA器件的前沿技术进行总结,并对新一代FPGA的发展前景进行展望。 展开更多
关键词 现场可编程门阵列(FPGA) VLSI 可编程器件 CMOS
在线阅读 下载PDF
用函数型可编程器件实现演化硬件 被引量:33
6
作者 康立山 何巍 陈毓屏 《计算机学报》 EI CSCD 北大核心 1999年第7期781-784,共4页
演化硬件通过演化的方式实现电路的功能,可看作是演化算法和可编程逻辑器件的有机结合.目前所面临的问题是演化速度太慢,要解决此问题必须从算法和器件结构入手.本文提出以函数型(树型结构函数)可编程器件作为演化硬件的结构,提... 演化硬件通过演化的方式实现电路的功能,可看作是演化算法和可编程逻辑器件的有机结合.目前所面临的问题是演化速度太慢,要解决此问题必须从算法和器件结构入手.本文提出以函数型(树型结构函数)可编程器件作为演化硬件的结构,提高了编码效率,加快了演化速度,实现了以 G A L作为演化硬件结构所不能实现的四位比较器. 展开更多
关键词 演化硬件 演化算法 可编程逻辑器件
在线阅读 下载PDF
基于CPLD的磁致伸缩高精度时间测量系统设计 被引量:39
7
作者 周翟和 汪丽群 +1 位作者 沈超 胡佳佳 《仪器仪表学报》 EI CAS CSCD 北大核心 2014年第1期103-108,共6页
为了提高磁致伸缩位移传感器的测量精度,设计了一种基于CPLD的高精度时间测量系统,并应用于传感器的实际测量中。系统的主要处理电路更多地在CPLD内部集成,并在传统信号处理方法的基础上增加了感应脉冲信号处理电路,有效地消除二次回波... 为了提高磁致伸缩位移传感器的测量精度,设计了一种基于CPLD的高精度时间测量系统,并应用于传感器的实际测量中。系统的主要处理电路更多地在CPLD内部集成,并在传统信号处理方法的基础上增加了感应脉冲信号处理电路,有效地消除二次回波,减少传感器在测量过程中受到的干扰,从而提高了传感器测量精度和可靠性。在系统设计上,充分发挥CPLD快速准确测量时间、编程方便灵活的优势,简化电路结构,提高了时间的测量精度,降低了成本,易于传感器的小型化和工程化。通过实验验证,时间测量的分辨率可达到20 ns,其对应的位移分辨率达到0.01 mm。和传统测量方法相比,系统的测量精度有了明显的提高,表明该系统可实现高精度时间测量,并能有效提高位移传感器的精度。 展开更多
关键词 磁致伸缩 威德曼效应 扭转波 CPLD 时间测量
在线阅读 下载PDF
基于可编程逻辑器件的可重构数控系统研究 被引量:17
8
作者 王文 秦兴 陈子辰 《计算机集成制造系统-CIMS》 EI CSCD 北大核心 2002年第7期565-569,共5页
根据可重构制造系统的发展要求 ,分析了数控系统重构的重要性 ,讨论了可重构制造系统、可重构数控系统和开放式数控系统之间的关系。在此基础上 ,总结了目前实现数控系统重构的软硬件途径 ,然后 ,重点结合可编程逻辑器件和硬件重构技术 ... 根据可重构制造系统的发展要求 ,分析了数控系统重构的重要性 ,讨论了可重构制造系统、可重构数控系统和开放式数控系统之间的关系。在此基础上 ,总结了目前实现数控系统重构的软硬件途径 ,然后 ,重点结合可编程逻辑器件和硬件重构技术 ,提出将可编程逻辑器件应用于可重构数控系统的开发 ,并进行了可实现性、经济可行性分析。最后 ,通过一经济型可重构数控系统的研制 。 展开更多
关键词 可编程逻辑器件 可重构数控系统 大规模集成电路 制造工艺
在线阅读 下载PDF
基于CPLD的可选输出CCD驱动时序设计 被引量:31
9
作者 许秀贞 李自田 +2 位作者 李长乐 皮海峰 薛利军 《光子学报》 EI CAS CSCD 北大核心 2004年第12期1504-1507,共4页
在分析了CCD器件驱动时序关系的基础上,设计了可选输出的驱动时序发生器.作为卫星上的有效载荷,CCD成像系统可以根据入射能量的多少及探测分辨率的需求,以单像元或像元二合一方式输出.选用复杂可编程逻辑器件(CPLD)作为硬件设计平台,使... 在分析了CCD器件驱动时序关系的基础上,设计了可选输出的驱动时序发生器.作为卫星上的有效载荷,CCD成像系统可以根据入射能量的多少及探测分辨率的需求,以单像元或像元二合一方式输出.选用复杂可编程逻辑器件(CPLD)作为硬件设计平台,使用VHDL语言对驱动时序发生器进行了硬件描述,采用MaxplusⅡ对所设计的驱动时序发生器进行了仿真,针对Altera公司的可编程逻辑器件EPM7128SLC84-7进行适配.系统测试结果表明,所研制的驱动时序发生器可以满足高速CCD成像仪的驱动要求. 展开更多
关键词 CCD 驱动时序 复杂可编程逻辑器件(CPLD) 相关双采样(CDS)
在线阅读 下载PDF
基于实验平台的数字逻辑实验教学 被引量:10
10
作者 田淑珍 全成斌 +1 位作者 李山山 杨士强 《实验室研究与探索》 CAS 北大核心 2015年第5期195-198,共4页
针对传统实验和基于EDA技术的大规模可编程逻辑器件实验在实验教学中的特点,我门将两种实验方式进行了结合,以便充分发挥各自的优势。介绍了在此思想指导下,基于实验平台的数字逻辑实验教学探索。在自己开发的实验平台上规划了实验内容... 针对传统实验和基于EDA技术的大规模可编程逻辑器件实验在实验教学中的特点,我门将两种实验方式进行了结合,以便充分发挥各自的优势。介绍了在此思想指导下,基于实验平台的数字逻辑实验教学探索。在自己开发的实验平台上规划了实验内容,合理安排了上述两类实验的比重,并添加了学生自主选题的大实验,综合评定学生的实验成绩。实践证明,将两种类型的实验结合后,既可促进学生更好地掌握数字逻辑的基本知识和原理,又可提高学生的动手实践能力,将有利于学生在软硬件两方面都得到很好的训练。 展开更多
关键词 数字逻辑 EDA技术 可编程逻辑器件 传统实验
在线阅读 下载PDF
适用于数据通路的可编程逻辑器件FDP100K 被引量:5
11
作者 侯慧 马晓骏 +3 位作者 来金梅 童家榕 孙劼 陈利光 《电子学报》 EI CAS CSCD 北大核心 2006年第8期1372-1375,共4页
设计研制了一款适用于数据通路的10万门容量的FPGA器件FDP100K(FDP:FPGA for Data-Path),其主要特点为:可编程逻辑单元结构不同于国际上已有的可编程逻辑单元结构,是一种新颖的基于查询表LUT和多路选择器MUX的混合结构;连线资源结构采... 设计研制了一款适用于数据通路的10万门容量的FPGA器件FDP100K(FDP:FPGA for Data-Path),其主要特点为:可编程逻辑单元结构不同于国际上已有的可编程逻辑单元结构,是一种新颖的基于查询表LUT和多路选择器MUX的混合结构;连线资源结构采用新颖的层次式布线结构,提供高度灵活的布线能力.芯片采用SM IC 0.35μm CMOS工艺,包含1024个可编程逻辑单元和128个可编程IO单元.芯片配合自主开发的软件系统FDE(FPGA Development Environment)进行测试,结果表明:FDP100K芯片的可编程逻辑单元功能正常;芯片的各种连线资源功能正常;可以准确地实现数据通路型电路和其他类型的电路的功能. 展开更多
关键词 现场可编程逻辑器件 数据通路 可编程互连资源 可编程逻辑资源
在线阅读 下载PDF
光栅四倍频细分电路模块的分析与设计 被引量:29
12
作者 金锋 卢杨 +1 位作者 王文松 张玉平 《北京理工大学学报》 EI CAS CSCD 北大核心 2006年第12期1073-1076,共4页
给出一种新的光栅位移传感器的四倍频细分电路设计方法.采用可编程逻辑器件(CPLD)设计了一种全新的细分模块,利用Verilog HDL语言编写四倍频细分、辨向及计数模块程序,并进行了仿真.仿真结果表明,与传统方法相比,新型的设计方法开发周期... 给出一种新的光栅位移传感器的四倍频细分电路设计方法.采用可编程逻辑器件(CPLD)设计了一种全新的细分模块,利用Verilog HDL语言编写四倍频细分、辨向及计数模块程序,并进行了仿真.仿真结果表明,与传统方法相比,新型的设计方法开发周期短,集成度高,模块化,且修改简单容易. 展开更多
关键词 光栅位移传感器 四倍频细分 可编程逻辑器件(CPLD)
在线阅读 下载PDF
MOSFET调制器的实验研究 被引量:11
13
作者 王相綦 何宁 +1 位作者 冯德仁 李一丁 《强激光与粒子束》 EI CAS CSCD 北大核心 2006年第9期1569-1572,共4页
介绍了MOSFET调制器的基本原理,并对其并联分流和感应叠加两种开关结构进行了实验研究。基于可编辑逻辑器件设计了其触发电路,驱动电路采用高速MOSFET对管组成的推挽输出形式,加快了MOSFET的开关速度。利用Pspice软件对开关上有无剩余... 介绍了MOSFET调制器的基本原理,并对其并联分流和感应叠加两种开关结构进行了实验研究。基于可编辑逻辑器件设计了其触发电路,驱动电路采用高速MOSFET对管组成的推挽输出形式,加快了MOSFET的开关速度。利用Pspice软件对开关上有无剩余电流电路(RCD)两种情况进行仿真,结果表明,加装RCD电路可以有效吸收MOSFET在关断瞬间产生的反峰电压。实验中,电流波形用Pearson线圈测量,用3个MOSFET并联作开关,当电容充电电压为450 V,负载为30Ω时,脉冲电流13 A,前沿20 ns,平顶约80ns;用3个单元调制器感应叠加,当电容充电电压为450 A,负载为30Ω时,脉冲电流强度为40 A,前沿25 ns,平顶约70 ns。 展开更多
关键词 MOSFET 调制器 复杂可编程逻辑器件 感应叠加 剩余电流
在线阅读 下载PDF
采用FPGA控制的IGBT串联高压调制器的研制 被引量:17
14
作者 陈文光 饶军 +1 位作者 饶益花 王明伟 《高电压技术》 EI CAS CSCD 北大核心 2010年第11期2827-2832,共6页
高压调制器在脉冲功率技术中有很重要的作用,而IGBT串联是固态调制器技术发展的趋势。电路分布参数及各单元电路参数的差别制约可靠性,严重时将造成IGBT在开通、关断过程中集射极间的电压超过额定值而遭损坏。为此,在新的RCD动态均压电... 高压调制器在脉冲功率技术中有很重要的作用,而IGBT串联是固态调制器技术发展的趋势。电路分布参数及各单元电路参数的差别制约可靠性,严重时将造成IGBT在开通、关断过程中集射极间的电压超过额定值而遭损坏。为此,在新的RCD动态均压电路的基础上,利用FPGA和VHDL设计了IGBT驱动信号分配电路,实现了串联IGBT各单元精确延时开通与关断控制、逻辑综合保护,并结合驱动电路完成了缺电、过流、过压保护等。工程上结合中国环流二号装置NBI抑制极电源要求,设计了12 kV/20 A的调制器。实验结果表明,该方法是一种有效的主动式动态均压方法,能为更高电压、电流等级的固态调制器设计提供好的参考与工程应用基础。 展开更多
关键词 高电压 调制器 IGBT串联 动态均压 现场可编程逻辑器件 现场可编程门阵列(FPGA)
在线阅读 下载PDF
基于FPGA的硬件可重构数控系统的研制 被引量:9
15
作者 秦兴 王文 +1 位作者 李为建 周川东 《仪器仪表学报》 EI CAS CSCD 北大核心 2002年第z1期407-409,共3页
可重构要求是 2 1世纪制造系统的核心能力 ,为了实现数控系统的重构 ,提出了一种硬件实现方法 :将数控系统模块化 ,各模块采用硬件描述语言设计为数控 IP(NC Intellectual Protocol) ,通过数控 IP的集成完成数控系统的设计 ,改变下载到... 可重构要求是 2 1世纪制造系统的核心能力 ,为了实现数控系统的重构 ,提出了一种硬件实现方法 :将数控系统模块化 ,各模块采用硬件描述语言设计为数控 IP(NC Intellectual Protocol) ,通过数控 IP的集成完成数控系统的设计 ,改变下载到现场可编程逻辑器件中的配置数据来完成数控系统功能的重构。 展开更多
关键词 数控系统 重构 现场可编程逻辑器件
在线阅读 下载PDF
基于GPS实现电力系统高精度同步时钟 被引量:36
16
作者 蒋陆萍 曾祥君 +1 位作者 李泽文 彭安安 《电网技术》 EI CSCD 北大核心 2011年第2期201-206,共6页
根据全球定位系统(global positioning system,GPS)秒时钟的随机误差和高精度晶振的累计误差互补的特点,利用数字锁相原理,通过测量GPS秒时钟与晶振秒时钟间的相位差来控制晶振秒时钟的分频系数,实时消除晶振秒时钟的累计误差,从而产生... 根据全球定位系统(global positioning system,GPS)秒时钟的随机误差和高精度晶振的累计误差互补的特点,利用数字锁相原理,通过测量GPS秒时钟与晶振秒时钟间的相位差来控制晶振秒时钟的分频系数,实时消除晶振秒时钟的累计误差,从而产生高精度秒时钟,并利用复杂可编程逻辑器件(complex programmable logic device,CPLD)设计了高精度同步时钟系统。GPS信号接收正常时,CPLD根据数字锁相原理产生高精度同步时钟;GPS信号接收不正常时,CPU调取存储的分频系数控制CPLD产生高精度时钟。仿真分析和实验结果表明该时钟系统具有很高的时间准确度和稳定性。 展开更多
关键词 全球定位系统 晶振 时钟 复杂可编程逻辑器件 秒脉冲
在线阅读 下载PDF
基于CPLD的变量施肥控制系统开发与应用 被引量:21
17
作者 张书慧 齐江涛 +1 位作者 廖宗建 徐岩 《农业工程学报》 EI CAS CSCD 北大核心 2010年第8期200-204,共5页
为提高变量施肥系统的工作稳定性,开发了一种基于复杂可编程逻辑器件(CPLD)的变量施肥控制系统。自动模式下,系统接收GPS信号确定施肥机位置和行进速度;手动模式下,系统通过速度传感器获取速度信号。系统将施肥机的行进速度与施肥处方... 为提高变量施肥系统的工作稳定性,开发了一种基于复杂可编程逻辑器件(CPLD)的变量施肥控制系统。自动模式下,系统接收GPS信号确定施肥机位置和行进速度;手动模式下,系统通过速度传感器获取速度信号。系统将施肥机的行进速度与施肥处方信息相结合,控制排肥轴转速实现变量施肥。应用该系统进行变量施肥田间作业,累计作业面积达72hm2。应用结果表明,该系统以150~600kg/hm2实施变量施肥作业时,其排肥量误差小于6%。 展开更多
关键词 肥料 控制系统 设计 变量施肥 CPLD GPS
在线阅读 下载PDF
纳秒延时同步脉冲产生器的设计与实现 被引量:6
18
作者 代刚 高平 +2 位作者 郭玉山 欧阳艳晶 贾兴 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第z1期999-1000,共2页
纳秒延时同步脉冲产生器是按着预先设定的时间给出一系列的控制脉冲信号,用来控制测试过程中所有被控设备协同动作的一种电子学仪器,控制精度1ns。本文主要介绍了一种以高精度可编程延迟芯片(PDC)为核心的纳秒延时同步脉冲产生器的基本... 纳秒延时同步脉冲产生器是按着预先设定的时间给出一系列的控制脉冲信号,用来控制测试过程中所有被控设备协同动作的一种电子学仪器,控制精度1ns。本文主要介绍了一种以高精度可编程延迟芯片(PDC)为核心的纳秒延时同步脉冲产生器的基本原理及其测试结果。并对其在应用中的抗干扰性进行了讨论。 展开更多
关键词 纳秒延时 同步设备 可编程逻辑器件 延迟芯片
在线阅读 下载PDF
CPLD芯片抗高g值冲击性能分析 被引量:18
19
作者 徐鹏 祖静 李乐 《振动与冲击》 EI CSCD 北大核心 2007年第1期148-150,共3页
利用Hopk inson杆对弹载加速度存储测试仪器电路模块常用的CPLD芯片,在未用环氧树脂胶灌封和不同方向(沿平行和垂直与冲击方向)灌封状态下进行了抗高g值冲击性能实验研究。结果表明:CPLD芯片具有很高的抗冲击性能,并且与冲击方向无关。... 利用Hopk inson杆对弹载加速度存储测试仪器电路模块常用的CPLD芯片,在未用环氧树脂胶灌封和不同方向(沿平行和垂直与冲击方向)灌封状态下进行了抗高g值冲击性能实验研究。结果表明:CPLD芯片具有很高的抗冲击性能,并且与冲击方向无关。在目前弹体侵彻各种目标时的加速度幅值范围内,CPLD芯片不会失效。 展开更多
关键词 CPLD芯片 加速度 冲击
在线阅读 下载PDF
基于CAN总线和DSP的变电站监控系统 被引量:24
20
作者 曲延滨 王建平 +1 位作者 周庆明 潘毅 《电力系统自动化》 EI CSCD 北大核心 2003年第12期86-89,共4页
介绍了基于控制器局域网 (CAN)总线和数字信号处理器 (DSP)的变电站监控系统的设计与实现。为了提高系统的实时响应性能和信号处理能力 ,在硬件设计上采用了 DSP和复杂可编程逻辑器件 (CPLD)技术 ,使系统的集成化程度和可靠性得到显著提... 介绍了基于控制器局域网 (CAN)总线和数字信号处理器 (DSP)的变电站监控系统的设计与实现。为了提高系统的实时响应性能和信号处理能力 ,在硬件设计上采用了 DSP和复杂可编程逻辑器件 (CPLD)技术 ,使系统的集成化程度和可靠性得到显著提高 ;采用了模块化的程序设计方法 ,同时通过利用 DSP的中断资源 ,解决了多任务对 CPU的同时请求以及交叉的问题 ,提高了系统的实时性和软件的运行效率。介绍了以 TI公司的 TMS3 2 0 LF2 4 0 7A作为处理器和 ALTERA公司的 MAX70 0 0 S系列的 EPM71 2 8STC1 0 0 - 6为外围数字电路的系统硬件电路设计。最后介绍了基于 CAN总线的 DL/T6 3 4 - 1 展开更多
关键词 变电站自动化 监控系统 数字信号处理器 复杂可编程逻辑器件 控制器局域网总线
在线阅读 下载PDF
上一页 1 2 18 下一页 到第
使用帮助 返回顶部