期刊文献+
共找到20篇文章
< 1 >
每页显示 20 50 100
基于88F6281的高性能嵌入式系统设计
1
作者 蒋成明 俞海英 伍红兵 《计算机工程》 CAS CSCD 北大核心 2011年第24期242-244,共3页
以微处理器88F6281为核心,设计一种基于DDR2存储技术并可挂接硬盘的嵌入式系统平台。针对高频电路对信号完整性的严格要求,从电路原理与印制电路板2个方面设计该平台的主存、硬盘接口、电源等子系统。测试结果表明,该平台具有较高的性能... 以微处理器88F6281为核心,设计一种基于DDR2存储技术并可挂接硬盘的嵌入式系统平台。针对高频电路对信号完整性的严格要求,从电路原理与印制电路板2个方面设计该平台的主存、硬盘接口、电源等子系统。测试结果表明,该平台具有较高的性能,且稳定可靠,适合对系统性能和存储容量有较高要求的各类嵌入式应用。 展开更多
关键词 嵌入式系统 SATA标准 ddr2标准 信号完整性 ARM架构
在线阅读 下载PDF
面向高性能众核处理器的超频DDR4访存结构设计
2
作者 高剑刚 李川 +2 位作者 郑浩 王彦辉 胡晋 《计算机工程与设计》 北大核心 2024年第3期715-722,共8页
从高性能众核处理器的多路DDR4嵌入式工程应用出发,设计一种高密度DDR4串推互连结构,提出一种基于不同激励码型的仿真分析方法。采用双面盲孔印制板工艺折叠串推访存结构设计,解决地址组信号概率性出错问题。在压力测试环境下实测读/写... 从高性能众核处理器的多路DDR4嵌入式工程应用出发,设计一种高密度DDR4串推互连结构,提出一种基于不同激励码型的仿真分析方法。采用双面盲孔印制板工艺折叠串推访存结构设计,解决地址组信号概率性出错问题。在压力测试环境下实测读/写信号波形良好,支持信号超频可靠传输,标称2666 Mbps的DDR4存储颗粒可以在3000 Mbps速率下长时间稳定运行。已在神威E级原型机等多台套大型计算装备研发中得到规模化推广应用,产生了良好的技术效益。 展开更多
关键词 双倍数据速率 同步动态随机存取存储器 折叠串推 码型仿真 信号传输 盲孔 超频
在线阅读 下载PDF
一种用于高性能FPGA的多功能I/O电路
3
作者 罗旸 刘波 +3 位作者 曹正州 谢达 张艳飞 单悦尔 《半导体技术》 北大核心 2025年第3期265-272,共8页
为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、多功能数据传输需求,设计了一种用于高性能FPGA的多功能输入输出(I/O)电路,工作电压为0.95 V,单个I/O电路的最高数据传输速率为2 Gbit/s。通过在输入逻辑电路中设计同一... 为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、多功能数据传输需求,设计了一种用于高性能FPGA的多功能输入输出(I/O)电路,工作电压为0.95 V,单个I/O电路的最高数据传输速率为2 Gbit/s。通过在输入逻辑电路中设计同一边沿流水技术的双倍数据速率(DDR)电路,可以使数据不仅能在相同的时钟沿输出,而且能在同一个时钟周期输出。通过分级采样结合时钟分频和偏移技术,仅需4个时钟周期即可完成8∶1数据的转换。另外,该I/O电路还可以对数据输入输出的延时进行调节,采用粗调和细调相结合的方式,共提供512个延时抽头,并且延时的分辨率达到4 ps。仿真和实测结果表明,该多功能I/O电路能为高性能FPGA提供灵活、多协议的高速数据传输功能。 展开更多
关键词 现场可编程门阵列(FPGA) 输入输出(I/O)电路 多电平标准 双倍数据速率(ddr) 串并转换器(SerDes)
在线阅读 下载PDF
基于DDR模组阵列的超高速数字图像存储技术 被引量:9
4
作者 徐启明 张启衡 陈强 《光学精密工程》 EI CAS CSCD 北大核心 2009年第1期231-235,共5页
为了实现光电跟踪测量系统高精度测量中图像数据的超高速实时存储,提出了基于双数据率(DDR)模组阵列的超高速数字图像存储方案。采用大容量DDR双列直插式内存模组(DIMM)阵列作存储介质,现场可编程门阵列(FPGA)作DDR模组阵列控制器,设计... 为了实现光电跟踪测量系统高精度测量中图像数据的超高速实时存储,提出了基于双数据率(DDR)模组阵列的超高速数字图像存储方案。采用大容量DDR双列直插式内存模组(DIMM)阵列作存储介质,现场可编程门阵列(FPGA)作DDR模组阵列控制器,设计了存储系统。介绍了存储系统的总体设计框图,给出了DDR模组阵列控制器的各模块设计和图像数据的输入、输出方法。测试中完成了数据速率为1 000 MB/s的高速图像实时存储;分析表明其最高数据存储速率可达1 828 MB/s,可满足光电跟踪测量系统高精度测量对高帧频、大靶面图像传感器输出图像数据超高速实时存储的需求。 展开更多
关键词 光电跟踪与测量 超高速图像存储 双数据率双列直插式内存模组 现场可编程门阵列
在线阅读 下载PDF
基于比特重排的减少机顶盒芯片DDR接口SSN的方法
5
作者 梁骏 叶剑兵 +1 位作者 王洪海 张明 《电子学报》 EI CAS CSCD 北大核心 2014年第3期583-586,共4页
封装电感引起的SSN(Simultaneous Switching Noise,同步开关噪音)效应阻碍低成本QFP(Quad Flat Package,四方型扁平式封装)封装的机顶盒芯片的DDR SDRAM(Double Data Rate Static Random Access Memory,双速率静态随机访问存储器,DDR)... 封装电感引起的SSN(Simultaneous Switching Noise,同步开关噪音)效应阻碍低成本QFP(Quad Flat Package,四方型扁平式封装)封装的机顶盒芯片的DDR SDRAM(Double Data Rate Static Random Access Memory,双速率静态随机访问存储器,DDR)接口的传输频率.本文利用视频数据的相关性,及DDR颗粒的数据比特可以任意交换的特点,提出对DDR接口数据进行数据比特重排的方法来降低SSN效应.视频解码器使用到的数据在二维空间上高度相关.在DDR接口版图设计时将高比特位的数据与低比特位的数据在空间上交错放置,可使得DDR接口的电流分布更加平衡,减少通过封装寄生电感的平均电流,最终减少SSN.本文提出的方法成功用于台积电55rm工艺高清机顶盒芯片的设计.QFP封装的样片的DDR接口传输速率达到1066Mbps. 展开更多
关键词 ddr SDRAM(双速率静态随机访问存储器) SSN(同步开关噪音) QFP(四方型扁平式封装) 比特重排
在线阅读 下载PDF
基于ANSYS的DDR4 SDRAM信号完整性仿真方法研究 被引量:8
6
作者 汪振民 张亚兵 陈付锁 《微波学报》 CSCD 北大核心 2021年第4期7-10,共4页
半导体技术快速发展,双倍数据速率同步动态随机存取存储器(Double Data Rata Synchronous Dynamic Random Access Memory,DDR SDRAM)的信号完整性问题已成为设计难点。文中提出了一种基于ANSYS软件和IBIS 5.0模型的DDR4 SDRAM信号完整... 半导体技术快速发展,双倍数据速率同步动态随机存取存储器(Double Data Rata Synchronous Dynamic Random Access Memory,DDR SDRAM)的信号完整性问题已成为设计难点。文中提出了一种基于ANSYS软件和IBIS 5.0模型的DDR4 SDRAM信号完整性仿真方法。利用IBIS 5.0模型中增加的复合电流(Composite Current)、同步开关输出电流等数据,对DDR4 SDRAM高速电路板的信号完整性进行更准确的仿真分析。仿真结果表明:高速信号在经过印制板走线和器件封装后,信号摆幅和眼图都有明显恶化;在仿真电路的电源上增加去耦电容后,信号抖动和收发端同步开关噪声(Synchronous Switching Noise,SSN)都得到明显改善;在不加去耦电容的情况下,将输入信号由PRBS码换成DBI信号,接收端的同步开关噪声有所改善,器件功耗可以降为原来的一半。 展开更多
关键词 双倍数据速率同步动态随机存取存储器 信号完整性 同步开关噪声
在线阅读 下载PDF
基于FPGA的LVDS高速差分板间接口应用 被引量:9
7
作者 李云志 李立萍 杨恒 《半导体技术》 CAS CSCD 北大核心 2008年第12期1138-1142,共5页
随着ADC器件速率的提高以及FPGA、DSP器件运算速度的提升,高速AD和信号处理系统之间需要进行高速、稳定的数据传输,原来广泛应用CPCI以及FDPD高速总线的带宽已经无法满足宽带接收机的数据传输速率要求,成为影响接收机性能的新瓶颈。针... 随着ADC器件速率的提高以及FPGA、DSP器件运算速度的提升,高速AD和信号处理系统之间需要进行高速、稳定的数据传输,原来广泛应用CPCI以及FDPD高速总线的带宽已经无法满足宽带接收机的数据传输速率要求,成为影响接收机性能的新瓶颈。针对这一情况,提出了一种基于LVDS差分接口的DDR传输接口,解决了这一瓶颈,并且在实际硬件平台上进行了FPGA实现,达到了18.4 Gbit/s的接口速率。 展开更多
关键词 低电压差分信号 数字接收机 双倍数据率 现场可编程门阵列
在线阅读 下载PDF
应用^(14)C示踪研究双季超高产栽培条件下水稻后期功能叶的光合特性 被引量:5
8
作者 黄见良 李合松 +2 位作者 邹应斌 李建辉 屠乃美 《核农学报》 CAS CSCD 北大核心 2002年第2期75-79,共5页
本研究结果表明 :超高产栽培 (VSHM)条件下剑叶和倒 2叶对14 CO2 的净同化强度分别极显著和显著高于对照 ,早稻和晚稻的趋势一致 ,是叶面积较大和单位面积光合速率较高所致。早稻和晚稻在灌浆结实期剑叶和倒 2叶的14 C 同化产物 5d内有1... 本研究结果表明 :超高产栽培 (VSHM)条件下剑叶和倒 2叶对14 CO2 的净同化强度分别极显著和显著高于对照 ,早稻和晚稻的趋势一致 ,是叶面积较大和单位面积光合速率较高所致。早稻和晚稻在灌浆结实期剑叶和倒 2叶的14 C 同化产物 5d内有1 7 5%~ 2 1 0 %滞留在标记叶内 ,滞留率晚稻大于早稻 ,倒 2叶大于剑叶 ,不同栽培处理之间差异不明显。14 C 的同化物有 45 3 %~ 65 4%向穗部运转 ,早稻大于晚稻 ,剑叶大于倒 2叶 ,VSHM比CK略有提高。VSHM超高产栽培双季实际产量达1 771 0kg hm2 ,比对照提高 1 8 3 3 % ,差异达 展开更多
关键词 水稻 超高产栽培 ^14C示踪 光合特性 双季超高产栽培 功能叶 剑叶光合速率 碳同位素示踪
在线阅读 下载PDF
车载列车自动防护的二乘二取二安全计算机平台同步机制 被引量:12
9
作者 蔡煊 王长林 《计算机工程》 CAS CSCD 北大核心 2015年第8期301-305,共5页
二乘二取二冗余结构是车载列车自动防护(ATP)系统安全计算机的技术趋势。针对二乘二取二系统中的双机同步问题,采用公共外时钟为二取二双机提供参考时钟信号,并基于时钟漂移率有界模型对本地时钟进行漂移补偿,实现二取二双机的本地时钟... 二乘二取二冗余结构是车载列车自动防护(ATP)系统安全计算机的技术趋势。针对二乘二取二系统中的双机同步问题,采用公共外时钟为二取二双机提供参考时钟信号,并基于时钟漂移率有界模型对本地时钟进行漂移补偿,实现二取二双机的本地时钟同步。在此基础上,系统软件采用任务周期时序控制和双机通信的方式,同步顺序地处理输入、计算、输出等任务,在控制周期中的每个任务点进行同步处理,达到二取二双机的任务同步。采用软件算法和系间通信实现2种系统之间的周期同步。实验结果表明,该同步机制能够满足车载ATP二乘二取二安全计算机对同步技术的需求。 展开更多
关键词 车载列车自动防护 二乘二取二 安全计算机平台 公共外时钟 时钟漂移率
在线阅读 下载PDF
基于单片FPGA的可扩展DVI发送器 被引量:4
10
作者 吴晓铁 俞军 程君侠 《半导体技术》 CAS CSCD 北大核心 2007年第12期1060-1064,共5页
介绍了当前主流的DVI数字视频协议,特别分析了TMDS的链路结构、信号特性和编码算法。针对目前DVI设计中的不足,给出了一个符合DVI1.0规范的基于单片FPGA的可扩展视频发送器的实现方法,具备某些传统方案无法完成的特性。它充分利用FPGA... 介绍了当前主流的DVI数字视频协议,特别分析了TMDS的链路结构、信号特性和编码算法。针对目前DVI设计中的不足,给出了一个符合DVI1.0规范的基于单片FPGA的可扩展视频发送器的实现方法,具备某些传统方案无法完成的特性。它充分利用FPGA领域的最新技术,给出了一种基于Xilinx SPARTAN-3A DDR I/O的输出并串转换技术实现方法,克服了FPGA的最高时钟频率限制,极大地提高了运算速度和减少了对系统硬件的需求。 展开更多
关键词 数字视频接口 双倍数据速率 最小变换差分信号 高清晰度多媒体接口
在线阅读 下载PDF
一种基于新体系结构的空间固态记录器原型系统 被引量:5
11
作者 张科 郝智泉 王贞松 《电子学报》 EI CAS CSCD 北大核心 2008年第2期285-290,共6页
为适应未来对地观测卫星系统对数据吞吐速率和通信带宽的增长需求,本文提出并实现了一种基于新体系结构的,由若干存储模块依靠高速串行互连构成的空间固态记录器原型系统.存储模块采用DDR SDRAM提高吞吐率,配置高速串行接口完成模块间互... 为适应未来对地观测卫星系统对数据吞吐速率和通信带宽的增长需求,本文提出并实现了一种基于新体系结构的,由若干存储模块依靠高速串行互连构成的空间固态记录器原型系统.存储模块采用DDR SDRAM提高吞吐率,配置高速串行接口完成模块间互连,利用单数据总线、双地址总线的存储拓扑结构增加模块内部存储容量,并使用可编程逻辑器件FPGA管理和控制存储资源.同时,应用多层次通信接口协议保证通信链路质量.单模块存储容量可达8GB,访存带宽可达3.2GBps,物理通信带宽高达25Gbps.模块间的高速串行链路误码率可低于10-11. 展开更多
关键词 固态记录器 高速串行链路 存储模块 可编程逻辑器件FPGA ddr SDRAM存储控制器
在线阅读 下载PDF
两种皮肤消毒剂应用效果的评价 被引量:4
12
作者 张静 纪灏 +2 位作者 窦颖 李志夫 任益炯 《解放军护理杂志》 CSCD 北大核心 2018年第19期72-74,共3页
目的探讨两种皮肤消毒剂应用效果。方法 2016年1-12月,便利抽样法选取上海交通大学附属胸科医院重症监护室需抽取血培养的肺部术后患者1390例为对照组;2017年1-12月,同法选取需抽取血培养的肺部术后患者1402例为观察组。对照组患者按照... 目的探讨两种皮肤消毒剂应用效果。方法 2016年1-12月,便利抽样法选取上海交通大学附属胸科医院重症监护室需抽取血培养的肺部术后患者1390例为对照组;2017年1-12月,同法选取需抽取血培养的肺部术后患者1402例为观察组。对照组患者按照常规采用安尔碘进行皮肤消毒,观察组患者采用2%氯苯双胍已烷进行皮肤消毒。比较两组患者血培养污染率发生情况,患者住院天数及住院费用等情况。结果对照组血培养污染率为7.41%,观察组血培养污染率为1.49%,差异有统计学意义(P<0.01)。对照组患者住院天数为(27.0±6.5)d,住院费用为(11 6536.3±936.9)元;观察组患者平均住院天数为(16.1±3.5)d,住院费用为(80 565.2±596.2)元,差异均有统计学意义(均P<0.01)。结论 2%氯苯双胍的消毒效果优于安尔碘消毒,值得推广。 展开更多
关键词 2%氯苯双胍已烷 血培养污染率 效果评价
在线阅读 下载PDF
含高氮化合物的CMDB推进剂的燃烧特性 被引量:3
13
作者 仪建华 轩春雷 +4 位作者 赵凤起 苟兵旺 王长健 秦钊 周诚 《火炸药学报》 EI CAS CSCD 北大核心 2017年第6期87-94,107,共9页
以3,6-双(1-氢-1,2,3,4-四唑-5-氨基)-1,2,4,5-四嗪(BTATz)和2-硝亚胺基-5-硝基-六氢化-1,3,5-三嗪(NNHT)为含能添加剂应用于含RDX或HNIW的CMDB推进剂中,考察了BTATz和NNHT对推进剂燃速、火焰和熄火表面形貌的影响。结果表明,BTATz能大... 以3,6-双(1-氢-1,2,3,4-四唑-5-氨基)-1,2,4,5-四嗪(BTATz)和2-硝亚胺基-5-硝基-六氢化-1,3,5-三嗪(NNHT)为含能添加剂应用于含RDX或HNIW的CMDB推进剂中,考察了BTATz和NNHT对推进剂燃速、火焰和熄火表面形貌的影响。结果表明,BTATz能大大提高推进剂的燃速,而NNHT有助于推进剂产生平台燃烧,分别完全取代RDX后,推进剂的燃烧显现出不同于RDX-CMDB推进剂的独特的暗区形貌,在暗区内部存在由燃烧表面发出的发散火焰束,这主要得益于BTATz和NNHT自身高燃速特性及其燃烧时不存在如RDX的熔融过程;含与不含高氮化合物的RDX-CMDB推进剂火焰形貌类似,熔融态的RDX妨碍了燃烧表面高热碳粒的生成,较少的高热碳粒不利于RDX-CMDB推进剂燃速的提升;常用的铅-铜-碳催化体系对于推进剂的燃烧同样也具有理想的调节作用,在该催化体系与NNHT的协同作用下,8~22MPa范围内NNHT-RDX-CMDB推进剂压强指数降至0.19,降幅达76%,NNHT-HNIW-CMDB推进剂压强指数降至0.42,降幅达50.6%;该催化体系对BTATz、NNHT、HNIW不敏感,催化体系本质上还是主要作用于双基基体,发生在燃烧表面及近燃面的凝/气相区,使得燃烧表面结构发生明显改变,CMDB推进剂燃烧性能得以改善。 展开更多
关键词 3 6-双(1-氢-1 2 3 4-四唑-5-氨基)-1 2 4 5-四嗪(BTATz) -2-硝亚胺基-5-硝基-六氢化-1 3 5-三嗪(NNHT) -改性双基推进剂(CMDB推进剂) -燃速 -燃烧表面
在线阅读 下载PDF
一种避免页迁移的混合内存页管理策略 被引量:1
14
作者 刘翠梅 杨璇 +1 位作者 贾刚勇 韩光洁 《小型微型计算机系统》 CSCD 北大核心 2019年第6期1318-1323,共6页
相变存储器(Phase-change Memory,PCM)具有非易失性、能耗低、密度大等诸多优点,将成为下一代主流存储器.然而,相变存储器的写操作速度慢以及写次数有限的特征限制其立马替代现有主流的双倍速率同步动态随机存储器(DDR系列).为了发挥两... 相变存储器(Phase-change Memory,PCM)具有非易失性、能耗低、密度大等诸多优点,将成为下一代主流存储器.然而,相变存储器的写操作速度慢以及写次数有限的特征限制其立马替代现有主流的双倍速率同步动态随机存储器(DDR系列).为了发挥两种存储介质各自的优势,目前主要采用混合内存的体系结构,该结构不仅包括新型的相变存储器同时还包括传统的动态随机存储器.针对混合内存结构,数据划分变得尤为重要,目前大多数划分算法采用页面迁移作为保障效率和损耗的手段.但是迁移需要消耗大量的处理器资源,同时导致大量不必要的写相变存储器的操作,降低混合内存系统的性能和寿命.为了减少迁移操作带来的效率损失,本文提出一种避免页迁移的混合内存页管理策略(PMP)提高混合内存系统的性能和寿命.该策略最大的优势在于提出了一种基于虚拟内存页的访存行为特征分析方法,能够高效准确的获取各页的访存行为,所以在系统运行过程中避免因页分配错误导致的页迁移操作.实验表明本文提出的避免页迁移的混合内存页管理策略(PMP)能够有效的提高混合内存系统的性能和寿命. 展开更多
关键词 相变存储器 双倍速率同步动态随机存储器 内存页管理 混合内存
在线阅读 下载PDF
合成孔径雷达实时成像转置存储器的两页式结构与实现 被引量:10
15
作者 卢世祥 韩松 王岩飞 《电子与信息学报》 EI CSCD 北大核心 2005年第8期1226-1228,共3页
该文介绍了合成孔径雷达实时成像处理器转置存储器的基本工作原理,讨论了转置存储器的两种主要结构:三页式结构和两页式结构,并指出了这两种结构各自的优缺点。重点介绍了两页式转置存储器结构的典型应用,给出了以双数据率同步动态内存(... 该文介绍了合成孔径雷达实时成像处理器转置存储器的基本工作原理,讨论了转置存储器的两种主要结构:三页式结构和两页式结构,并指出了这两种结构各自的优缺点。重点介绍了两页式转置存储器结构的典型应用,给出了以双数据率同步动态内存(DDRSDRAM)作为主存储器构成的两页式转置存储器的电路结构和实现结果。 展开更多
关键词 合成孔径雷达 转置存储器 三页式 两页式 双数据率同步动态内存
在线阅读 下载PDF
时间压缩复用和回波抵消的全双工数字传输技术 被引量:1
16
作者 赵海军 崔梦天 《计算机工程》 EI CAS CSCD 北大核心 2005年第5期216-218,共3页
分析了传统的双绞线在实现数字传输技术中的难点和缺点,提出了采用时间压缩复用和回波抵消技术的新的全双工数字传输技术。这两种技术仍基于传统的双绞线,不仅降低了数据传输的成本,更重要的是使得普通双绞线用户也能实现数据的数字传输。
关键词 双绞线用户 数字数据传输 时间压缩复用 凹波抵消 传输速率
在线阅读 下载PDF
宽带高速通信信号采集系统 被引量:3
17
作者 朱勤 刘翔宇 于红旗 《电子测量技术》 2018年第8期118-122,共5页
随着计算机技术的迅猛发展,高速数据采集系统被广泛应用到如雷达、宇航、通信等各类工程领域中。为了满足日益增长的带宽和速度需求,提出了一种宽带高速通信信号采集系统的设计。利用ADC10D1000QML的多路并行输出和双速率输出特性,可将... 随着计算机技术的迅猛发展,高速数据采集系统被广泛应用到如雷达、宇航、通信等各类工程领域中。为了满足日益增长的带宽和速度需求,提出了一种宽带高速通信信号采集系统的设计。利用ADC10D1000QML的多路并行输出和双速率输出特性,可将采集到的高速信号按照采样频率的1/4输出,降低了对接收端处理性能的要求;充分利用FPGA的并行运算能力和存储功能,解决高速并行输入与低速串行输出的矛盾。该系统包括高速数据采集单元、控制/处理单元和时钟发生单元等几个主要的子系统。给出了系统的总体设计方案和主要子系统的实现策略。测试并分析了高速数据采集单元的性能,实测结果显示本文设计的系统采集速度快、精度高且性能稳定。 展开更多
关键词 宽带信号 高速数据采集 现场可编程门阵列 双倍数据速率
在线阅读 下载PDF
基于FPGA的虚拟FIFO改进设计 被引量:5
18
作者 张玉平 叶圣江 《沈阳工业大学学报》 EI CAS 北大核心 2016年第3期298-303,共6页
为了降低网络接口缓存设计的开发难度和复杂度,对现有基于FPGA的DDR2虚拟FIFO设计进行了改进.提出了以FPGA(EP4CGX150F672)为核心、DDR2(MT47H128M16RT-25E)为数据缓存、采用Qsys系统互联及IPCORE辅助搭建设计的改进方案,实现了DVB-IP分... 为了降低网络接口缓存设计的开发难度和复杂度,对现有基于FPGA的DDR2虚拟FIFO设计进行了改进.提出了以FPGA(EP4CGX150F672)为核心、DDR2(MT47H128M16RT-25E)为数据缓存、采用Qsys系统互联及IPCORE辅助搭建设计的改进方案,实现了DVB-IP分组TS流的快速缓存,平滑IP网络抖动,避免了数据码流丢失和延迟过大的问题.该设计方案在降低传统设计难度和复杂度的背景下,具有良好的存储器兼容性,同时具有系统资源丰富、容量大、成本低和开发周期短等优点,在众多DVB行业的设备中使用后效果良好. 展开更多
关键词 现场可编程门阵列 双倍速率 先入先出队列 系统互联 知识产权核 网络抖动 码流 节目参考时钟
在线阅读 下载PDF
列控车载设备测速测距同步表决技术研究 被引量:2
19
作者 张淼 杨志杰 +1 位作者 莫小凡 郑理华 《铁道标准设计》 北大核心 2022年第1期156-160,共5页
为研究列控车载设备测速测距安全平台的同步表决技术,提出一种速度和距离的同步表决方法。以3个测速测距处理周期为任务组成循环队列,设计了软件任务级同步机制。设定差异限制条件来完成列车运行速度和走行距离的表决,根据表决结果在规... 为研究列控车载设备测速测距安全平台的同步表决技术,提出一种速度和距离的同步表决方法。以3个测速测距处理周期为任务组成循环队列,设计了软件任务级同步机制。设定差异限制条件来完成列车运行速度和走行距离的表决,根据表决结果在规定周期内判定单系的表决状态:当表决状态为初始化态时,赋初始值输出;当表决状态为故障态时,赋默认值输出;当表决状态为正常态或转换态时,分别采用内插和外推法、最小二乘拟合法和最大速度法表决输出。利用实验室测速测距平台,以列车运行过程中加速度变化点为研究对象,建立算法模型和仿真对比分析。研究结果表明:系统在任务级同步的基础上,利用表决条件能有效判定表决状态,提出的内插和外推表决输出算法能在满足安全需求条件基础上,得到精度更高的计算结果。 展开更多
关键词 同步处理 数据表决 列控系统 车载设备 测速测距 二乘二取二 内插和外推
在线阅读 下载PDF
单晶硅受照热中子注量率的双箔活化法测量研究
20
作者 王云波 操节宝 +1 位作者 邹鹏 吴清丽 《原子能科学技术》 EI CAS CSCD 北大核心 2019年第4期728-733,共6页
由于活化箔材料和单晶硅目标核素的活化截面随中子能量的变化曲线形状不同,导致等效2 200 m/s热中子注量率的活化箔法确定值与单晶硅目标活化率的对应值存在一定的偏差。为研究活化截面的变化差异对测量的影响,对热中子活化截面均服从1/... 由于活化箔材料和单晶硅目标核素的活化截面随中子能量的变化曲线形状不同,导致等效2 200 m/s热中子注量率的活化箔法确定值与单晶硅目标活化率的对应值存在一定的偏差。为研究活化截面的变化差异对测量的影响,对热中子活化截面均服从1/v规律,但共振积分和2 200 m/s热中子活化截面的比值相差较大的Zr箔和CoAl箔进行了测量比较。结果表明,由于超热中子对前者的活化率贡献更大,导致Zr箔确定的值明显高于CoAl箔的值,活化截面的变化差异对测量结果有显著影响。为消除该影响,采用通过两种活化箔确定的值和Stoughton-Halperin约定关系式建立方程组的方法,确定了与单晶硅目标活化率对应的等效2 200 m/s热中子注量率。 展开更多
关键词 单晶硅 等效2200m/s热中子注量率 双箔活化法 活化截面
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部