期刊文献+
共找到75篇文章
< 1 2 4 >
每页显示 20 50 100
基于不同总线协议的DMA控制器研究进展
1
作者 任小龙 杨延飞 +4 位作者 王立涵 严登辉 张浩 李飞飞 李连碧 《半导体技术》 北大核心 2025年第2期117-126,共10页
随着计算机技术的飞速发展,对大规模数据传输和处理效率的要求越来越高。直接存取存储(DMA)控制允许设备和存储器之间直接进行高速数据传输,有效提升了数据传输效率,因而得到广泛的研究。综述了基于不同总线架构的DMA控制器的研究进展... 随着计算机技术的飞速发展,对大规模数据传输和处理效率的要求越来越高。直接存取存储(DMA)控制允许设备和存储器之间直接进行高速数据传输,有效提升了数据传输效率,因而得到广泛的研究。综述了基于不同总线架构的DMA控制器的研究进展。首先,在分析传统中央处理器(CPU)传输数据局限性的基础上,阐述了DMA控制器与总线结合的重要性。其次,重点探讨了基于高级微控制器总线架构(AMBA)和高速外设部件互连标准(PCIe)两种常用总线协议的DMA控制器的研究进展,从频率、传输速率、功耗等方面进行性能比较和分析总结,并在此基础上展望了未来基于这两种总线协议的DMA技术的发展方向。最后,介绍了基于其他总线协议的DMA控制器的研究进展,在分析其性能优势的基础上为新型DMA控制器设计提供新思路。 展开更多
关键词 直接存取存储(dma)控制器 高级微控制器总线架构(AMBA) 高级高性能总线(AHB) 高级可拓展接口(AXI)总线 高速外设部件互连标准(PCIe)总线 CoreConnect总线 片内总线(ICB)
在线阅读 下载PDF
广域抗损高吞吐URDMA技术
2
作者 段晓东 陆璐 +3 位作者 孙滔 李志强 杨红伟 杜宗鹏 《中兴通讯技术》 北大核心 2024年第6期23-30,共8页
随着国家“东数西算”战略实施以及智算、超算业务的快速发展,海量数据广域传输需求不断增多。提出一种广域抗损高吞吐超远程直接内存访问(URDMA)技术方案,通过对传输控制协议/互联网协议(TCP/IP)协议栈的完全卸载,消除中央处理器(CPU)... 随着国家“东数西算”战略实施以及智算、超算业务的快速发展,海量数据广域传输需求不断增多。提出一种广域抗损高吞吐超远程直接内存访问(URDMA)技术方案,通过对传输控制协议/互联网协议(TCP/IP)协议栈的完全卸载,消除中央处理器(CPU)对网络高吞吐性能的限制。采用拥塞控制、丢包恢复、丢包重传等技术增强标准第2代基于融合以太网的远程直接内存访问(RoCEv2)协议,使其在广域有损网络下保持高吞吐性能。测试结果表明,在往返时延(RTT)时延为20 ms、丢包率0.1%的网络环境下,TCP协议吞吐性能仅为0.02 Gbit/s,标准RoCEv2性能接近为0,URDMA协议吞吐性能为88.26 Gbit/s;当RTT时延增加到80 ms时,TCP和RoCEv2协议吞吐基本衰减为0,URDMA协议吞吐性能为83.12 Gbit/s,仍然保持较高的性能。 展开更多
关键词 广域抗损高吞吐 数据快递 远程直接内存访问 RoCEv2
在线阅读 下载PDF
基于PCIeDMA缓冲池的流量控制协议
3
作者 黄双双 郝一太 罗伟杰 《通信电源技术》 2024年第3期16-18,共3页
随着航空电子的发展,机载计算机对通信性能提出了更高的要求。PCIe总线的直接存储器存取(Direct Memory Access,DMA)通信方式凭借高吞吐量、低时延及低中央处理器(Central Processing Unit,CPU)占用率等优势,广泛应用于嵌入式计算机通... 随着航空电子的发展,机载计算机对通信性能提出了更高的要求。PCIe总线的直接存储器存取(Direct Memory Access,DMA)通信方式凭借高吞吐量、低时延及低中央处理器(Central Processing Unit,CPU)占用率等优势,广泛应用于嵌入式计算机通信。在复杂网络拓扑的PCIe架构中,由于通信节点接收数据和发送数据的协议差异或中间介质差异,导致入向流量和出向流量速率不匹配,造成数据缺失。因此,文章设计了一种基于PCIeDMA缓冲池的流量控制协议,以控制模块间的通信流量。利用多级缓冲技术,在节点中配置环形缓冲池,可回收利用总线空间。利用同步互斥技术为高速数据转发争取时间,避免了多节点设备转发数据出现滞后性和数据缺失问题。 展开更多
关键词 PCIE 直接存储器存取(dma) 多级缓冲 同步互斥
在线阅读 下载PDF
MCS-DMA:一种面向SoC内DMA传输的内存控制器优化设计 被引量:6
4
作者 黄侃 佟冬 +2 位作者 刘洋 杨寿贵 程旭 《电子学报》 EI CAS CSCD 北大核心 2010年第3期598-604,共7页
当前主流片上总线协议——AHB存在访存带宽利用率较低的问题.本文基于SoC内DMA传输较多的特点,提出一种新的优化设计:在内存控制器内部增加MCS-DMA模块,并通过驱动程序将MCS-DMA模块与目标DMA传输绑定.一方面实现数据预取,提升了单个DM... 当前主流片上总线协议——AHB存在访存带宽利用率较低的问题.本文基于SoC内DMA传输较多的特点,提出一种新的优化设计:在内存控制器内部增加MCS-DMA模块,并通过驱动程序将MCS-DMA模块与目标DMA传输绑定.一方面实现数据预取,提升了单个DMA传输时的总线带宽利用率;另一方面使访存请求在内存控制器内部流水化完成,提升多个DMA并发时的总线带宽利用率.将该设计应用到北大众志SKSoC后,单个DMA传输时的总线带宽利用率提升至100%,多个DMA并发时的总线带宽利用率从33.3%提升至85.5%,而芯片的设计面积仅增加2.9%. 展开更多
关键词 系统芯片 内存控制器 直接内存访问
在线阅读 下载PDF
基于PCIE驱动程序的数据传输卡DMA传输 被引量:16
5
作者 李晃 巩峰 陈彦化 《电子科技》 2014年第1期117-120,共4页
为提高数据传输速度,研制了一套基于PCIE接口的数据发送和接收系统。该系统主要由4部分组成:数据发送卡、数据接收卡、PCIE驱动程序以及上位机应用程序。文中介绍了数据传输卡的基本原理和构成,重点研究了在Windows XP系统下利用WinDri... 为提高数据传输速度,研制了一套基于PCIE接口的数据发送和接收系统。该系统主要由4部分组成:数据发送卡、数据接收卡、PCIE驱动程序以及上位机应用程序。文中介绍了数据传输卡的基本原理和构成,重点研究了在Windows XP系统下利用WinDriver开发PCIE设备驱动程序的主要步骤、DMA数据传输的实现和中断响应的处理。经测试,该数据传输系统比较稳定,开发的驱动程序可以实现数据的高速传输。 展开更多
关键词 PCI Express(PCIE) WINDRIVER 驱动 直接内存访问(dma)
在线阅读 下载PDF
一种用于图像加速的DMA2D控制器 被引量:4
6
作者 王磊 王鑫 +2 位作者 王绍权 闫维高 齐贺飞 《半导体技术》 CAS 北大核心 2022年第7期564-569,共6页
随着片上系统(SoC)规模的不断增大,直接内存存取(DMA)控制器的功能也越来越完善,但目前对DMA控制器用于图像处理方面的理论研究和实现方法却鲜有报道。为了提高液晶屏(LCD)图像的刷新速度并降低内核的资源占用,提出了一种用于图像数据... 随着片上系统(SoC)规模的不断增大,直接内存存取(DMA)控制器的功能也越来越完善,但目前对DMA控制器用于图像处理方面的理论研究和实现方法却鲜有报道。为了提高液晶屏(LCD)图像的刷新速度并降低内核的资源占用,提出了一种用于图像数据处理的二维DMA(DMA2D)控制器。该控制器基于先进高性能总线(AHB)完成数据传输,支持多种RGB图像输入输出格式并且能够进行两层图像的混合处理运算。对DMA2D的技术和工作原理进行分析,提出了较为完善的DMA2D控制器的设计方案。后端设计基于28 nm工艺库,测试结果表明,DMA2D控制器的工作频率可达到180 MHz,面积仅为400μm×500μm,相比于通用DMA控制器,其面积减小约69%,功耗仅为2.97 mW。DMA2D控制器加速启用后,速度提升约60%,数据传输速度可达330 MiB/s,显著提高了液晶屏的图像刷新速度。 展开更多
关键词 直接内存存取(dma) 先进高性能总线(AHB)协议 物理设计 片上系统(SoC) 图像加速
在线阅读 下载PDF
数据处理单元赋能的智算中心网络拥塞控制机制
7
作者 陈锦前 郭少勇 +2 位作者 刘畅 亓峰 邱雪松 《通信学报》 北大核心 2025年第2期1-17,共17页
针对智算中心集群间交互频繁造成网络拥塞频发导致智能业务实时性难以保障的问题,以数据处理单元(DPU)为核心载体构建了深度强化学习算法驱动的拥塞控制模型,利用剪枝与量化融合的方式对模型进行压缩,并通过知识蒸馏方法生成高效梯度增... 针对智算中心集群间交互频繁造成网络拥塞频发导致智能业务实时性难以保障的问题,以数据处理单元(DPU)为核心载体构建了深度强化学习算法驱动的拥塞控制模型,利用剪枝与量化融合的方式对模型进行压缩,并通过知识蒸馏方法生成高效梯度增强决策树,实现调速动作与网络实时状态的精准匹配。仿真结果表明,所提机制在泛化能力和控制效果方面均优于现有方法,在多个压力测试场景中提升网络有效吞吐率与公平性指标JAIN10.8%和8.9%以上,降低P99端到端时延与丢包率17.31%和11.47%以上,降低并行计算场景下数据流传输任务完成时间11.23%以上,且具备应对网络状态突变的快速响应能力。 展开更多
关键词 拥塞控制 多智能体深度强化学习 智算中心网络 远程直接内存访问网络 数据处理单元
在线阅读 下载PDF
EDMA数据传输方式在视频图像处理系统中的应用 被引量:3
8
作者 陈振娇 徐新宇 张猛华 《电子与封装》 2015年第4期28-31,共4页
为解决视频图像处理系统中图像数据量大且对实时性要求高的问题,设计以TMS320C6713为核心的实时视频图像处理系统,利用EDMA控制器实现图像数据的高速传输。着重阐述了EDMA的实现方法及其软件的设计,采用乒乓缓冲技术协调数据搬移与CPU... 为解决视频图像处理系统中图像数据量大且对实时性要求高的问题,设计以TMS320C6713为核心的实时视频图像处理系统,利用EDMA控制器实现图像数据的高速传输。着重阐述了EDMA的实现方法及其软件的设计,采用乒乓缓冲技术协调数据搬移与CPU数据处理的节奏,从而满足了视频图像处理系统的高速实时性要求。 展开更多
关键词 TMS320C6713 Edma 乒乓缓冲
在线阅读 下载PDF
DSP的DMA通道在高速图像处理系统中的应用 被引量:2
9
作者 袁胜春 向健勇 杜奇 《电子工程师》 2003年第12期4-6,共3页
以高速数字信号处理器ADSP 21060和复杂可编程逻辑器件ACEX EP1K100构成的高速数字图像信号处理器为例,简要介绍了主机ACEX EP1K100与ADSP 21060的直接存储器访问(DMA)。调试结果表明,文中提出的设计方法可以让处理器内核从繁重的图像... 以高速数字信号处理器ADSP 21060和复杂可编程逻辑器件ACEX EP1K100构成的高速数字图像信号处理器为例,简要介绍了主机ACEX EP1K100与ADSP 21060的直接存储器访问(DMA)。调试结果表明,文中提出的设计方法可以让处理器内核从繁重的图像数据搬移工作中解脱出来,让数字信号处理器专心从事图像处理算法工作,显著地提高了系统的并行处理性能。 展开更多
关键词 DSP dma通道 图像处理 数字信号处理器 复杂可编程逻辑器件 直接存储器访问
在线阅读 下载PDF
DMA块传输方式在单片机系统中的应用
10
作者 石磊 夏秀营 《煤炭技术》 CAS 2003年第2期74-76,共3页
介绍的DMA硬件电路是基于单片机系统设计的 ,是以字块传输方式与高速A/D接口的 ;
关键词 直接存储器存取方式 单片机 dma 字块传输方式 数字式磁通表
在线阅读 下载PDF
基于DMA传输方式的SDRAM控制器的设计与实现 被引量:3
11
作者 顾峰 《舰船电子对抗》 2009年第2期108-111,共4页
在简单介绍同步动态随机存储器(SDRAM)的基础上,提出了一种基于直接存储器读取(DMA)传输方式的SDRAM控制器,详细介绍了DMA控制器和SDRAM控制器的设计,并说明了其现场可编程门阵列(FPGA)实现后的性能。
关键词 直接存储器读取传输 同步动态随机存储控制器 现场可编程门阵列
在线阅读 下载PDF
1MPC8280的AAL2适配与DMA通道驱动软件的实现
12
作者 邵凯 梁燕 黄俊 《国外电子元器件》 2008年第3期59-61,共3页
在TD-SCDMA网络中,ATM适配层采用AAL5和AAL2处理ATM数据。由于目前大部分网络处理器都只支持AAL5的适配,不适合TD网络测试仪的应用。本文介绍了TD-SCDMA网络测试仪中基于PowerPC8280的ATM数据采集与DMA传输的实现方案,重点说明了AAL2适... 在TD-SCDMA网络中,ATM适配层采用AAL5和AAL2处理ATM数据。由于目前大部分网络处理器都只支持AAL5的适配,不适合TD网络测试仪的应用。本文介绍了TD-SCDMA网络测试仪中基于PowerPC8280的ATM数据采集与DMA传输的实现方案,重点说明了AAL2适配以及利用PCI的DMA传输完成上层应用与底层硬件的数据交互。实际应用表明,文中提出的数据采集卡能够正确处理ATM协议的AAL2适配和DMA传输。 展开更多
关键词 MPC8280 ATM适配层2(AAL2) TD-SCdma 直接内存存取(dma)
在线阅读 下载PDF
基于EDMA实现TMS320C64X与FPGA的数据传输 被引量:2
13
作者 顾永红 《信息化研究》 2012年第4期61-63,74,共4页
结合TMS320C64XDSP+FPGA信号处理平台,简述了TMS320C64XDSP的硬件结构,重点介绍直接存储器访问(EDMA)的硬件结构和配置方法。数据经现场可编程门阵列(Field-Programmable Gate Array,FPGA)及DSP外部存储器接口(EMIF)由EDMA传输到数字信... 结合TMS320C64XDSP+FPGA信号处理平台,简述了TMS320C64XDSP的硬件结构,重点介绍直接存储器访问(EDMA)的硬件结构和配置方法。数据经现场可编程门阵列(Field-Programmable Gate Array,FPGA)及DSP外部存储器接口(EMIF)由EDMA传输到数字信号处理器(DSP)片内,传输过程不需要CPU干预,并且采用乒乓缓冲结构,CPU同时可以进行数据处理,提高了数据传输、处理的速度,保证了实时性。 展开更多
关键词 数字信号处理器(TMS320C64X DSP) 增强型直接存储器访问 外部存储器接口 现场可编程门阵列 乒乓缓冲
在线阅读 下载PDF
一种基于FPGA的PCIe总线及其DMA的设计方法 被引量:9
14
作者 陈刚 张京 唐建 《兵工自动化》 2014年第5期75-77,共3页
为实现PCIe总线的DMA功能,根据Xilinx的PCIe IP核以及相关参考例程,介绍一种PCIe总线及其DMA功能的设计方法。硬件验证与测试表明:该设计具有较高的带宽,DMA读、写带宽可分别达到554 MB/s和881 MB/s,目前已在实际工程中尤其是在高速数... 为实现PCIe总线的DMA功能,根据Xilinx的PCIe IP核以及相关参考例程,介绍一种PCIe总线及其DMA功能的设计方法。硬件验证与测试表明:该设计具有较高的带宽,DMA读、写带宽可分别达到554 MB/s和881 MB/s,目前已在实际工程中尤其是在高速数据采集系统中得到广泛应用。 展开更多
关键词 现场可编程门阵列 PCIe总线 直接存储器访问 赛灵斯
在线阅读 下载PDF
基于TMS320C6713B的EDMA实时数据流传输 被引量:5
15
作者 滕小波 耿相铭 武丽帅 《信息技术》 2009年第3期47-50,共4页
结合TMS320C6713BDSP和CPLD数据采集平台,简述了C6713BDSP的硬件结构,重点介绍了增强型直接存储器访问(EDMA)的硬件结构和配置方法。数据经CPLD及DSP外部存储器接口(EMIF)由EDMA传输到DSP片内,传输过程不需要CPU干预,并且采用乒乓缓冲结... 结合TMS320C6713BDSP和CPLD数据采集平台,简述了C6713BDSP的硬件结构,重点介绍了增强型直接存储器访问(EDMA)的硬件结构和配置方法。数据经CPLD及DSP外部存储器接口(EMIF)由EDMA传输到DSP片内,传输过程不需要CPU干预,并且采用乒乓缓冲结构,CPU同时可以进行数据处理,提高了数据传输、处理的速度,保证了实时性。 展开更多
关键词 TMS320C6713B DSP Edma EMIF CPLD 乒乓缓冲
在线阅读 下载PDF
ISP1581 DMA方式的实现
16
作者 刘如民 史小军 +1 位作者 朱为 堵国梁 《电子器件》 EI CAS 2006年第2期595-597,共3页
系统阐述了ISP1581的硬件连接、固件编程和DMA接口控制方法,通过关键寄存器设置以及精确地时序逻辑控制,找到了提高该接口芯片数据传输速度的软硬件途径,使ISP1581达到了其最高传输速度25.6Mbyt/s,在安检设备中达到了令人非常满意的效果。
关键词 ISP1581 dma(direct memory access)
在线阅读 下载PDF
基于FPGA的PCIe总线接口的DMA控制器的设计 被引量:22
17
作者 王之光 高清运 《电子技术应用》 2018年第1期9-12,共4页
采用Altera公司FPGA提供的PCIe PHY IP和Synopsys公司提供的PCIe Core IP提出了一种PCIe总线接口的DMA控制器的实现方法,并搭建了4通道的PCIe传输系统。利用Synopsys VIP验证环境对系统进行了仿真验证,利用Altera Stratix V EX系列FPGA... 采用Altera公司FPGA提供的PCIe PHY IP和Synopsys公司提供的PCIe Core IP提出了一种PCIe总线接口的DMA控制器的实现方法,并搭建了4通道的PCIe传输系统。利用Synopsys VIP验证环境对系统进行了仿真验证,利用Altera Stratix V EX系列FPGA搭建平台进行了实际传输验证,验证了数据读写的正确性,在进行DMA读写事务操作时总线带宽峰值分别达到了1 547 MB/s和1 607 MB/s,能满足大部分实际应用中对数据传输的速率要求。 展开更多
关键词 PCIE 可编程逻辑阵列 直接存储器存取 IP
在线阅读 下载PDF
基于CoreConnect总线的DMA控制器设计 被引量:7
18
作者 吴思博 于宗光 《半导体技术》 CAS 北大核心 2020年第1期31-36,共6页
随着片上系统(SOC)规模的不断增大,各外部设备之间大量数据的交互问题成为芯片系统提高性能的瓶颈。提出了一种基于CoreConnect总线架构的直接内存存取(DMA)高速数据传输系统设计方法,并给出了一种较为完善的DMA控制器设计方案。根据DM... 随着片上系统(SOC)规模的不断增大,各外部设备之间大量数据的交互问题成为芯片系统提高性能的瓶颈。提出了一种基于CoreConnect总线架构的直接内存存取(DMA)高速数据传输系统设计方法,并给出了一种较为完善的DMA控制器设计方案。根据DMA在数据传输应用中的特性,减小了外部设备之间数据大量交互对CPU产生的负担,同时解决了处理器内部总线(PLB)上128 bit数据与片上外围总线(OPB)上32 bit数据之间的传输问题,实现PLB与OPB上外部设备之间数据的双向传输。最后给出了相应的功能仿真结果与现场可编程门阵列(FPGA)验证结果。 展开更多
关键词 片上系统(SOC) 直接内存存取(dma)控制器 CoreConnect总线架构 多通道 数据传输
在线阅读 下载PDF
A High Speed DMA Transaction Method for PCI Express Devices 被引量:6
19
作者 Bo Li Yu Peng +1 位作者 Da-Tong Liu Xi-Yuan Peng 《Journal of Electronic Science and Technology of China》 2009年第4期380-384,共5页
A novel PCI Express (peripheral component interconnection express) direct memory access (DMA) transaction method using bridge chip PEX 8311 is proposed. Furthermore, a new method on optimizing PC1 Express DMA tran... A novel PCI Express (peripheral component interconnection express) direct memory access (DMA) transaction method using bridge chip PEX 8311 is proposed. Furthermore, a new method on optimizing PC1 Express DMA transaction through improving both bus-efficiency and DMA-effieiency is presented. A finite state machine (FSM) responding for data and address cycles on PCI Express bus is introduced, and a continuous data burst is realized, which greatly promote bus-efficiency. In software design, a driver framework based on Windows driver model (WDM) and three DMA optimizing options for the proposed PCI Express interface are presented to improve DMA-efficiency. Experiments show that both read and write hardware transaction speed in this paper exceed PCI theoretical maximum speed (133 MBytes/s). 展开更多
关键词 Bus-efficiency dma-efficieney direct memory access (dma PCI Express.
在线阅读 下载PDF
BOOM-KV:基于RDMA的高性能NVM键值数据库
20
作者 李文捷 蒋德钧 +1 位作者 熊劲 包云岗 《高技术通讯》 CAS 2023年第1期29-41,共13页
随着英特尔傲腾数据中心持久化内存模块(DCPMM)开始进入市场以及远程直接内存访问(RDMA)硬件成本的降低,设计融合非易失性内存(NVM)和RDMA的键值(KV)数据库面临新的机遇和挑战。构建基于NVM和RDMA的KV数据库的关键在于设计一个高效的通... 随着英特尔傲腾数据中心持久化内存模块(DCPMM)开始进入市场以及远程直接内存访问(RDMA)硬件成本的降低,设计融合非易失性内存(NVM)和RDMA的键值(KV)数据库面临新的机遇和挑战。构建基于NVM和RDMA的KV数据库的关键在于设计一个高效的通信协议。遗憾的是,现有工作或采用NVM不感知的RDMA协议,或采用低效的NVM感知的RDMA协议,这导致它们无法最大化KV数据库的性能。本文提出了BOOM协议——一种新型的NVM感知的RDMA协议。相较于NVM不感知的协议,BOOM协议允许直接对远端NVM进行RDMA操作,消除了冗余的数据拷贝;相较于现有的NVM感知的协议,它可以显著减少元数据请求,降低KV请求的端对端延迟。在BOOM协议的基础上构建了BOOM-KV,并针对服务端中央处理器(CPU)利用率和宕机持久化等问题进一步进行优化。将BOOM-KV与最新的研究成果进行对比,结果表明,BOOM-KV能显著降低请求延迟,其中PUT延迟最大降低了42%,GET延迟最大降低了41%,并且展现出良好的扩展性。 展开更多
关键词 非易失性内存(NVM) 远程直接内存访问(Rdma) 键值(KV)数据库
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部