期刊文献+
共找到135篇文章
< 1 2 7 >
每页显示 20 50 100
基于矢量信号处理的DVOR地面设备设计与验证
1
作者 郑金华 刘新宇 《现代导航》 2024年第6期407-410,416,共5页
由于卫星导航信号的脆弱性,多普勒甚高频全向信标(DVOR)仍然是一种重要的航空导航基础设施。针对传统DVOR集成度低、精度不高等缺点,设计了一种基于矢量信号处理技术的DVOR。发射机利用直接数字频率合成器(DDS)等技术实现多种调制信号... 由于卫星导航信号的脆弱性,多普勒甚高频全向信标(DVOR)仍然是一种重要的航空导航基础设施。针对传统DVOR集成度低、精度不高等缺点,设计了一种基于矢量信号处理技术的DVOR。发射机利用直接数字频率合成器(DDS)等技术实现多种调制信号的射频直接生成,在信号形成中提供射频(RF)实时控制回路,输出信号稳定,并保证多通道相位相干。利用高速模数转换器(ADC)直接RF采样进行监视器信号处理,提高系统完好性。经过测试表明,设备性能稳定,完全满足相关标准规范要求。 展开更多
关键词 多普勒甚高频全向信标 矢量信号处理 直接数字频率合成器 直接射频采样
在线阅读 下载PDF
基于改进混合式CORDIC算法的直接数字频率合成器设计 被引量:17
2
作者 张晓彤 辛茹 +1 位作者 王沁 李涵 《电子学报》 EI CAS CSCD 北大核心 2008年第6期1144-1148,共5页
提出一种新的面积优化的直接数字频率合成器设计方案.采用改进混合式CORDIC算法,通过削减旋转相位判断电路和乘法单元,改进和调整相位旋转误差,并利用简单的移位和加/减电路完成复杂的幅度修正,降低了电路复杂度,缩减了电路规模.结构上... 提出一种新的面积优化的直接数字频率合成器设计方案.采用改进混合式CORDIC算法,通过削减旋转相位判断电路和乘法单元,改进和调整相位旋转误差,并利用简单的移位和加/减电路完成复杂的幅度修正,降低了电路复杂度,缩减了电路规模.结构上采用流水线式多级循环迭代技术,实现移位和加/减电路的高度复用.实验结果表明本方法输出频谱杂散小于-70dB,并在运算速度和资源利用率上具有一定的优势.该设计已成功用于宽带网络SoC芯片的频率调制模块. 展开更多
关键词 直接数字频率合成器 混合式CORdIC 面积优化 多级循环迭代
在线阅读 下载PDF
一种4路内插CORDIC的14位吉赫兹DDS IP核 被引量:8
3
作者 刘马良 朱樟明 +1 位作者 郭旭龙 杨银堂 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2013年第6期62-66,共5页
直接数字频率合成器由于具有快速的频率转换时间和极高的频率分辨率,已得到了广泛的应用,但输出带宽较窄和杂散抑制较差一直是制约直接数字频率合成器输出信号质量的关键因素.基于改进的CORDIC相位幅度映射技术,采用4级流水线结构的相... 直接数字频率合成器由于具有快速的频率转换时间和极高的频率分辨率,已得到了广泛的应用,但输出带宽较窄和杂散抑制较差一直是制约直接数字频率合成器输出信号质量的关键因素.基于改进的CORDIC相位幅度映射技术,采用4级流水线结构的相位累加器,设计了一种4路内插CORDIC结构的14位高速直接数字频率合成器IP核.与传统单路CORDIC结构相比,时钟采样频率是原来的4倍,能有效提高输出信号的无杂散动态范围,并降低电路的复杂度和面积.验证结果表明,当采样时钟频率为1GHz、频率分辨率为0.23Hz、输出频率为82MHz时,无杂散动态范围为86.7dBc,基于0.18μm 1P6M CMOS工艺所实现的IP核有效面积为1.33mm2,能嵌入式应用于高精度宽频雷达、通讯系统的系统芯片. 展开更多
关键词 直接数字频率合成器 坐标旋转机算法 时钟内插 改进相位幅度映射 CMOS
在线阅读 下载PDF
基于非均匀采样模型的DDS相位截断杂散谱分析 被引量:5
4
作者 曹平 安琪 +1 位作者 唐世悦 陆增援 《电子与信息学报》 EI CSCD 北大核心 2006年第11期2182-2185,共4页
该文提出直接数字频率合成器(DDS)的非均匀采样模型,在此模型的基础上对DDS的相位截断频谱杂散进行了分析和计算,给出了一些重要的结论并指出了影响杂散特性一种较为准确的解释。同时给出了一种抑制相位截断噪音的方法。Matlab仿真结果... 该文提出直接数字频率合成器(DDS)的非均匀采样模型,在此模型的基础上对DDS的相位截断频谱杂散进行了分析和计算,给出了一些重要的结论并指出了影响杂散特性一种较为准确的解释。同时给出了一种抑制相位截断噪音的方法。Matlab仿真结果表明在一定条件下该方法能够有效抑制相位截断误差。 展开更多
关键词 直接数字频率合成器 相位截断 杂散噪音 非均匀采样
在线阅读 下载PDF
基于DDS的低相噪频率综合源设计 被引量:14
5
作者 谢仁宏 是湘全 《现代雷达》 CSCD 北大核心 2003年第12期41-43,共3页
分析了相位累加器截断、波形ROM有限字长、DAC等对直接数字频率合成器 (DDS)相位噪声的影响 ,得出了DDS芯片本身对输出信号相位噪声影响很小的结论。给出了采用AD985 4芯片构成的低相噪频率综合源的硬件组成以及系统实测的相位噪声、杂... 分析了相位累加器截断、波形ROM有限字长、DAC等对直接数字频率合成器 (DDS)相位噪声的影响 ,得出了DDS芯片本身对输出信号相位噪声影响很小的结论。给出了采用AD985 4芯片构成的低相噪频率综合源的硬件组成以及系统实测的相位噪声、杂散技术指标。 展开更多
关键词 ddS 直接数字频率合成 相位噪声 相位截断 杂散频谱 频率综合源
在线阅读 下载PDF
一种能改善DDS输出精度的技术 被引量:4
6
作者 屈八一 米婕 +3 位作者 陈瑞洁 董绍峰 陈晓龙 周渭 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2018年第3期58-62,共5页
为改善直接数字式频率合成技术中存在对频率控制字取整造成的实际输出频率和拟产生频率有微小差异的问题.文中对直接数字式频率合成器中的相位累加过程进行了控制,实现了一种可输出精确频率的直接数字式频率合成技术.利用实际输出频率... 为改善直接数字式频率合成技术中存在对频率控制字取整造成的实际输出频率和拟产生频率有微小差异的问题.文中对直接数字式频率合成器中的相位累加过程进行了控制,实现了一种可输出精确频率的直接数字式频率合成技术.利用实际输出频率和理论频率之间的相位差变化特性优化设计控制过程.实验结果表明该技术方案有效,能将直接数字式频率合成技术中尾数频率的影响减小至1/104,而控制过程对输出信号的相位噪声和频率稳定度等指标几乎无影响. 展开更多
关键词 直接数字式频率合成 频率精度 频率合成器 小数频率控制字
在线阅读 下载PDF
一种基于0.35m工艺的高速混合旋转结构DDFS 被引量:3
7
作者 万书芹 季惠才 +3 位作者 于宗光 阮园 陈珍海 张凯虹 《固体电子学研究与进展》 CAS CSCD 北大核心 2009年第4期505-510,共6页
设计实现了一种基于CORDIC算法和乘法器的直接数字频率合成器。采用混合旋转算法实现相位幅度转换,最高工作频率达到400MHz。在算法级,将DDFS中需要执行的π/4旋转操作分成两次旋转完成,第一次旋转采用CORDIC算法,第二次旋转采用乘法器... 设计实现了一种基于CORDIC算法和乘法器的直接数字频率合成器。采用混合旋转算法实现相位幅度转换,最高工作频率达到400MHz。在算法级,将DDFS中需要执行的π/4旋转操作分成两次旋转完成,第一次旋转采用CORDIC算法,第二次旋转采用乘法器来完成,同时采用流水线结构来实现累加器,提高整体性能。在晶体管级,采用DPL(Double-pass-transistor logic)逻辑实现基本电路单元,减少延迟提高速度。经0.35μmCMOS工艺流片,在400MHz的工作频率下,输出信号在80MHz处,SFDR为76.47dB,整个芯片面积为3.4mm×3.8mm。 展开更多
关键词 直接数字频率合成 CORdIC算法 流水线设计 角度旋转
在线阅读 下载PDF
基于0.13μm CMOS工艺2GHz高速并行结构DDFS的设计 被引量:2
8
作者 万书芹 于宗光 +2 位作者 季惠才 张涛 陈珍海 《固体电子学研究与进展》 CAS CSCD 北大核心 2016年第6期452-456,476,共6页
设计实现了一种基于高速并行架构的直接数字频率合成器。核心模块相位幅度转换采用混合旋转算法实现,第一级采用CORDIC算法,预先计算旋转值;第二级采用乘法器,降低幅度计算的时钟周期。电路架构采用多路并行结构,同时采用交织采样算法... 设计实现了一种基于高速并行架构的直接数字频率合成器。核心模块相位幅度转换采用混合旋转算法实现,第一级采用CORDIC算法,预先计算旋转值;第二级采用乘法器,降低幅度计算的时钟周期。电路架构采用多路并行结构,同时采用交织采样算法来实现信号的采样,最高工作频率达到2GHz。经0.13μm 1P6M MIX Signal CMOS工艺流片,整个芯片面积为3.2mm×3.6mm。经测试在2GHz的工作频率下,输出信号在701 MHz处,窄带SFDR为86.35dB;输出信号在742 MHz处,宽带SFDR为52.01dB。 展开更多
关键词 直接数字频率合成 CORdIC算法 交织采样 角度旋转
在线阅读 下载PDF
一种改善DDS电路系统杂散方法研究 被引量:2
9
作者 高建栋 韩壮志 +1 位作者 何强 郭宝锋 《中国测试》 CAS 北大核心 2012年第6期71-74,100,共5页
针对直接数字频率合成器(DDS)电路系统输出杂散问题,分析DAC非线性对输出杂散的影响,在此基础上给出DDS电路系统杂散的来源模型。提出通过合理选择输出频段来减小DDS输出杂散的方案,并给出了仿真实例。实测结果验证了该方案可以有效地降... 针对直接数字频率合成器(DDS)电路系统输出杂散问题,分析DAC非线性对输出杂散的影响,在此基础上给出DDS电路系统杂散的来源模型。提出通过合理选择输出频段来减小DDS输出杂散的方案,并给出了仿真实例。实测结果验证了该方案可以有效地降低DDS输出杂散,对提高DDS电路输出信号的质量有很好的促进作用,在DDS电路设计方面具有指导意义。 展开更多
关键词 直接数字频率合成器 杂散抑制 dAC非理想性 AdIsimddS软件
在线阅读 下载PDF
基于DDS技术随钻测井仪发射电路研究 被引量:4
10
作者 刘升虎 邢亚敏 《西南石油大学学报(自然科学版)》 CAS CSCD 北大核心 2008年第6期161-164,共4页
设计了一种随钻电磁波电阻率测井仪的发射电路。在电磁波测井仪中,频率源是关键的部件,其性能的好坏直接影响着系统的整体性能。锁相式频率合成器以较高的频率精度、分辨率及频谱纯度得到广泛应用,但是当需要窄频率步进时,环路带宽需要... 设计了一种随钻电磁波电阻率测井仪的发射电路。在电磁波测井仪中,频率源是关键的部件,其性能的好坏直接影响着系统的整体性能。锁相式频率合成器以较高的频率精度、分辨率及频谱纯度得到广泛应用,但是当需要窄频率步进时,环路带宽需要降低,致使锁定时间变长,不能满足要求。而DDS(直接数字频率合成)的出现恰好可以弥补这一缺陷,利用高精度、低功耗的DDS芯片AD9850组成频率为2MHz和400kHz数字电路作为随钻测井仪发射源,使对相位和幅度的控制和调试更方便快捷,并设计出具体的电路,通过实验验证了此方案的可行性。 展开更多
关键词 ddS 随钻测量 低功耗 电磁波电阻率测井 频率稳定
在线阅读 下载PDF
DDS技术在高频电磁法仪器信号源中的应用 被引量:1
11
作者 朱凯光 林君 +1 位作者 王忠 占细雄 《吉林大学学报(信息科学版)》 CAS 2003年第1期10-12,共3页
分析了锁相环技术与直接数字频率合成技术的工作原理,提出了结合两种技术设计高频电磁法仪器信号源的方法。克服了以往单纯采用锁相环技术设计信号源时跳频时间长、频率准确度低的弱点,测试结果显示,该方法设计的信号源频率准确度高,到... 分析了锁相环技术与直接数字频率合成技术的工作原理,提出了结合两种技术设计高频电磁法仪器信号源的方法。克服了以往单纯采用锁相环技术设计信号源时跳频时间长、频率准确度低的弱点,测试结果显示,该方法设计的信号源频率准确度高,到小数点后两位,输出交、直流电压衰减小,达到信号源设计要求。 展开更多
关键词 高频电磁法仪器 信号源 ddS技术 锁相环 直接数字频率合成 设计方法 电磁感应原理
在线阅读 下载PDF
InP双异质结晶体管工艺ROM-Less架构14 GHz DDS 被引量:1
12
作者 张翼 李晓鹏 +4 位作者 张有涛 张敏 杨磊 CAI Zhi-kuang GUO Yu-feng 《微波学报》 CSCD 北大核心 2020年第6期24-28,37,共6页
介绍了采用ft/fmax为250/280 GHz的0.7μm InP双异质结晶体管工艺的14 GHz 8bit ROM-Less直接数字频率合成器。电路采用正弦加权非线性数模转换器实现了一种ROM-Less相幅转换,充分发挥了InP-DHBT技术在中大规模混合信号集成电路中的速... 介绍了采用ft/fmax为250/280 GHz的0.7μm InP双异质结晶体管工艺的14 GHz 8bit ROM-Less直接数字频率合成器。电路采用正弦加权非线性数模转换器实现了一种ROM-Less相幅转换,充分发挥了InP-DHBT技术在中大规模混合信号集成电路中的速度优势。为降低功耗,采用了简化的流水线相位累加器。在整个频率控制字范围内,测试得到的平均无杂散动态范围为24.8 dBc。该电路由2122个晶体管组成,功耗为2.4 W,其优值系数为5.83 GHz/W。 展开更多
关键词 直接数字频率合成器 InP双异质结晶体管 数模转换器 相位累加器
在线阅读 下载PDF
内嵌14位DAC的高速直接数字频率合成器的设计 被引量:1
13
作者 须自明 万书芹 +2 位作者 刘培林 陈珍海 于宗光 《中国电子科学研究院学报》 2011年第1期31-35,共5页
利用CORD IC算法实现相位幅度的转换;嵌入双路归零编码方式输出、电流源控制开关、14位DAC,成功设计了一种高速直接数字频率合成器。经0.18μm 6M2P CMOS工艺流片,芯片面积为4.19 mm×3.17 mm,在1 GHz的工作频率下,输出信号在98.6 ... 利用CORD IC算法实现相位幅度的转换;嵌入双路归零编码方式输出、电流源控制开关、14位DAC,成功设计了一种高速直接数字频率合成器。经0.18μm 6M2P CMOS工艺流片,芯片面积为4.19 mm×3.17 mm,在1 GHz的工作频率下,输出信号在98.6 MHz处,SFDR为68.39 dB。 展开更多
关键词 直接数字频率合成 CORdIC算法 数模转换 双路归零
在线阅读 下载PDF
基于非线性逼近法的QDDFS新构架 被引量:1
14
作者 赵占锋 周志权 乔晓林 《电子学报》 EI CAS CSCD 北大核心 2007年第1期1-3,共3页
本文将三角近似法和非线性逼近法相结合,提出了一种高压缩比的设计方案.并对该设计方案进行了详细的理论分析和参数优化,在16 bit的QDDFS系统中,压缩比达到了655.36∶1,并且无失真动态范围(SFDR)优于96dBc,最后给出了本方案的详细结构.
关键词 ddFS 三角近似法 非线性近似
在线阅读 下载PDF
基于DDS技术的交流信号发生器设计与实现 被引量:5
15
作者 谭磊 刘永富 《重庆科技学院学报(自然科学版)》 CAS 2009年第1期98-99,115,共3页
采用直接数字频率合成(DDS)技术产生信号,具有输出频率精确度高,控制调节方便等优点。介绍了DDS技术的基本原理,分析了如何应用DDS芯片AD9850、单片机以及运算放大器设计交流信号发生器。
关键词 直接数字频率合成 信号发生器 单片机
在线阅读 下载PDF
基于 DDS和 DSP的快速跳频通信信号源的设计 被引量:1
16
作者 周芸 刘连敏 路青起 《弹箭与制导学报》 CSCD 北大核心 2004年第3期88-89,共2页
利用数字信号处理器DSP控制DDS芯片来实现快速跳频通信信号源,具有简单方便、低成本的特点,可以直接产生200MHz以下的跳频信号。
关键词 ddS dSP 数字信号处理器 通信信号源 跳频通信
在线阅读 下载PDF
基于DDS Ramped FSK技术的机车信号测试系统设计 被引量:4
17
作者 杨进 杨城 《电子器件》 CAS 北大核心 2015年第4期831-834,共4页
为了解决目前通用机车信号环线发送器系统复杂、价格贵,便携式机车信号发送器精度和可靠性低等问题,采用DDS Ramped FSK技术设计了一种机车信号测试系统,该系统可模拟18信息、UM71和ZPW2000移频轨道电路的信号,通过上位机控制该系统输... 为了解决目前通用机车信号环线发送器系统复杂、价格贵,便携式机车信号发送器精度和可靠性低等问题,采用DDS Ramped FSK技术设计了一种机车信号测试系统,该系统可模拟18信息、UM71和ZPW2000移频轨道电路的信号,通过上位机控制该系统输出不同的载频和低频编码Ramped FSK信号,减小了对邻近信号设备的干扰,便于车载设备解调。该系统结构简单,输出信号稳定可靠。 展开更多
关键词 机车信号 过渡频移键控(Ramped FSK) 直接数字同步(ddS) 移频轨道电路
在线阅读 下载PDF
基于DDS的PD雷达中运动补偿算法及实现 被引量:3
18
作者 欧建平 王国帆 《现代雷达》 CSCD 北大核心 2020年第6期52-56,共5页
针对线性调频(LFM)体制雷达中目标的运动会造成一维距离像的时移问题,提出了利用LFM信号的时延-多普勒耦合特性,在中频混频时额外增加多普勒耦合项,用现场可编程门阵列的直接数字式频率合成器(DDS)核实现运动补偿的方法。首先,对运动目... 针对线性调频(LFM)体制雷达中目标的运动会造成一维距离像的时移问题,提出了利用LFM信号的时延-多普勒耦合特性,在中频混频时额外增加多普勒耦合项,用现场可编程门阵列的直接数字式频率合成器(DDS)核实现运动补偿的方法。首先,对运动目标的线性调频回波信号建立了模型;然后,基于该回波模型推导了运动补偿时需增加的多普勒耦合项,DDS的控制字公式;最后,针对该理论进行了仿真和实验。仿真和实验结果表明:采用该方法进行运动补偿后的积累峰值分别提高了3.66 dB和2.68 dB,旁瓣抑制比分别提高了7 dB和5.92 dB,因而该方法有效且可用。 展开更多
关键词 运动补偿 线性调频 多普勒耦合 直接数字式频率合成器
在线阅读 下载PDF
基于DDFS的程控音频仪器测试信号源设计 被引量:1
19
作者 张仁民 钱莹晶 李健 《电子设计工程》 2013年第7期55-58,共4页
文中介绍一种基于DDFS(直接频率合成)技术的可编程音频仪器测试信号源设计。该系统采用单片机作为控制器,以FPGA(现场可编程门阵列)作为信号源的主要平台,利用DDFS技术产生一个按指数衰减的频率可调正弦衰减信号。测试结果表明,该系统... 文中介绍一种基于DDFS(直接频率合成)技术的可编程音频仪器测试信号源设计。该系统采用单片机作为控制器,以FPGA(现场可编程门阵列)作为信号源的主要平台,利用DDFS技术产生一个按指数衰减的频率可调正弦衰减信号。测试结果表明,该系统产生的信号其幅度可以按指数规律衰减;其频率可以在1~4 KHz频率范围内按1 Hz步长步进。可以方便的用于测试音频仪器设备的放大和滤波性能。 展开更多
关键词 直接频率合成 音频 现场可编程门阵列 放大器 滤波器
在线阅读 下载PDF
基于CORDIC算法的高速直接数字频率合成技术的ASIC实现 被引量:2
20
作者 张进 苏凯雄 《现代电子技术》 2005年第12期103-105,共3页
文章主要分析了如何利用基于矢量旋转的CORDIC(CoordinationRotationDigitalComputer)算法实现高速高精度的直接数字频率合成技术(DDS)。首先推导了CORDIC算法产生正余弦信号的实现过程,然后给出了在FPGA中设计数控振荡器(NCO)的顶层电... 文章主要分析了如何利用基于矢量旋转的CORDIC(CoordinationRotationDigitalComputer)算法实现高速高精度的直接数字频率合成技术(DDS)。首先推导了CORDIC算法产生正余弦信号的实现过程,然后给出了在FPGA中设计数控振荡器(NCO)的顶层电路结构,并根据算法特点在设计中引入流水线结构设计。 展开更多
关键词 直接数字频率合成(ddS) CORdIC算法 现场可编程门阵列(FPGA) 数控振荡器(NCO)
在线阅读 下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部