期刊文献+
共找到86篇文章
< 1 2 5 >
每页显示 20 50 100
基于非线性逼近法的QDDFS新构架 被引量:1
1
作者 赵占锋 周志权 乔晓林 《电子学报》 EI CAS CSCD 北大核心 2007年第1期1-3,共3页
本文将三角近似法和非线性逼近法相结合,提出了一种高压缩比的设计方案.并对该设计方案进行了详细的理论分析和参数优化,在16 bit的QDDFS系统中,压缩比达到了655.36∶1,并且无失真动态范围(SFDR)优于96dBc,最后给出了本方案的详细结构.
关键词 ddfs 三角近似法 非线性近似
在线阅读 下载PDF
基于CORDIC算法的DDFS实现研究 被引量:7
2
作者 卢贵主 《厦门大学学报(自然科学版)》 CAS CSCD 北大核心 2004年第5期636-639,共4页
介绍了CORDIC(坐标旋转数字计算机)算法实现直接数字频率合成器(DDFS)中相位到正弦幅度转换的原理,提出了一种优化的基于CORDIC算法的DDFS的FPGA(现场可编程门阵列)结构,并对其中的关键部件CORDIC处理器的结构进行了较详细的描述.该结... 介绍了CORDIC(坐标旋转数字计算机)算法实现直接数字频率合成器(DDFS)中相位到正弦幅度转换的原理,提出了一种优化的基于CORDIC算法的DDFS的FPGA(现场可编程门阵列)结构,并对其中的关键部件CORDIC处理器的结构进行了较详细的描述.该结构在一定的输出精度下可以达到较好的无杂散动态范围(SFDR),同时需要的硬件资源较少,便于FPGA实现. 展开更多
关键词 CORDIC算法 SFDR ddfs 杂散 直接数字频率合成器 现场可编程门阵列 动态范围 处理器 算法实现 FPGA实现
在线阅读 下载PDF
DDFS优化算法在谐波信号发生器设计中的应用 被引量:1
3
作者 李林 时海涛 《实验室研究与探索》 CAS 北大核心 2011年第12期47-49,70,共4页
在分析了传统DDFS应用中存在的资源利用率不高,输出频率不够精准、缺陷的基础上,提出了一种基于改进直接数字频率合成(DDFS)技术的谐波信号发生器的设计与实现方法。该方法从频率精度的提高和内存容量的压缩两方面进行一些有益的探讨。... 在分析了传统DDFS应用中存在的资源利用率不高,输出频率不够精准、缺陷的基础上,提出了一种基于改进直接数字频率合成(DDFS)技术的谐波信号发生器的设计与实现方法。该方法从频率精度的提高和内存容量的压缩两方面进行一些有益的探讨。实践证明,通过优化DDFS结构和引进新的算法,在不影响系统速度和可靠性的前提下有效地提高了频率精度和实现了内存压缩。 展开更多
关键词 优化算法 内存压缩 直接数字频率合成
在线阅读 下载PDF
利用直接数字式频率综合技术(DDFS)综合低频扫频系统的的原理和方法 被引量:1
4
作者 薛方 《合肥工业大学学报(自然科学版)》 CAS CSCD 1994年第4期118-124,共7页
本文论述利用DDFS技术综合低频扫频系统的原理方法以及DDFS技术的特点.
关键词 频率综合 低频扫频系统 数字信号处理 频率合成
在线阅读 下载PDF
基于65nmCMOS工艺的3.4GHz高速高分辨率DDFS设计与实现
5
作者 万书芹 于宗光 +3 位作者 蒋颖丹 张涛 范晓捷 朱江 《半导体技术》 CAS 北大核心 2020年第6期419-424,共6页
设计了一种集成数字内核和数模转换器(DAC)的高速、高分辨率直接数字频率合成器(DDFS)。其核心模块相幅转换器采用混合坐标旋转数字计算(CORDIC)算法,以缩短幅度计算的时钟周期,减少硬件消耗。DDFS电路采用多路并行结构,以降低核心运算... 设计了一种集成数字内核和数模转换器(DAC)的高速、高分辨率直接数字频率合成器(DDFS)。其核心模块相幅转换器采用混合坐标旋转数字计算(CORDIC)算法,以缩短幅度计算的时钟周期,减少硬件消耗。DDFS电路采用多路并行结构,以降低核心运算模块的工作频率,采用多级交织采样实现低速信号到高速信号的采样,再将数据合成输出。DAC的设计采用温度计编码和二进制编码混合方式实现内部编码,采用双路归零编码方式实现信号输出。采用数字校准模块调整数字和模拟时钟的相位,确保信号从数字内核到DAC的正确采样。基于65 nm 1P8M CMOS工艺完成DDFS芯片的设计和流片,芯片面积为3.5 mm×4.7 mm。经测试在3.4 GHz的时钟频率下,输出信号频率约为1.36 GHz,窄带无杂散动态范围(SFDR)为89.75 dB;宽带SFDR为39.61 dB。 展开更多
关键词 直接数字频率合成(ddfs) 坐标旋转数字计算(CORDIC)算法 交织采样 角度旋转 数字校准
在线阅读 下载PDF
改进型高速高精度CORDIC算法及其在DDFS中的应用 被引量:11
6
作者 史方显 曾立 +2 位作者 陈昱 王淼 占丰 《电子学报》 EI CAS CSCD 北大核心 2017年第2期446-451,共6页
提出了一种新的选择迭代式高速高精度CORDIC(COrdinate Rotation Digital Computer)算法.基于表驱动法缩小目标旋转角度,通过改进的基本角度选择方法旁路不必要的迭代;并以移位和减法实现幅度校正,减小硬件资源消耗.设定角度误差小于10^... 提出了一种新的选择迭代式高速高精度CORDIC(COrdinate Rotation Digital Computer)算法.基于表驱动法缩小目标旋转角度,通过改进的基本角度选择方法旁路不必要的迭代;并以移位和减法实现幅度校正,减小硬件资源消耗.设定角度误差小于10^(-5)rad时,迭代次数减小至7次以下.在DDFS(Direct Digital Frequency Synthesizer)的应用中,利用区间压缩技术在Xilinx的FPGA中实现20位定点小数电路设计.仿真及实测结果表明,该算法幅度误差小于2×10^(-5),输出延时不大于43.5ns,同时硬件资源消耗不增加. 展开更多
关键词 坐标旋转数字计算机 直接数字频率合成器 表驱动 现场可编程门阵列
在线阅读 下载PDF
基于线性插值的DDFS中的相位-幅度映射研究 被引量:1
7
作者 何方勇 陈建安 《现代雷达》 CSCD 北大核心 2006年第1期71-75,共5页
提出了采用线性插值的方法来实现直接数字频率合成器(DDFS)结构中相位到正弦曲线幅度之间的映射(简称“相幅映射”)。该方法使用具有分段连续性质的线性分段来近似正弦函数曲线的第一象限部分;然后根据正弦曲线的象限对称性,重构完整的... 提出了采用线性插值的方法来实现直接数字频率合成器(DDFS)结构中相位到正弦曲线幅度之间的映射(简称“相幅映射”)。该方法使用具有分段连续性质的线性分段来近似正弦函数曲线的第一象限部分;然后根据正弦曲线的象限对称性,重构完整的正弦曲线。文中分析了基于线性插值技术的DDS的频谱特性;然后对基于该方法的DDS的“无杂散动态范围”进行了研究。最后,提出了线性插值系数选择的详细、系统的步骤,从而取得期望的SFDR。 展开更多
关键词 直接数字频率合成器 无杂散动态范围 SFDR 线性插值 相幅映射
在线阅读 下载PDF
DDFS spurious signals due to amplitude quantization in absence of phase-accumulator truncation
8
作者 Tian Xinguang Liu Xin +1 位作者 Chen Hong Duan Miyi 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2009年第3期485-492,共8页
Spurious signals in direct digital frequency synthesizers (DDFSs) are partly caused by amplitude quantization and phase truncation, which affect their application to many wireless telecommunication systems. These si... Spurious signals in direct digital frequency synthesizers (DDFSs) are partly caused by amplitude quantization and phase truncation, which affect their application to many wireless telecommunication systems. These signals are deterministic and periodic in the time domain, so they appear as line spectra in the frequency domain. Two types of spurious signals due to amplitude quantization are exactly formulated and compared in the time and frequency domains respectively. Then the frequency spectra and power levels of the spurious signals due to amplitude quantization in the absence of phase-accumulator truncation are emphatically analyzed, and the effects of the DDFS parameter variations on the spurious signals are thoroughly studied by computer simulation. And several important conclusions are derived which can provide theoretical support for parameter choice and spurious performance evaluation in the application of DDFSs. 展开更多
关键词 spurious signal direct digital frequency synthesizer amplitude quantization phase truncation power level.
在线阅读 下载PDF
基于改进CORDIC算法实现高速直接数字频率合成器 被引量:22
9
作者 万书芹 陈宛峰 +2 位作者 黄嵩人 季惠才 于宗光 《仪器仪表学报》 EI CAS CSCD 北大核心 2010年第11期2586-2591,共6页
设计实现了一种高速直接数字频率合成器。利用混合CORDIC算法的思想,用混合角度集代替传统正切角度集,并讨论了在二进制格式下的中间值,采用改进的混合差分CORDIC算法实现了相位幅度的转换。在确保算法的迭代精度和收敛区间的前提下,避... 设计实现了一种高速直接数字频率合成器。利用混合CORDIC算法的思想,用混合角度集代替传统正切角度集,并讨论了在二进制格式下的中间值,采用改进的混合差分CORDIC算法实现了相位幅度的转换。在确保算法的迭代精度和收敛区间的前提下,避免了传统算法中旋转方向依赖于上一次迭代的现象,提高了数据的吞吐量;同时消除了常用冗余算法引进额外电路的情况。分析了采用CORDIC算法所带来的误差,综合考虑精度和电路复杂度,确定字长和迭代次数获得14位的输出有效位。经0.18μm6M2P CMOS工艺流片,在1GHz的工作频率下,输出信号在98.6MHz处,SFDR为68.39dB,整个芯片面积为4.19mm×3.17mm。 展开更多
关键词 直接数字频率合成器 CORDIC算法 差分CORDIC 混合角度集
在线阅读 下载PDF
AD9850 DDS芯片信号源的研制 被引量:20
10
作者 高卫东 尹学忠 储飞黄 《实验室研究与探索》 CAS 2000年第5期92-95,98,共5页
直接数字合成 ( Direct Digital Synthesize,DDS)是一种重要的频率合成技术 ,具有分辨率高 ,频率变换快等优点。阐述了性能价格比较高的 AD985 0直接数字频率合成器芯片的基本原理和性能特点 ,以及用其研制的 0~ 30 MHz信号源。
关键词 直接数字合成 频率合成 分辨率 AD9850 DDS芯片信号源
在线阅读 下载PDF
超高速跳频通信系统的实现及抗干扰性能 被引量:15
11
作者 陈亚丁 刘晓晖 +1 位作者 程郁凡 李少谦 《电子与信息学报》 EI CSCD 北大核心 2007年第9期2191-2194,共4页
跳频通信是军事通信领域中的一种重要的抗干扰手段,该文对超高速跳频通信系统实验平台的实现及其抗干扰性能作了介绍。该实验平台工作在VHF/UHF频段,跳频带宽51.2MHz,跳频速率为每秒十万跳,数据传输速率最高可达96kbps,在工作频点被干扰... 跳频通信是军事通信领域中的一种重要的抗干扰手段,该文对超高速跳频通信系统实验平台的实现及其抗干扰性能作了介绍。该实验平台工作在VHF/UHF频段,跳频带宽51.2MHz,跳频速率为每秒十万跳,数据传输速率最高可达96kbps,在工作频点被干扰60%情况下,系统仍然可以保持通信,具有极强的抗截获能力和抗干扰能力。实验台的构成遵循了软件定义无线电思想,采用了数字直接频率合成器来实现跳频信号的调制和解调。利用超外差原理以及高精度模数转换,各种信号处理算法及工作参数均可在软件中调整。最后,文章分析了超高速跳频通信体制带来的抗干扰性能,并给出实验结果。 展开更多
关键词 跳频 数字直接频率合成器 抗干扰 分集合并
在线阅读 下载PDF
采用DDS频率合成的虚拟信号发生器研究 被引量:23
12
作者 王丹 李平 +1 位作者 文玉梅 郑敏 《传感技术学报》 CAS CSCD 北大核心 2007年第3期586-591,共6页
根据直接数字频率合成(DDS)原理,结合虚拟仪器平台提供的丰富软硬件资源,利用软件分段计算产生波形数据,通过数据采集卡(PC-DAQ)输出,输出信号频率分辨率高;频率跳变速度快;频谱纯度高.文中分析了虚拟信号发生器的各项性能指标,比较了... 根据直接数字频率合成(DDS)原理,结合虚拟仪器平台提供的丰富软硬件资源,利用软件分段计算产生波形数据,通过数据采集卡(PC-DAQ)输出,输出信号频率分辨率高;频率跳变速度快;频谱纯度高.文中分析了虚拟信号发生器的各项性能指标,比较了其输出频谱与传统DDS输出的差异,最后给出了实验结果.该信号发生器已成功用作虚拟压电参数测量系统中的信号源. 展开更多
关键词 直接数字频率合成 虚拟仪器 频谱分析 DAC误差
在线阅读 下载PDF
基于改进混合式CORDIC算法的直接数字频率合成器设计 被引量:17
13
作者 张晓彤 辛茹 +1 位作者 王沁 李涵 《电子学报》 EI CAS CSCD 北大核心 2008年第6期1144-1148,共5页
提出一种新的面积优化的直接数字频率合成器设计方案.采用改进混合式CORDIC算法,通过削减旋转相位判断电路和乘法单元,改进和调整相位旋转误差,并利用简单的移位和加/减电路完成复杂的幅度修正,降低了电路复杂度,缩减了电路规模.结构上... 提出一种新的面积优化的直接数字频率合成器设计方案.采用改进混合式CORDIC算法,通过削减旋转相位判断电路和乘法单元,改进和调整相位旋转误差,并利用简单的移位和加/减电路完成复杂的幅度修正,降低了电路复杂度,缩减了电路规模.结构上采用流水线式多级循环迭代技术,实现移位和加/减电路的高度复用.实验结果表明本方法输出频谱杂散小于-70dB,并在运算速度和资源利用率上具有一定的优势.该设计已成功用于宽带网络SoC芯片的频率调制模块. 展开更多
关键词 直接数字频率合成器 混合式CORDIC 面积优化 多级循环迭代
在线阅读 下载PDF
基于FPGA的直接数字频率合成器的设计 被引量:21
14
作者 董国伟 李秋明 +2 位作者 赵强 顾德英 汪晋宽 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第z1期877-879,共3页
本文介绍了直接数字频率合成器(DDS)的基本组成及设计原理,给出了基于FPGA的具体设计方案及编程实现方法。仿真结果表明,该设计简单合理,使用灵活方便,具有良好的性价比。
关键词 直接数字频率合成器(DDS)FPGA 性价比
在线阅读 下载PDF
基于DSP的直接数字频率合成器的研究和实现 被引量:14
15
作者 邹托武 周建中 +2 位作者 赵炳 唐兵 何宇 《电测与仪表》 北大核心 2005年第10期24-26,共3页
作为微机继电保护测试仪核心部件之一,数字信号发生器的品质直接影响测试系统的整体性能。本文介绍了基于的高性能DSP芯片TMS320F2812实现直接数字频率合成器的工作原理、设计思想和软硬件结构;并提出一种优化的DDS实现方法,通过试验证... 作为微机继电保护测试仪核心部件之一,数字信号发生器的品质直接影响测试系统的整体性能。本文介绍了基于的高性能DSP芯片TMS320F2812实现直接数字频率合成器的工作原理、设计思想和软硬件结构;并提出一种优化的DDS实现方法,通过试验证明可进一步提高数字信号发生器的实时性与稳定性。该系统在一种新型微机继电保护测试仪中得到应用;实际应用表明:该类型测试仪可完成各类型的继保测试实验。 展开更多
关键词 数字信号发生器 直接数字频率合成 数字信号处理器 微机继电保护测试仪
在线阅读 下载PDF
快速捷变频率合成器的研制 被引量:8
16
作者 郭德淳 杨文革 费元春 《兵工学报》 EI CAS CSCD 北大核心 2003年第2期277-279,共3页
本文介绍一种低杂散低相噪快速捷变频率合成器的实现途径 ,该合成器采用直接数字频率合成芯片 (AD985 2 )加倍频的方案。为提高频率捷变速度和输出频率精度 ,采用TI公司的TMS32 0C31作为控制电路 ,捷变频时间小于 2 0 0ns ,相位噪声小于... 本文介绍一种低杂散低相噪快速捷变频率合成器的实现途径 ,该合成器采用直接数字频率合成芯片 (AD985 2 )加倍频的方案。为提高频率捷变速度和输出频率精度 ,采用TI公司的TMS32 0C31作为控制电路 ,捷变频时间小于 2 0 0ns ,相位噪声小于 - 1 2 4dBc/Hz/ 1kHz . 展开更多
关键词 快速捷变频率合成器 直接数字频率合成 芯片 设计方案 电路设计 控制电路
在线阅读 下载PDF
DDWS的波形误差校正算法及实现 被引量:5
17
作者 万永伦 姒强 +1 位作者 吕幼新 王洪 《系统工程与电子技术》 EI CSCD 北大核心 2006年第2期209-211,252,共4页
介绍了直接数字波形合成(direct digital waveform synthesizer,DDWS)的误差来源,分析了DDWS结构中其数模转换器(DAC)信号重构机理,比较研究了DAC信号重构误差对输出信号脉冲压缩结果的影响。提出了一种针对DAC带来的信号辛格函数调制... 介绍了直接数字波形合成(direct digital waveform synthesizer,DDWS)的误差来源,分析了DDWS结构中其数模转换器(DAC)信号重构机理,比较研究了DAC信号重构误差对输出信号脉冲压缩结果的影响。提出了一种针对DAC带来的信号辛格函数调制误差的数字化补偿算法,对中频30 MHz,带宽分别为40 MHz和20 MHz的超宽带低中频线性调频信号进行了实际补偿。实验结果表明该算法简单方便,能有效补偿DAC带来的波形调制误差。 展开更多
关键词 直接数字波形合成 线性调频信号 数模转换器 脉冲压缩
在线阅读 下载PDF
基于Parallel_CORDIC的高精度高速度直接数字频率合成器的FPGA实现 被引量:13
18
作者 祁艳杰 刘章发 《电子学报》 EI CAS CSCD 北大核心 2014年第7期1392-1397,共6页
本文提出了一种直接数字频率合成器(DDFS)的设计,以Parallel_CORDIC(COrdinate Rotation Digital Computer)算法模块替代传统的查找表方式,实现了相位与幅度的一一对应,输出相位完全正交的正余弦波形;同时应用旋转角度预测及4:2的进位... 本文提出了一种直接数字频率合成器(DDFS)的设计,以Parallel_CORDIC(COrdinate Rotation Digital Computer)算法模块替代传统的查找表方式,实现了相位与幅度的一一对应,输出相位完全正交的正余弦波形;同时应用旋转角度预测及4:2的进位保存加法器(CSA)技术,将速度比传统CORDIC算法提高41.7%,精度提高到10-4.最后以Xilinx的FPGA硬件实现整个设计. 展开更多
关键词 直接数字频率合成技术(ddfs) PARALLEL CORDIC 进位保存加法器(CSA) FPGA
在线阅读 下载PDF
一种4路内插CORDIC的14位吉赫兹DDS IP核 被引量:8
19
作者 刘马良 朱樟明 +1 位作者 郭旭龙 杨银堂 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2013年第6期62-66,共5页
直接数字频率合成器由于具有快速的频率转换时间和极高的频率分辨率,已得到了广泛的应用,但输出带宽较窄和杂散抑制较差一直是制约直接数字频率合成器输出信号质量的关键因素.基于改进的CORDIC相位幅度映射技术,采用4级流水线结构的相... 直接数字频率合成器由于具有快速的频率转换时间和极高的频率分辨率,已得到了广泛的应用,但输出带宽较窄和杂散抑制较差一直是制约直接数字频率合成器输出信号质量的关键因素.基于改进的CORDIC相位幅度映射技术,采用4级流水线结构的相位累加器,设计了一种4路内插CORDIC结构的14位高速直接数字频率合成器IP核.与传统单路CORDIC结构相比,时钟采样频率是原来的4倍,能有效提高输出信号的无杂散动态范围,并降低电路的复杂度和面积.验证结果表明,当采样时钟频率为1GHz、频率分辨率为0.23Hz、输出频率为82MHz时,无杂散动态范围为86.7dBc,基于0.18μm 1P6M CMOS工艺所实现的IP核有效面积为1.33mm2,能嵌入式应用于高精度宽频雷达、通讯系统的系统芯片. 展开更多
关键词 直接数字频率合成器 坐标旋转机算法 时钟内插 改进相位幅度映射 CMOS
在线阅读 下载PDF
基于非均匀采样模型的DDS相位截断杂散谱分析 被引量:5
20
作者 曹平 安琪 +1 位作者 唐世悦 陆增援 《电子与信息学报》 EI CSCD 北大核心 2006年第11期2182-2185,共4页
该文提出直接数字频率合成器(DDS)的非均匀采样模型,在此模型的基础上对DDS的相位截断频谱杂散进行了分析和计算,给出了一些重要的结论并指出了影响杂散特性一种较为准确的解释。同时给出了一种抑制相位截断噪音的方法。Matlab仿真结果... 该文提出直接数字频率合成器(DDS)的非均匀采样模型,在此模型的基础上对DDS的相位截断频谱杂散进行了分析和计算,给出了一些重要的结论并指出了影响杂散特性一种较为准确的解释。同时给出了一种抑制相位截断噪音的方法。Matlab仿真结果表明在一定条件下该方法能够有效抑制相位截断误差。 展开更多
关键词 直接数字频率合成器 相位截断 杂散噪音 非均匀采样
在线阅读 下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部