期刊文献+
共找到60篇文章
< 1 2 3 >
每页显示 20 50 100
DSO高性能显示控制系统设计 被引量:1
1
作者 苏抗 王成华 夏永君 《南京航空航天大学学报》 EI CAS CSCD 北大核心 2006年第4期497-502,共6页
为满足数字存储示波器(DSO)大流量实时数据显示的需要,本文设计了一种以A ltera FPGA和T I C 5000DSP为核心的高性能液晶屏(LCD)显示控制系统。该系统只需主机直接提供采样数据和少量控制字,便可自动生成显示所需的各种菜单,完成对采样... 为满足数字存储示波器(DSO)大流量实时数据显示的需要,本文设计了一种以A ltera FPGA和T I C 5000DSP为核心的高性能液晶屏(LCD)显示控制系统。该系统只需主机直接提供采样数据和少量控制字,便可自动生成显示所需的各种菜单,完成对采样数据的处理,产生输出波形,并驱动LCD以恒定刷屏速率进行显示。系统减轻了主机负担,实现了LCD高速数据更新,提供了灵活的接口电路,并在测试中获得了每秒80帧的波形更新速率。 展开更多
关键词 数字信号处理 显示控制 知识产权核 液晶屏 数字存储示波器
在线阅读 下载PDF
基于PXI的DSO模块的设计
2
作者 徐建南 戴志坚 王厚军 《仪器仪表学报》 EI CAS CSCD 北大核心 2004年第z1期312-314,共3页
探讨了PXI数字存储示波器(DSO)模块的设计方法,详细介绍了基于PXI总线的数字存储示波器模块的基本结构及其工作原理,论述了PXI总线接口设计技术及高速实时采样技术。采用分相采样技术提高采样速率,根据该方法设计的示波器模块达到了实时... 探讨了PXI数字存储示波器(DSO)模块的设计方法,详细介绍了基于PXI总线的数字存储示波器模块的基本结构及其工作原理,论述了PXI总线接口设计技术及高速实时采样技术。采用分相采样技术提高采样速率,根据该方法设计的示波器模块达到了实时200MHz采样速率及60MHz以上可测信号带宽的示波器功能。 展开更多
关键词 PXI 数字存储示波器 实时采样 CPCI
在线阅读 下载PDF
数值微积分在DSO中的研究与应用
3
作者 谢婷 徐建南 《电子测量技术》 2010年第9期26-28,共3页
现行国内数字存储示波器(DSO)的数学功能仅完成通道间的加减乘除运算,为了让用户看到经过微积分器件之后的原始波形,必须对DSO的数学功能进行拓展。基于数值微分和数值积分的基本原理,设计了其在DSO中的应用,并给出了波形原始数据经过... 现行国内数字存储示波器(DSO)的数学功能仅完成通道间的加减乘除运算,为了让用户看到经过微积分器件之后的原始波形,必须对DSO的数学功能进行拓展。基于数值微分和数值积分的基本原理,设计了其在DSO中的应用,并给出了波形原始数据经过此种运算后的效果图,实验结果证明数值微积分运用于DSO中完善了其数据分析的处理能力。 展开更多
关键词 数值微分 数值积分 数字存储示波器
在线阅读 下载PDF
数字示波器中FPGA间高速信号传输同步方法 被引量:3
4
作者 高媛 赵禹 +1 位作者 王厚军 叶芃 《电子科技大学学报》 EI CAS CSCD 北大核心 2024年第2期219-226,共8页
数据采集系统是数字示波器(DSO)的核心组成单元,随着示波器带宽采样率的逐步提升,单片模数转换器(ADC)+现场可编辑门控阵列(FPGA)的架构难以满足超高速以及多通道的应用场景,因此,高端示波器中数据采集系统普遍采用“主从”FPGA控制架... 数据采集系统是数字示波器(DSO)的核心组成单元,随着示波器带宽采样率的逐步提升,单片模数转换器(ADC)+现场可编辑门控阵列(FPGA)的架构难以满足超高速以及多通道的应用场景,因此,高端示波器中数据采集系统普遍采用“主从”FPGA控制架构。在该架构下,多个FPGA之间信号的同步传输是实现采集系统的同步和精确采集的重要前提。针对多FPGA板卡之间的信号同步传输问题,提出了一种FPGA之间高速信号同步传输的方法,借助FPGA的IODELAY单元,通过测试数据训练找到最稳定的同步传输区间,实现多FPGA之间的同步传输。在自研的数字示波器上的实验表明,该方法能够有效实现FPGA之间高速信号的同步传输。 展开更多
关键词 超高速数据采集系统 现场可编辑门控阵列 传输同步 数字存储示波器
在线阅读 下载PDF
数字存储示波器触发电路的数字化技术研究 被引量:15
5
作者 李毅 师奕兵 +1 位作者 王厚军 田书林 《仪器仪表学报》 EI CAS CSCD 北大核心 2004年第3期385-387,405,共4页
提出了一种全数字化的数字存储示波器用的触发电路结构。采用先进先出存储器 FIFO,利用其存储数据先进先出的特性 ,结合高速数字比较器的比较特性 ,控制采样数据的存储 ,从而实现触发电路的多种功能。给出了数字触发电路原理框图以及在 ... 提出了一种全数字化的数字存储示波器用的触发电路结构。采用先进先出存储器 FIFO,利用其存储数据先进先出的特性 ,结合高速数字比较器的比较特性 ,控制采样数据的存储 ,从而实现触发电路的多种功能。给出了数字触发电路原理框图以及在 CPL D上的设计实现 。 展开更多
关键词 数字存储示波器 触发电路 先进先出存储器 数字化 CPLD
在线阅读 下载PDF
混沌背景下微弱信号时域参数检测的研究 被引量:6
6
作者 李小玲 袁继敏 +1 位作者 银星 古天祥 《电子科技大学学报》 EI CAS CSCD 北大核心 2009年第4期569-572,共4页
数字示波器不能测量混沌背景中的微弱信号,该文结合混沌和神经网络构建检测模型实现该功能。运用混沌时间序列的相空间重构理论计算嵌入维数作为神经网络的输入维来构建网络模型,并采用单步预测方法,在混沌状态下直接测量混沌背景中微... 数字示波器不能测量混沌背景中的微弱信号,该文结合混沌和神经网络构建检测模型实现该功能。运用混沌时间序列的相空间重构理论计算嵌入维数作为神经网络的输入维来构建网络模型,并采用单步预测方法,在混沌状态下直接测量混沌背景中微弱信号,获取微弱信号的波形。该方法能够测量微弱信号的时域参数,测量范围宽,逼近目标精度高,计算量小。实验结果证明了该方法具有很强的实用性。 展开更多
关键词 混沌 数字示波器 测量 时空神经网络 微弱信号
在线阅读 下载PDF
虚拟数字存储示波器中A/D动态性能的研究 被引量:8
7
作者 张宝东 秦石乔 +3 位作者 王省书 贾宏进 战德军 魏文俭 《仪器仪表学报》 EI CAS CSCD 北大核心 2008年第8期1700-1703,共4页
研究并设计了一种高速高精度的虚拟数字存储示波器。采用理论分析和数值仿真的方法研究了调理电路噪声和采样时钟相位噪声对A/D动态性能的影响,以此为指导设计出了独立双通道100MSPS采样率、10位垂直分辨率的虚拟数字存储示波器。研究表... 研究并设计了一种高速高精度的虚拟数字存储示波器。采用理论分析和数值仿真的方法研究了调理电路噪声和采样时钟相位噪声对A/D动态性能的影响,以此为指导设计出了独立双通道100MSPS采样率、10位垂直分辨率的虚拟数字存储示波器。研究表明,调理电路的噪声和采样时钟的相位噪声会对系统的动态性能产生严重影响,实验还发现,调理电路的谐波失真也是降低系统动态性能的重要因素,因而在高速高精度数据采集系统中应该选择低噪声和低谐波失真的器件,同时需要优化PCB设计。 展开更多
关键词 虚拟仪器 数字存储示波器 A/D 动态性能 有效位数
在线阅读 下载PDF
数字存储示波器的总体评价 被引量:10
8
作者 梁志国 曹英杰 +1 位作者 蔡新泉 张扬 《仪器仪表学报》 EI CAS CSCD 北大核心 1999年第5期545-550,共6页
本文从性能指标出发,综述了数字存储示波器的技术特点和总体评价技术的发展状况,关于数字存储示波器校准与评价的几种不太适当的观点被详细讨论和分析。然后,描述了其总体评价指标,诸如静态特性、动态持性、瞬态特性、噪声和抗干扰特性... 本文从性能指标出发,综述了数字存储示波器的技术特点和总体评价技术的发展状况,关于数字存储示波器校准与评价的几种不太适当的观点被详细讨论和分析。然后,描述了其总体评价指标,诸如静态特性、动态持性、瞬态特性、噪声和抗干扰特性、触发特性及其它几种特性。并提出了对数字存储示波器性能指标的两种分类方法,介绍了其它几种相关的可用于数字存储示波器评价的数字化测量设备评价方法,它们是拍频法、FFT变换法。 展开更多
关键词 数字存储示波器 测量 评价 性能指标 分类
在线阅读 下载PDF
高速数字存储示波器实现技术 被引量:24
9
作者 叶芃 周建明 张沁川 《电子测量与仪器学报》 CSCD 2005年第3期42-45,共4页
提出了一种基于随机取样技术的高速数字存储示波器的实现技术。采用FPGA实现100MS/ps数据采集控制和缓冲存储、触发控制、显示控制等所有逻辑控制电路,从而有效减小仪器体积、降低整机功耗;使用高分辨率模拟测时扩展器,使等效采样率达到... 提出了一种基于随机取样技术的高速数字存储示波器的实现技术。采用FPGA实现100MS/ps数据采集控制和缓冲存储、触发控制、显示控制等所有逻辑控制电路,从而有效减小仪器体积、降低整机功耗;使用高分辨率模拟测时扩展器,使等效采样率达到10GS/ps,时间测量分辨率达到100ps,实现100MHz(-3dB)可重复信号的波形重现。文中给出了在最小时间分辨率下波形重建的结果。 展开更多
关键词 数字存储示波器 随机取样 时间扩展器 等效采样率 实现技术 高速 时间分辨率 数据采集控制 FPGA实现 逻辑控制电路
在线阅读 下载PDF
基于虚拟仪器技术的声速直接测量 被引量:6
10
作者 刘朝辉 吴先球 +2 位作者 吕红英 部德才 陈俊芳 《计算机工程与应用》 CSCD 北大核心 2005年第34期207-209,共3页
在普通PC上研制一套基于虚拟仪器技术的声速直接测量系统。以计算机声卡结合虚拟仪器软件LabVIEW开发针对声速测量的虚拟脉冲信号发生器和数字存储示波器。根据数字存储示波器显示的采样点数计算出声波通过两个声音传感器所用时间,进行... 在普通PC上研制一套基于虚拟仪器技术的声速直接测量系统。以计算机声卡结合虚拟仪器软件LabVIEW开发针对声速测量的虚拟脉冲信号发生器和数字存储示波器。根据数字存储示波器显示的采样点数计算出声波通过两个声音传感器所用时间,进行声速直接测量。在距离为1m左右时实验相对误差为0.3%。实验中只需发出短暂的脉冲声频,解决了音频范围内声速测量的声音扰人问题。系统具有灵活性高,成本低廉的特点,适合在物理实验中推广应用。 展开更多
关键词 虚拟仪器 声速测量 声卡 数字存储示波器 LabVIEW
在线阅读 下载PDF
简易数字控制存储示波器设计 被引量:6
11
作者 荣军 周洋 +1 位作者 李宏民 丁跃浇 《实验技术与管理》 CAS 北大核心 2014年第3期70-74,共5页
以AT89S52芯片为控制核心、双端口RAM-IDT7132为数据存储中心,设计一个简易数字控制的存储示波器。必要的外围电路包括信号调理模块、采样保持电路、内部触发电路、步进延时模块、时基电路和A/D转换电路。系统采用C语言编程,实现波形和... 以AT89S52芯片为控制核心、双端口RAM-IDT7132为数据存储中心,设计一个简易数字控制的存储示波器。必要的外围电路包括信号调理模块、采样保持电路、内部触发电路、步进延时模块、时基电路和A/D转换电路。系统采用C语言编程,实现波形和波形数据的显示,对中低频信号进行实时采样,对高频信号进行等效采样。输入信号经信号调理模块处理后,达到频率测量和MAX118的输入电压要求。控制器处理信号波形的数据,将信号的波形和数据显示出来。整个系统具有控制界面直观、简洁的特点,具有良好的人机交互性能。 展开更多
关键词 数字存储示波器 双核系统 存储模块 步进延时模块
在线阅读 下载PDF
基于LabVIEW平台开发的一种雷电冲击测量系统 被引量:11
12
作者 王鹏 凌俊斌 陈震伟 《高压电器》 CAS CSCD 北大核心 2010年第2期79-82,共4页
基于虚拟仪器的设计思想及功能模块化的设计方法,通过USB接口将数字存储示波器与IPC(工业控制用计算机)结合起来作为硬件系统,以LabVIEW为应用程序开发平台设计雷电冲击测量系统,实现对数字存储示波器进行控制采样、平滑处理波形、计算... 基于虚拟仪器的设计思想及功能模块化的设计方法,通过USB接口将数字存储示波器与IPC(工业控制用计算机)结合起来作为硬件系统,以LabVIEW为应用程序开发平台设计雷电冲击测量系统,实现对数字存储示波器进行控制采样、平滑处理波形、计算冲击波形各种参数等功能。该系统具有人机界面友好、功能全面、操作简便的特点,经测试表明,系统运转正常,达到预期目标。 展开更多
关键词 雷电冲击测量系统 LABVIEW USB 数字存储示波器
在线阅读 下载PDF
信号采集中峰值检测电路的设计与实现 被引量:10
13
作者 郭宗平 王厚军 戴志坚 《中国测试》 CAS 2011年第3期63-66,88,共5页
为实现信号采集中峰值检测,改进峰值检测电路的指标,提高峰值检测电路的速度,捕捉更窄的毛刺信号,使用VHDL语言来编写程序,设计了一种基于FPGA的峰值检测电路。采用串并转换的思想,先把采集到的数据做串并转换以降低速度,并使用流水线技... 为实现信号采集中峰值检测,改进峰值检测电路的指标,提高峰值检测电路的速度,捕捉更窄的毛刺信号,使用VHDL语言来编写程序,设计了一种基于FPGA的峰值检测电路。采用串并转换的思想,先把采集到的数据做串并转换以降低速度,并使用流水线技术,提高了电路的工作速度,实现了峰值检测的功能。该电路在实际项目中得到了验证,能捕获2.5ns以上的毛刺信号,可广泛用于数字存储示波器中。 展开更多
关键词 峰值检测 数字存储示波器 流水线 FPGA技术 VHDL语言
在线阅读 下载PDF
基于FPGA的VGA显示简易数字示波器设计 被引量:13
14
作者 行韶谞 段衍东 禹林焓 《电子测量技术》 2012年第10期30-35,49,共7页
为了实现数字示波器的便携化和模块化,基于FPGA设计了1款VGA显示的简易数字示波器。利用FPGA芯片将控制单元和存储单元融合代替了传统的单片机控制单元,减小了系统的复杂程度,提高了示波器的性能。同时,根据具体指标和软件性能选用了合... 为了实现数字示波器的便携化和模块化,基于FPGA设计了1款VGA显示的简易数字示波器。利用FPGA芯片将控制单元和存储单元融合代替了传统的单片机控制单元,减小了系统的复杂程度,提高了示波器的性能。同时,根据具体指标和软件性能选用了合适的ADC等芯片对信号前级调理做了优化,利用程控放大电路实现了对信号的增益控制。显示部分则选用了VGA显示器,用VGA标准接口连接FPGA,提高了整个系统的模块化程度,使整个系统的成本降低,维护性提高。经过相关实验检测,系统工作稳定,输入信号动态范围大,显示清晰,达到了设计要求。 展开更多
关键词 FPGA 数字示波器 VGA
在线阅读 下载PDF
基于TFT彩屏液晶的便携数字存储示波器 被引量:12
15
作者 丁昊 宋杰 关键 《现代电子技术》 2010年第18期166-169,共4页
设计了一种以TFT彩屏液晶模块为显示器件的新型便携数字存储示波器。示波器的信号调理电路通过CA3338E的输出信号控制两级AD603放大,结合单片机控制继电器对信号进行衰减,实现了程控衰减放大和自动增益控制的功能。对于A/D采集到的信号... 设计了一种以TFT彩屏液晶模块为显示器件的新型便携数字存储示波器。示波器的信号调理电路通过CA3338E的输出信号控制两级AD603放大,结合单片机控制继电器对信号进行衰减,实现了程控衰减放大和自动增益控制的功能。对于A/D采集到的信号,在单片机内部开辟RAM存储区对波形数据进行循环缓存,达到了边采集边显示的控制效果。在对波形显示的控制中,使用数字化的触发器代替传统的硬件触发电路,降低了系统的复杂度,借助于正弦插值技术,使屏幕显示的波形连续稳定。该示波器可以用来显示常用信号的波形,并进行相关参数的测量显示,具有输入信号的动态范围大,体积小,便于携带的优点,具有广泛的应用空间。 展开更多
关键词 TFT液晶 数字存储示波器 自动增益控制 插值函数
在线阅读 下载PDF
一种数字存储示波器智能触发技术研究 被引量:4
16
作者 曾浩 王厚军 +1 位作者 潘卉青 叶芃 《仪表技术与传感器》 CSCD 北大核心 2010年第6期65-68,共4页
针对测试者捕捉和观察混杂在周期信号中的偶发、异常信号的需求,提出了一种数字存储示波器的智能触发方法。首先分析了传统测试方法效率低、测量方法受限等弊端,然后介绍了智能触发技术的总体设计方案、工作流程和技术优势,其核心是通... 针对测试者捕捉和观察混杂在周期信号中的偶发、异常信号的需求,提出了一种数字存储示波器的智能触发方法。首先分析了传统测试方法效率低、测量方法受限等弊端,然后介绍了智能触发技术的总体设计方案、工作流程和技术优势,其核心是通过硬件实时判别能任意设置的可编程触发模板,最后给出了将该技术实现于某型号数字存储示波器的具体实施方法以及应用验证结果。测试表明,该技术具有较高的偶发、异常事件捕获效率,是对示波器波形捕获功能的有益补充。 展开更多
关键词 智能触发 数字存储示波器 波形捕获率 死区时间
在线阅读 下载PDF
一种新型随机等效采样的实现方法 被引量:5
17
作者 石明江 张禾 何道清 《仪表技术与传感器》 CSCD 北大核心 2010年第7期108-110,共3页
随着现代电子技术的发展,测试手段的提高,开发人员对数字存储示波器的采样率提出了更高要求。为了解决高速数据采集成本高的问题,提出了随机等效采样技术,并利用游标卡尺原理实现对触发时刻与下一采样时钟的时间测量,完成了等效采样率为... 随着现代电子技术的发展,测试手段的提高,开发人员对数字存储示波器的采样率提出了更高要求。为了解决高速数据采集成本高的问题,提出了随机等效采样技术,并利用游标卡尺原理实现对触发时刻与下一采样时钟的时间测量,完成了等效采样率为10 G的采集模块的设计。该模块主要由触发时钟产生模块、采样时钟产生模块、等效采样测时模块与数据存储模块组成。该技术具有较高的实用性,并已应用于产品中。 展开更多
关键词 随机等效采样 游标法 数字存储示波器
在线阅读 下载PDF
数字存储示波器波形捕获率测试方法 被引量:4
18
作者 叶芃 曾浩 +2 位作者 向川云 蒋俊 王厚军 《计量学报》 CSCD 北大核心 2010年第6期551-554,共4页
通过描述数字存储示波器的波形捕获率与“死区时间”的关系,利用随机过程理论对波形捕获率的量化方法进行分析,提出了一种通过外特性定量测试示波器的波形捕获率的方法,并对常见的示波器捕获率进行了测试验证。
关键词 计量学 数字存储示波器 波形捕获率 死区时间 双脉冲法
在线阅读 下载PDF
动态采集过程的系统模型和评价方法研究 被引量:14
19
作者 张沁川 王厚军 《仪器仪表学报》 EI CAS CSCD 北大核心 2012年第1期42-48,共7页
波形捕获率是数字存储示波器的主要指标,它代表了系统在单位时间内捕获波形的能力。但对于一个实际的采集系统而言,其定义过于粗略,不能够准确地衡量和评价采集系统的动态性能。通过建立非均匀的动态采集模型,并分析被测信号频率与采集... 波形捕获率是数字存储示波器的主要指标,它代表了系统在单位时间内捕获波形的能力。但对于一个实际的采集系统而言,其定义过于粗略,不能够准确地衡量和评价采集系统的动态性能。通过建立非均匀的动态采集模型,并分析被测信号频率与采集系统最小死区时间的关系,给出了评价数据采集系统性能的新指标:平均波形捕获率、最大波形捕获率和最小波形捕获率。在此基础上进一步提出采用分段测量平均波形捕获率的方法来评价采集系统平均性能,并在实际系统中进行了验证,给出了测试结果。 展开更多
关键词 数字存储示波器 波形捕获率 死区时间 动态采集模型 数据缓存
在线阅读 下载PDF
基于FPGA的TFT-LCD液晶显示模块设计 被引量:9
20
作者 张超建 王厚军 《中国测试》 CAS 2010年第5期73-75,共3页
针对多片显存驱动TFT-LCD液晶显示方法所带来的控制复杂、不易布线等情况,提出了一种基于FPGA的单片SRAM驱动LCD模块的新方法,并加以实现。采用FPGA完成LCD显示时序的产生、显示图像处理、单片SRAM读写切换控制等功能,有效节约了系统资... 针对多片显存驱动TFT-LCD液晶显示方法所带来的控制复杂、不易布线等情况,提出了一种基于FPGA的单片SRAM驱动LCD模块的新方法,并加以实现。采用FPGA完成LCD显示时序的产生、显示图像处理、单片SRAM读写切换控制等功能,有效节约了系统资源,大幅度减少了成本开支,已成功应用于某款数字存储示波器中。经验证,该方案控制简单、显示稳定,具有广阔的应用前景。 展开更多
关键词 FPGA技术 显存 液晶显示屏 总线仲裁 数字存储示波器
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部