期刊文献+
共找到93篇文章
< 1 2 5 >
每页显示 20 50 100
基于FPGA的DDS+DPLL跳频信号源设计
1
作者 杨红 李海 隆行 《现代电子技术》 2011年第15期101-104,共4页
针对跳频通信系统有固有噪声的特点,结合DDS+DPLL高分辨率、高频率捷变速度的优点,并采用Altera公司的Quartus-Ⅱ_10.1软件进行设计综合,提出了一种新型的跳频信号源。结果表明,该设计中DPLL时钟可达到120MHz,性能较高,而仅使用了30个LU... 针对跳频通信系统有固有噪声的特点,结合DDS+DPLL高分辨率、高频率捷变速度的优点,并采用Altera公司的Quartus-Ⅱ_10.1软件进行设计综合,提出了一种新型的跳频信号源。结果表明,该设计中DPLL时钟可达到120MHz,性能较高,而仅使用了30个LUT和18个触发器,占用资源很少。 展开更多
关键词 数字鉴相器 滤波器 数控振荡器 dpll
在线阅读 下载PDF
一种基于DDS和PLL技术本振源的设计与实现 被引量:14
2
作者 任鹏 周资伟 朱江 《现代电子技术》 2009年第9期178-180,共3页
现代频率合成技术正朝着高性能、小型化的方向发展,应用最为广泛的是直接数字式频率合成器(DDS)和锁相式频率合成器(PLL)。介绍直接数字频率合成器和锁相环频率合成器的基本原理,简述用直接数字频率合成器(AD9954)和锁相环频率合成器(AD... 现代频率合成技术正朝着高性能、小型化的方向发展,应用最为广泛的是直接数字式频率合成器(DDS)和锁相式频率合成器(PLL)。介绍直接数字频率合成器和锁相环频率合成器的基本原理,简述用直接数字频率合成器(AD9954)和锁相环频率合成器(ADF4112)所设计的本振源的实现方案,重点阐述了系统的硬件实现,包括系统原理、主要电路单元设计等,并且对系统的相位噪声和杂散性能做了简要分析,最后给出了系统测试结果。 展开更多
关键词 DDS pll 频率合成器 本振源
在线阅读 下载PDF
一种DDS/PLL混合型高分辨率频率合成器 被引量:7
3
作者 王建新 刘国岁 朱伟强 《电子测量与仪器学报》 CSCD 1999年第4期72-75,共4页
本文利用直接数字频率合成器频率分辨率高和相位噪声低而锁相环频率合成器输出频率高和对鉴相输入呈现窄带特性的优点,用STEL一1175DDS芯片设计了一个高分辨率正弦信号产生器,并以此推动锁相环进行倍频。通过这种 DDS... 本文利用直接数字频率合成器频率分辨率高和相位噪声低而锁相环频率合成器输出频率高和对鉴相输入呈现窄带特性的优点,用STEL一1175DDS芯片设计了一个高分辨率正弦信号产生器,并以此推动锁相环进行倍频。通过这种 DDS/PLL混合型频率合成器,得到了中心频率为 38MHz的高分辨率正弦信号。本文给出了电路设计过程及测试结果。 展开更多
关键词 锁相环 频率合成器 DDFS 混合型 正弦信号
在线阅读 下载PDF
基于FPGA数字PLL谐振频率的跟踪研究 被引量:8
4
作者 余成波 张林 龙曦 《重庆理工大学学报(自然科学)》 CAS 北大核心 2019年第4期141-146,共6页
针对谐振频率漂移造成无线电能传输系统(MCR-WPT)传输效率低下的问题,提出一种自适应全数字锁相环的频率跟踪控制方法。采用FPGA实现的数字锁相环(PLL)跟踪发射线圈电流电压相位信号,确保发射线圈处于谐振工作状态。设计了数字锁相环的... 针对谐振频率漂移造成无线电能传输系统(MCR-WPT)传输效率低下的问题,提出一种自适应全数字锁相环的频率跟踪控制方法。采用FPGA实现的数字锁相环(PLL)跟踪发射线圈电流电压相位信号,确保发射线圈处于谐振工作状态。设计了数字锁相环的鉴相器模块、2阶环路滤波器模块以及数控振荡器模块。利用ModelSim对数字锁相环的跟踪性能进行仿真测试,得出环路增益、环路带宽对跟踪性能的影响。研制了数字PLL控制的小功率MCR-WPT系统。实验结果表明:在增益为35 Hz、初始频差小于50 Hz的情况下,电流电压信号稳态相差为零,该方法在谐振频率漂移时能完成对频率的快速跟踪,有效地提高了MCR-WPT传输效率和传输功率。 展开更多
关键词 数字锁相环 FPGA 无线电能
在线阅读 下载PDF
混合信号集成电路数字PLL衬底噪声的SPICE模拟及分析 被引量:3
5
作者 师奕兵 陈光 +1 位作者 王厚军 Jiann S.Yuan 《电子科技大学学报》 EI CAS CSCD 北大核心 2000年第3期273-277,共5页
应用PSPICE及采用C语言自编的外部程序,对单片数字锁相环电路中的衬底噪声及对电路性能的影响进行了模拟研究和分析,有助于进一步理解衬底噪声及衬底噪声对复杂的混合信号电路工作的影响,提出了实际应用中选择衬底类型的方法。
关键词 混合信号集成电路 衬底噪声 数字锁相环 SPICE模
在线阅读 下载PDF
DDS+PLL组合系统及实例 被引量:14
6
作者 杨建军 《电讯技术》 北大核心 2001年第1期72-75,共4页
本文介绍了DDS +PLL系统的实现方案和特点 ,指出了设计DDS +PLL系统的注意事项 ,并通过实例证明DDS +PLL系统能够实现较高的频谱质量 ,具有一定的实用价值。
关键词 频率全盛 锁相环 直接数字合成
在线阅读 下载PDF
基于DDS与PLL的C波段宽带线性扫频源 被引量:5
7
作者 刘志强 沈亚飞 +1 位作者 王文博 徐金平 《微波学报》 CSCD 北大核心 2018年第4期71-76,共6页
利用直接数字频率合成(DDS)和锁相环(PLL)技术相结合的混合频率合成方案,研制了一种C波段宽带、高频率分辨率、快速线性扫频的频率源。为了给PLL提供低相位噪声的宽带扫频参考信号,选用ADI的DDS芯片AD9914,并利用阶跃恢复二极管(SR... 利用直接数字频率合成(DDS)和锁相环(PLL)技术相结合的混合频率合成方案,研制了一种C波段宽带、高频率分辨率、快速线性扫频的频率源。为了给PLL提供低相位噪声的宽带扫频参考信号,选用ADI的DDS芯片AD9914,并利用阶跃恢复二极管(SRD)高次倍频电路结合二倍频器产生高达3400 MHz的时钟信号。通过上位机配置AD9914内部频率调谐字和数字斜坡发生器,产生512.5-987.5 MHz的扫频参考信号,其频率分辨率可精细到赫兹量级。选用低附加噪声的鉴相器和宽带VCO芯片设计C波段锁相源,在宽带工作频率范围内对DDS扫频信号进行快速跟踪,并有效抑制杂散信号。实测结果表明,该扫频源工作频率为4.1-7.9 GHz,在频率分辨率配置为0.38 MHz时,单向扫频周期为1 ms,扫频线性度为1.58×10-6。单频点输出时相位噪声优于-114 dBc/Hz@10 kHz和-119 dBc/Hz@100 kHz,杂散抑制优于69 dBc。 展开更多
关键词 直接数字频率合成 锁相环 宽带扫频源 低相位噪声 倍频链
在线阅读 下载PDF
带残余频偏的软扩频信号伪码序列盲估计
8
作者 张天骐 张慧芝 +1 位作者 罗庆予 方蓉 《系统工程与电子技术》 EI CSCD 北大核心 2024年第10期3586-3593,共8页
针对带残余频偏的软扩频信号伪码序列盲估计难的问题,提出一种奇异值分解(singular value decomposition,SVD)结合全数字锁相环(digital phase locked loop,DPLL)的方法。所提方法首先对待处理信号通过不重叠分段生成数据矩阵,每段信号... 针对带残余频偏的软扩频信号伪码序列盲估计难的问题,提出一种奇异值分解(singular value decomposition,SVD)结合全数字锁相环(digital phase locked loop,DPLL)的方法。所提方法首先对待处理信号通过不重叠分段生成数据矩阵,每段信号长度为一倍伪码周期;然后利用其自相关矩阵的右上角元素估计失步点进行同步,并且在重新计算自相关矩阵后根据较大特征值个数估计进制数;最后通过多次快速SVD算法结合DPLL最终实现伪码序列的盲估计。仿真结果显示,所提方法在低信噪比条件下可以有效估计出带残余频偏的软扩频信号的伪码序列,并且性能优于其他对比方法。 展开更多
关键词 软扩频信号 盲估计 残余频偏 奇异值分解 全数字锁相环
在线阅读 下载PDF
水声信道均衡算法比较研究 被引量:6
9
作者 裴晓黎 宁小玲 +1 位作者 刘忠 张建强 《计算机工程与应用》 CSCD 2014年第1期111-115,共5页
简述了自适应均衡算法和盲均衡算法在水声通信中的应用现状,以及典型的几种均衡算法。分别采用稀疏多径信道和混合相位信道对几种典型的自适应算法和盲均衡算法的均方误差(MSE)性能进行了仿真比较,结果显示,判决反馈均衡器(DFE)结构的... 简述了自适应均衡算法和盲均衡算法在水声通信中的应用现状,以及典型的几种均衡算法。分别采用稀疏多径信道和混合相位信道对几种典型的自适应算法和盲均衡算法的均方误差(MSE)性能进行了仿真比较,结果显示,判决反馈均衡器(DFE)结构的算法在以上复杂水声环境中均衡效果良好;采用稀疏多径相位旋转复信道对典型的自适应、盲均衡算法进行了仿真比较,结果表明,在相同的条件下,自适应算法受相位的影响较小,收敛速度快于盲均衡算法。消声水池实验表明了带二阶数字锁相环(DPLL)和DFE结构的均衡算法均具有较好的载波恢复性能,实现了对相位偏差的跟踪,提高了克服多径效应和多普勒频移补偿的能力。 展开更多
关键词 水声信道 自适应均衡 盲均衡 判决反馈 数字锁相环 digital Phase-Locked Loop(dpll)
在线阅读 下载PDF
基于新型全数字锁相环的同步倍频技术 被引量:9
10
作者 张志文 曾志兵 +3 位作者 罗隆福 王伟 郭斌 王承林 《电力自动化设备》 EI CSCD 北大核心 2010年第2期123-126,130,共5页
为了实时跟踪电网频率的变化,提高直流输电系统中换流器触发脉冲控制精度,提出了一种基于新型全数字锁相环的同步倍频技术。该新型数字锁相环在传统数字锁相环的基础上加入了自适应模值控制模块,大幅提高了锁相速度和精度。在此基础上,... 为了实时跟踪电网频率的变化,提高直流输电系统中换流器触发脉冲控制精度,提出了一种基于新型全数字锁相环的同步倍频技术。该新型数字锁相环在传统数字锁相环的基础上加入了自适应模值控制模块,大幅提高了锁相速度和精度。在此基础上,利用近似补偿方法设计出的同步倍频模块能在高精度要求下对电网频率同步任意倍频,给换流器触发控制系统提供精准的时钟基准,提高相位控制精度,削弱换流器产生的非特征谐波。利用现场可编程门阵列(FPGA)为载体,在QUARTUSⅡ软件环境下,设计出了基于全数字锁相环的同步倍频装置,并通过软件仿真和实验测试验证了该技术的正确性和优越性。 展开更多
关键词 全数字锁相环 同步数字倍频 脉冲发生器 直流输电 FPGA
在线阅读 下载PDF
高频数字锁相环的研究 被引量:8
11
作者 何松柏 鲍景富 曾学刚 《电讯技术》 北大核心 1997年第2期26-29,共4页
】论文阐述了100MHz数字锁相环的设计过程。用10MHz晶体振荡器对100MHz数字压控振荡器进行锁相,使100MHz输出信号指标得到很大改善。论文还分析了各单元电路,关键点时域波形测试。
关键词 信号源 数字锁相环 压控振荡器 高频电路
在线阅读 下载PDF
锁相环中数字分频器对输出信号相位噪声和杂散的影响 被引量:4
12
作者 王春晖 金小军 +2 位作者 金仲和 郑阳明 赵翔宇 《宇航学报》 EI CAS CSCD 北大核心 2009年第6期2334-2338,2397,共6页
基于对数字分频器混叠效应的分析,解释了锁相环相位噪声线形模型与一些实验结果误差较大的原因。并通过对数字分频器的建模,得到了数字分频器输出信号相位噪声和杂散的计算方法。实验证明这种方法的计算结果与实验结果相吻合。再以此修... 基于对数字分频器混叠效应的分析,解释了锁相环相位噪声线形模型与一些实验结果误差较大的原因。并通过对数字分频器的建模,得到了数字分频器输出信号相位噪声和杂散的计算方法。实验证明这种方法的计算结果与实验结果相吻合。再以此修正锁相环相位噪声线形模型,使锁相环输出信号的相位噪声和杂散的预测能够更加准确。 展开更多
关键词 锁相环 数字分频器 相位噪声 杂散
在线阅读 下载PDF
程控信号源的数字调频设计 被引量:4
13
作者 张庆 徐雁 何葳 《电测与仪表》 北大核心 2001年第8期29-31,共3页
基于单片机的程控信号源设计,包括程控信号源的基本原理、数字调相、数字调幅和数字调频等技术,要求实现相位、幅度、频率的高精度数字化调节。本文着重介绍已用系统中采用的调频技术设计方法。
关键词 数字合成波形 锁相环 单片机 程控信号源 数字调频
在线阅读 下载PDF
基波相位和频率的高精度检测及在有源电力滤波器中的应用 被引量:21
14
作者 周卫平 吴正国 夏立 《中国电机工程学报》 EI CSCD 北大核心 2004年第4期91-96,共6页
该文提出了一种电力基波频率和相位的高精度数字化实时检测方法,提出了基于高精度基波相频实时检测的有源电力滤波器谐波和无功电流的检测方法。相位检测是基于三角函数正交性及自适应滤波的原理构造了相位跟踪的闭环控制回路,结合延时... 该文提出了一种电力基波频率和相位的高精度数字化实时检测方法,提出了基于高精度基波相频实时检测的有源电力滤波器谐波和无功电流的检测方法。相位检测是基于三角函数正交性及自适应滤波的原理构造了相位跟踪的闭环控制回路,结合延时反馈及变参数 PI 控制技术,使初相跟踪检测的精度达到(10-4)o^(10-10)o的数量级;基波频率的测量是基于初相跟踪检测控制系统的基础之上,求取稳态时初相修正量的时间变化率,即可作为频率跟踪的反馈。在有源电力滤波器中,利用该方法可以求取电压和电流的基波相位频率和相应基波的单位正弦函数,基波幅值用滑窗傅立叶变换的方法求得,从而方便精确地检测出有功和谐波电流。仿真与实验结果证明了所提方法的正确性和有效性。 展开更多
关键词 有源电力滤波器 基波相位 频率 检测 电力系统 无功功率补偿
在线阅读 下载PDF
扩频通信同步系统中锁相环的设计 被引量:7
15
作者 杨颖 陈培 +1 位作者 王云 陈杰 《哈尔滨工程大学学报》 EI CAS CSCD 北大核心 2010年第2期243-248,共6页
针对扩频通信系统的载波同步,提出一套完善的数字锁相环设计方案.该方案利用新颖的可控根法完成1~3阶模拟锁相环(APLL)环路参数设计,并实现从模拟域到数字域的转换,得到的数字锁相环(DPLL)的环路参数由单边环路噪声带宽BL和采... 针对扩频通信系统的载波同步,提出一套完善的数字锁相环设计方案.该方案利用新颖的可控根法完成1~3阶模拟锁相环(APLL)环路参数设计,并实现从模拟域到数字域的转换,得到的数字锁相环(DPLL)的环路参数由单边环路噪声带宽BL和采样间隔丁确定.分别对各阶数字锁相环的稳定约束、各种输入条件下的相位误差瞬态响应、稳态相位误差以及存在噪声时环路的跟踪性能进行理论分析,从而得到BL与T的选取原则.实验结果证明了分析的正确性和设计的有效性. 展开更多
关键词 载波同步 数字锁相环 扩频通信系统
在线阅读 下载PDF
基于DSP的在线式UPS锁相环设计 被引量:5
16
作者 张振宇 夏超英 赵栋利 《仪器仪表学报》 EI CAS CSCD 北大核心 2002年第z1期374-375,共2页
介绍了基于 DSP芯片 ADMC40 1的全数字 U PS中数字锁相环的软、硬件条件和控制算法 ,分析了它的精确性和快速性。实际应用证明了数字锁相环的优越性 ,同时 ,也突出体现了 ADMC40
关键词 数字锁相环 数字信号处理器 ADMC401
在线阅读 下载PDF
一种基于DDS的S波段频率源设计 被引量:3
17
作者 钮金真 王利众 +1 位作者 陈志红 廖芳 《电讯技术》 北大核心 2003年第2期55-57,共3页
基于正交调制上变频原理 ,采用AD8346正交调制芯片和DDS芯片AD985 4 。
关键词 直接数字式频率合成 锁相环 正交调制 AD8346 S波段频率源 DDS AD9854
在线阅读 下载PDF
基于FPGA的全数字轴角变换算法 被引量:9
18
作者 赵品志 杨贵杰 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2010年第12期1911-1915,共5页
为实现低成本、高集成度的全数字轴角变换系统,使用ΔΣ调制技术构建频率、幅值连续可调的激磁信号发生器,对采样点进行优化控制及滤波处理.使用CORDIC算法进行鉴相,通过PI调节器实现快速闭环跟踪,实现一种基于FPGA的全数字闭环角度解... 为实现低成本、高集成度的全数字轴角变换系统,使用ΔΣ调制技术构建频率、幅值连续可调的激磁信号发生器,对采样点进行优化控制及滤波处理.使用CORDIC算法进行鉴相,通过PI调节器实现快速闭环跟踪,实现一种基于FPGA的全数字闭环角度解算算法.使用Verilog HDL语言编写了ΔΣ调制器、采样时序控制器、CORDIC鉴相器及PI调节器等IP核,搭建了基于Xilinx公司XC3S400型号FPGA的实验平台.实验结果表明:所提出的全数字轴角变换系统,在不增加伺服系统成本的条件下,依靠FPGA的快速并行运算能力,通过分时复用的方法,可实现具有高精度和高动静态特性的全数字轴角变换. 展开更多
关键词 FPGA 旋转变压器 轴角变换算法 ΔΣ调制 CORDIC算法 数字锁相环
在线阅读 下载PDF
低功耗全数字电容式传感器接口电路设计 被引量:23
19
作者 邓芳明 何怡刚 +2 位作者 张朝龙 冯伟 吴可汗 《仪器仪表学报》 EI CAS CSCD 北大核心 2014年第5期994-998,共5页
电容式传感器被广泛地应用在集成传感器的设计中。近年来,随着无线传感器与射频识别技术的迅速发展,低功耗传感器及其接口电路设计成为热点。低功耗接口电路设计中往往采用低的电源电压,然而当器件工艺进入纳米时代后,低的电源电压使得... 电容式传感器被广泛地应用在集成传感器的设计中。近年来,随着无线传感器与射频识别技术的迅速发展,低功耗传感器及其接口电路设计成为热点。低功耗接口电路设计中往往采用低的电源电压,然而当器件工艺进入纳米时代后,低的电源电压使得在电压幅度域处理传感器信号的传统接口电路设计所允许的电压范围进一步降低。针对这种挑战,设计了一种新型的全数字电容式传感器接口电路。该设计基于锁相环原理,将传感器信号处理转移到频率域,因此该设计可以采用全数字结构。设计的接口电路结合湿度传感器,采用中芯国际0.18μm CMOS工艺流片,后期测试结果显示,该接口电路在芯片面积、线性度及功耗上获得了优异性能。尤其是在0.5 V电源电压下,整个接口电路只消耗了1.05μW功率,相比传统传感器接口电路功耗性能获得了极大提升,此设计确实为低功耗传感器接口电路设计提供了一种新方法。 展开更多
关键词 电容式传感器 全数字接口电路 锁相环 CMOS工艺
在线阅读 下载PDF
锁相环与锁频环在数字Costas环中的应用 被引量:14
20
作者 吴华明 苏雁泳 刘爱军 《科学技术与工程》 2010年第19期4645-4650,共6页
基于锁相环和锁频环的模型,研究了由两者构成的数字Costas环结构和性能。首先介绍了传统的数字Costas环模型,接着给出了鉴相器、二阶环路滤波器和三阶环路滤波器的结构,在此基础上分析了基于锁频环的数字Costas模型,实现了扩大Costas环... 基于锁相环和锁频环的模型,研究了由两者构成的数字Costas环结构和性能。首先介绍了传统的数字Costas环模型,接着给出了鉴相器、二阶环路滤波器和三阶环路滤波器的结构,在此基础上分析了基于锁频环的数字Costas模型,实现了扩大Costas环的跟踪范围和提高跟踪精度的目的,最后给出了仿真结果,分析了两种环路单独和相结合后的应用和特点。 展开更多
关键词 数字COSTAS环 锁相环 锁频环 环路滤波器
在线阅读 下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部