期刊文献+
共找到53篇文章
< 1 2 3 >
每页显示 20 50 100
植物乳杆菌X86对乳腺炎大鼠肠道菌群多样性的影响
1
作者 谢秀兰 晏仕英 +2 位作者 高海慧 杨宇为 赵建 《西南农业学报》 北大核心 2025年第4期872-884,共13页
【目的】探讨乳源植物乳杆菌X86(Lactiplantibacillus plantarum X86)对金黄色葡萄球菌(Staphylococcus aureus)诱导的乳腺炎大鼠肠道菌群多样性的影响,为利用该菌株防治乳腺炎奠定基础。【方法】将怀孕SD大鼠随机分为3组(对照组、模型... 【目的】探讨乳源植物乳杆菌X86(Lactiplantibacillus plantarum X86)对金黄色葡萄球菌(Staphylococcus aureus)诱导的乳腺炎大鼠肠道菌群多样性的影响,为利用该菌株防治乳腺炎奠定基础。【方法】将怀孕SD大鼠随机分为3组(对照组、模型组和植物乳杆菌X86组,每组8只),在孕晚期至泌乳期,植物乳杆菌X86组灌胃L.plantarum X86(1×10^(9)CFU/mL)0.5 mL,对照组和模型组灌胃等量生理盐水。对模型组与植物乳杆菌X86组建立S.aureus诱导的乳腺炎大鼠模型,造模后采集粪便标本,采用16S rRNA焦磷酸测序技术检测各组大鼠肠道菌群多样性。【结果】门水平上,模型组增加拟杆菌门(Bacteroidota)、放线菌门(Actinobacteriota)、弯曲杆菌门(Campilobacterota)和髌骨细菌门(Patescibacteria)的丰度,减少厚壁菌门(Firmicutes)和变形菌门(Proteobacteria)的丰度;植物乳杆菌X86组增加疣微菌门(Verrucomicrobiota)的丰度;属水平上,模型组减少拟杆菌属(Bacteroides)、杜氏杆菌属(Dubosiella)、阿克曼菌属(Akkermansia)及毛螺菌科各属(Lachnospiraceae group)的丰度,同时增加鼠杆状菌科未定名属(norank_f_Muribaculaceae)和梭菌纲UCG-014未定名属(norank_f_norank_o_Clostridia_UCG_014)的丰度,植物乳杆菌X86逆转了上述属水平物种丰度变化(拟杆菌属除外),并增加阿克曼菌属、肠鼠杆菌属(Muribaculum)和解黄酮菌属(Flavonifractor)的丰度。Spearman关联分析发现,阿克曼菌属、肠鼠杆菌属和解黄酮菌属的丰度与短链脂肪酸(Short-chain fatty acids,SCFAs)含量呈正相关。【结论】植物乳杆菌X86对金黄色葡萄球菌引起的肠道菌群变化产生积极影响,并增加产SCFAs菌属的丰度,这可能是其预防乳腺炎的机制之一。 展开更多
关键词 乳腺炎大鼠模型 肠道菌群 高通量测序 植物乳杆菌x86
在线阅读 下载PDF
二进制翻译中的X86浮点栈处理 被引量:3
2
作者 谢海斌 武成岗 +1 位作者 崔慧敏 李晶 《计算机研究与发展》 EI CSCD 北大核心 2007年第11期1946-1954,共9页
二进制翻译系统是一种基于软件的跨平台代码迁移系统,它将一种体系结构的二进制代码翻译成另一种体系结构的二进制代码.二进制翻译可以用于解决遗产代码的迁移问题,也可以实现不同硬件平台之间软件的通用.浮点栈的处理已成为以X86为源... 二进制翻译系统是一种基于软件的跨平台代码迁移系统,它将一种体系结构的二进制代码翻译成另一种体系结构的二进制代码.二进制翻译可以用于解决遗产代码的迁移问题,也可以实现不同硬件平台之间软件的通用.浮点栈的处理已成为以X86为源的二进制翻译的研究中的关键性问题之一,如何处理X86浮点栈问题直接关系到以X86为源的二进制翻译系统的性能.针对X86浮点寄存器栈的特征,提出了一种扩展虚拟栈(extending virtual stack)处理方案.它采用归一的方法,保证了每个基本块中的运算所涉及到的浮点寄存器可以直接映射到目标机器中的浮点寄存器,确保了翻译的效率,并利用翻译时的分析避免了在入口处不必要的判断;同时还给出了在基本块入口处判别一个基本块是否会出现浮点栈上溢和下溢的充分必要条件,为生成更加高效的代码提供了条件.实验表明,它能够在保证正确实现其功能的前提下,获得更好的执行效率. 展开更多
关键词 二进制翻译 浮点翻译 x86浮点栈 扩展虚拟栈 归一
在线阅读 下载PDF
面向基于x86处理器和AMBA的系统芯片的全系统模拟器PKUsim-86 被引量:2
3
作者 庞九凤 佟冬 +2 位作者 李皓 何浪 程旭 《电子学报》 EI CAS CSCD 北大核心 2011年第2期351-357,共7页
基于周期级全系统模拟器对微体系结构进行系统性能评估成为芯片设计必不可少的环节.虽然x86处理器是当前商业和科学计算领域最广泛采用的处理器,很少有开源的x86模拟器能够满足研究需要.本文面向基于Geode GX x86处理器和AMBA总线的PKUn... 基于周期级全系统模拟器对微体系结构进行系统性能评估成为芯片设计必不可少的环节.虽然x86处理器是当前商业和科学计算领域最广泛采用的处理器,很少有开源的x86模拟器能够满足研究需要.本文面向基于Geode GX x86处理器和AMBA总线的PKUnity-86系统芯片,设计并实现了周期级全系统模拟器PKUsim-86.它可以启动Microsoft DOS、Windows 98、Windows XP等操作系统,运行典型的x86应用程序.PKUsim-86支持功能模拟和性能模拟的在线切换,其指令模拟速度为0.86MIPS,与真实硬件的对比表明,PKUsim-86具有较高的相对准确度. 展开更多
关键词 全系统模拟 性能评估 系统芯片 x86处理器
在线阅读 下载PDF
X86中央处理器安全问题综述 被引量:5
4
作者 魏强 李锡星 +1 位作者 武泽慧 曹琰 《通信学报》 EI CSCD 北大核心 2018年第A02期151-163,共13页
中央处理器(CPU,central processing unit)作为计算机系统的运算和控制核心,是信息处理、程序运行的最终执行单元,其安全问题对国家网络、关键基础设施及重要行业的信息安全有着深刻的影响。CPU自产生以来,在逻辑结构、运行效率以及功... 中央处理器(CPU,central processing unit)作为计算机系统的运算和控制核心,是信息处理、程序运行的最终执行单元,其安全问题对国家网络、关键基础设施及重要行业的信息安全有着深刻的影响。CPU自产生以来,在逻辑结构、运行效率以及功能外延上取得了巨大发展,但也面临许多安全问题。对x86架构的中央处理器安全问题进行综合论述:首先介绍CPU的发展脉络并总结其安全模型,在此基础上分别从指令集架构(ISA,Instruction Set Architecture)设计、安全模型以及后门3个角度分析目前出现的CPU安全问题;然后按照漏洞发现、漏洞机理剖析以及漏洞成因分析3个层次对CPU漏洞进行详细阐述;最后分析了CPU现有的安全防御机制,并探讨了可能的安全解决方案及发展趋势。 展开更多
关键词 网络安全 中央处理器 x86架构 漏洞
在线阅读 下载PDF
兼容X86指令的32位乘法器的分析与设计 被引量:2
5
作者 王得利 高德远 杨磊 《计算机应用研究》 CSCD 北大核心 2008年第4期1264-1267,共4页
通过研究X86指令手册中各种乘法指令,分析其可能需要的微指令类型,结合龙腾C2的微体系结构,对执行部件以及译码部件工作作出权衡,同时又考虑到旁路设计的需求,设计出适应不同乘法指令类型及结果时机需求的三级流水32位有符号、无符号混... 通过研究X86指令手册中各种乘法指令,分析其可能需要的微指令类型,结合龙腾C2的微体系结构,对执行部件以及译码部件工作作出权衡,同时又考虑到旁路设计的需求,设计出适应不同乘法指令类型及结果时机需求的三级流水32位有符号、无符号混合树型乘法器结构。使用基4布斯编码,对操作数的高位进行分析,将传统的17个部分积转变为16个部分积,减少了乘法部件的面积,同时在逻辑上给出了关断开关,尽量减少电路的翻转频率,有效地降低了电路的功耗。 展开更多
关键词 x86指令 微指令 乘法器 旁路逻辑 低功耗
在线阅读 下载PDF
面向X86多核处理器的数据流程序任务调度与缓存优化 被引量:2
6
作者 唐九飞 李鹤 于俊清 《中国科学技术大学学报》 CAS CSCD 北大核心 2016年第3期200-207,共8页
数据流编程作为一种编程模式被广泛地应用于多核处理器系统,其多核处理器的并行调度和对主存的访问延迟对程序的性能有很大的影响.为此,结合X86多核处理器的特点,提出一种数据流程序的任务调度与缓存优化方法.任务调度优化首先在预处理... 数据流编程作为一种编程模式被广泛地应用于多核处理器系统,其多核处理器的并行调度和对主存的访问延迟对程序的性能有很大的影响.为此,结合X86多核处理器的特点,提出一种数据流程序的任务调度与缓存优化方法.任务调度优化首先在预处理阶段提高目标程序的局部性和并行粒度;然后利用数据流程序的数据并行、任务并行和流水并行优化核间负载均衡,并构造软件流水调度.缓存优化针对目标系统的层次性缓存结构特征,通过消除缓存伪共享减少多核并行运行时相互间的干扰,根据逻辑线程间的通信分布实现逻辑线程到处理器核的映射.以COStream作为数据流编程语言,输出经过编译优化后的目标代码.实验选取数字媒体领域典型的算法进行测试,测试结果表明,编译优化后的测试程序基本达到线性加速比,验证了编译系统的有效性. 展开更多
关键词 x86多核处理器 数据流 任务调度 缓存优化
在线阅读 下载PDF
基于x86体系结构处理器的VME主控模块设计 被引量:1
7
作者 李宾 马晓川 +2 位作者 鄢社锋 杨力 王敏 《声学技术》 CSCD 2013年第2期146-150,共5页
在VME标准的阵列信号处理系统中,主控模块作为主设备具有控制、显示和数据存储的重要功能。设计了一种基于x86体系结构处理器的VME主控模块,采用双总线的设计,VME总线用作控制总线,高速LVDS总线用作数据总线,大大提高了系统各模块间的... 在VME标准的阵列信号处理系统中,主控模块作为主设备具有控制、显示和数据存储的重要功能。设计了一种基于x86体系结构处理器的VME主控模块,采用双总线的设计,VME总线用作控制总线,高速LVDS总线用作数据总线,大大提高了系统各模块间的通信速度。上位机软件是利用QT在Visual Studio 2008环境下编写的,用户可以通过图形界面方便地对主控模块进行操作。该主控模块在大量的测试和系统应用中都能高效、稳定、可靠地运行,适应于更加广泛的应用。 展开更多
关键词 x86 VME 主控模块
在线阅读 下载PDF
基于国产X86处理器的异构计算平台构建及敏感数据保护 被引量:1
8
作者 曾志平 萧海东 张新鹏 《计算机科学》 CSCD 北大核心 2015年第B11期317-322,共6页
大数据时代对敏感数据的保护需求与日俱增,如何在安全可控的软硬件环境下进行大数据集处理成为一个研究热点。设计了一种基于安全可控国产X86处理器的大数据平台,利用AES(Advanced Encryption Standard)算法对海量敏感数据提供安全... 大数据时代对敏感数据的保护需求与日俱增,如何在安全可控的软硬件环境下进行大数据集处理成为一个研究热点。设计了一种基于安全可控国产X86处理器的大数据平台,利用AES(Advanced Encryption Standard)算法对海量敏感数据提供安全保障;并合理构建GPU畀构计算环境,充分提高国产大数据平台的分析计算效率,为海量数据的安全处理提供了全新的解决方案。实验结果表明,基于国产兆芯X86处理器的GPU异构计算平台能有效满足大数据集处理需求;通过改进异构计算环境下的AES算法提升了加密效率,并获得了22-23倍的加速比。当应对海量数据(GB级以上)时,国产异构计算平台的并行处理能力和加速效果非常明显。该研究结果对有海量敏感信息的大数据集处理和信息安全保护具有重要应用价值。 展开更多
关键词 国产CPU x86构架 大数据 AES算法 GPU 异构计算
在线阅读 下载PDF
无BIOS的X86模型及其Linux引导机制设计 被引量:1
9
作者 占红武 胥芳 《浙江工业大学学报》 CAS 2008年第1期39-43,共5页
BIOS机制是intel X86体系的重要组成部分,但是在Linux等现代操作系统环境下,该机制显得臃肿、缺乏灵活性、同时影响包括启动时间在内的各项系统性能.在对典型系统引导和运行原理进行分析的基础上,提出将ARM等新型计算机系统中的Bootloa... BIOS机制是intel X86体系的重要组成部分,但是在Linux等现代操作系统环境下,该机制显得臃肿、缺乏灵活性、同时影响包括启动时间在内的各项系统性能.在对典型系统引导和运行原理进行分析的基础上,提出将ARM等新型计算机系统中的Bootloader概念引入标准X86体系的思路.介绍了一种引导Linux操作系统内核的新方法,该方法通过取消X86体系中的BIOS结构,在保证系统稳定运行的前提下,能有效简化计算机系统结构,大幅缩短系统引导时间,提高系统性能. 展开更多
关键词 x86体系 BIOS LINUx 嵌入式PC 快速引导 设备驱动
在线阅读 下载PDF
X86汇编程序可视调试虚拟机的设计与实现
10
作者 苏庆 吴伟民 +2 位作者 黄彪 刘沛昌 刘聪 《计算机工程与设计》 CSCD 北大核心 2012年第7期2858-2863,共6页
应用虚拟机构建技术与可视化技术相结合,设计一个汇编程序可视化集成开发环境X86VVM2。实现了一个可执行X86汇编程序的虚拟机内核,在此内核的基础上,进行对程序运行时数据及其执行过程的可视化研究,实现CPU寄存器值及寄存器之间的数据... 应用虚拟机构建技术与可视化技术相结合,设计一个汇编程序可视化集成开发环境X86VVM2。实现了一个可执行X86汇编程序的虚拟机内核,在此内核的基础上,进行对程序运行时数据及其执行过程的可视化研究,实现CPU寄存器值及寄存器之间的数据交换可视化、堆栈信息可视化、代码跟踪和调试可视化。同时也实现了一个可视化代码编辑器。经过实验与分析,具备可视调试特征的X86汇编程序集成开发环境可令程序设计者更为直观地理解汇编程序的执行过程,提高调试效率。 展开更多
关键词 x86汇编语言 虚拟机技术 可视化 调试 代码跟踪
在线阅读 下载PDF
x86指令集兼容处理器中微指令的设计与验证
11
作者 安建峰 樊晓桠 《西北工业大学学报》 EI CAS CSCD 北大核心 2010年第2期280-285,共6页
研发x86兼容处理器的难点之一是微指令的设计与验证,一方面是因为微指令的开发设计复杂度高且容易出错,另一方面是因为微指令的仿真验证难于在整个设计完成之前独立进行。针对这些问题,文章提出构建一个可以满足微指令设计与验证需求的... 研发x86兼容处理器的难点之一是微指令的设计与验证,一方面是因为微指令的开发设计复杂度高且容易出错,另一方面是因为微指令的仿真验证难于在整个设计完成之前独立进行。针对这些问题,文章提出构建一个可以满足微指令设计与验证需求的微指令开发平台。在该平台中,首先定义微汇编语言,提高微指令的编写效率,降低编写出错几率。然后构建微指令汇编器,支持将微汇编语言格式的微指令编译为二进制格式的微指令。最后构建微指令仿真器,可以对微指令进行独立仿真验证。文中使用SPLASH-2测试程序对提出的微指令开发平台进行了性能评估,微指令汇编器的编译速度约为400行/s,微指令仿真器的仿真速度约为60 KIPS。 展开更多
关键词 x86 处理器 微指令
在线阅读 下载PDF
x86CPU上实时进程的切换技术
12
作者 李毅 黄剑 周明天 《计算机工程与应用》 CSCD 北大核心 2003年第7期46-48,共3页
目前,存在开发专用高性能的多任务实时嵌入式操作系统需求。实时多任务操作系统的关键技术之一是实时并发进程的切换。该文基于x86CPU给出了可用于实时并发进程的三种实用切换技术,并做了简要分析,为多任务实时操作系统的开发提供技术... 目前,存在开发专用高性能的多任务实时嵌入式操作系统需求。实时多任务操作系统的关键技术之一是实时并发进程的切换。该文基于x86CPU给出了可用于实时并发进程的三种实用切换技术,并做了简要分析,为多任务实时操作系统的开发提供技术参考。 展开更多
关键词 实时多任务操作系统 进程 切换技术 x86CPU
在线阅读 下载PDF
X86系统微机实验接口卡
13
作者 林卫 朱定华 马爱梅 《实验技术与管理》 CAS 2000年第6期47-48,共2页
为了提高微机原理实验和微机应用系统设计的水平。达到直接在X86系统微机上进行接口电路设计和微机应用系统设计,又不损坏X86系统微机的目的。我们设计了X86系统微机实验接口卡,该接口卡不仅为微机原理实验和微机应用系统设... 为了提高微机原理实验和微机应用系统设计的水平。达到直接在X86系统微机上进行接口电路设计和微机应用系统设计,又不损坏X86系统微机的目的。我们设计了X86系统微机实验接口卡,该接口卡不仅为微机原理实验和微机应用系统设计提供了可靠的硬件环境,也为微机开发应用方面的科研创建了良好的硬件调试环境。 展开更多
关键词 接口卡 微机 系统设计 x86系统
在线阅读 下载PDF
基于X86平台的EtherCAT主站设计与实时性优化方案 被引量:5
14
作者 陈韦达 张冈 +1 位作者 陈冰 崔自赏 《仪表技术与传感器》 CSCD 北大核心 2022年第5期37-41,共5页
EtherCAT是工业以太网总线的代表应用,现已在嵌入式、FPGA等多个平台下开发应用,但在X86架构上的实时应用较少。基于X86的硬件平台,使用实时补丁与EtherCAT协议框架,设计性能稳定的EtherCAT主站。提出内核模块的设计方法,以及隔离CPU,设... EtherCAT是工业以太网总线的代表应用,现已在嵌入式、FPGA等多个平台下开发应用,但在X86架构上的实时应用较少。基于X86的硬件平台,使用实时补丁与EtherCAT协议框架,设计性能稳定的EtherCAT主站。提出内核模块的设计方法,以及隔离CPU,设置CPU频率的运行方式,进行实时性能的优化。在200μs的高速通信周期下,最大抖动从ms级优化到50μs以内,抖动均值从80μs优化到1μs以内。满足高性能实时运动控制与高速数据采集的要求。 展开更多
关键词 x86 ETHERCAT 实时性 LINUx内核 CPU负载 优化 高速数据采集
在线阅读 下载PDF
基于X86平台的嵌入式BIOS可配置设计 被引量:1
15
作者 张雁 熊庭刚 马中 《计算机工程》 CAS CSCD 北大核心 2007年第2期211-213,共3页
基于X86平台的嵌入式计算机得到了广泛应用。该文就如何有效提高嵌入式BIOS的配置速度,抛弃传统的BIOS开发的繁琐过程,缩短BIOS的开发周期,提出了一种不同于传统BIOS的新的设计方法——将POST过程的检测和初始化代码与初始化数据分离,... 基于X86平台的嵌入式计算机得到了广泛应用。该文就如何有效提高嵌入式BIOS的配置速度,抛弃传统的BIOS开发的繁琐过程,缩短BIOS的开发周期,提出了一种不同于传统BIOS的新的设计方法——将POST过程的检测和初始化代码与初始化数据分离,以简化配置过程对核心代码的维护。实践证明,该方法使嵌入式BIOS的配置工作更加简单、高效。 展开更多
关键词 嵌入式 BIOS 可配置 x86平台 chipSET
在线阅读 下载PDF
基于X86单芯片计算机的BIOS软件设计 被引量:1
16
作者 果鹏 解光军 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2011年第2期255-258,共4页
文章设计了一款基于X86单芯片计算机的BIOS软件,通过分析SD卡的底层寻址方法,并参考SD卡的SPI协议设计BIOS软件;通过设置中断、调用中断,完成BIOS对SD卡的初始化操作和读写操作;将编译后的BIOS的机器码烧写进FPGA开发板片上存储器,调用... 文章设计了一款基于X86单芯片计算机的BIOS软件,通过分析SD卡的底层寻址方法,并参考SD卡的SPI协议设计BIOS软件;通过设置中断、调用中断,完成BIOS对SD卡的初始化操作和读写操作;将编译后的BIOS的机器码烧写进FPGA开发板片上存储器,调用开发板资源实现计算机的硬件电路部分;执行BIOS机器码指令读取SD卡的引导扇区,实现从SD卡启动FreeDOS操作系统。 展开更多
关键词 基本输入输出系统 SD卡 x86单芯片计算机 FreeDOS操作系统
在线阅读 下载PDF
基于PowerPC和X86的二余度非相似飞控计算机系统设计与实现 被引量:1
17
作者 陶想林 陆熊 殷斌 《现代电子技术》 2014年第20期91-94,共4页
为了抑制共模故障和提高飞控计算机系统的可靠性,设计实现了一种二余度非相似的飞控计算机原型系统。首先,给出了该系统的硬件结构和原理,硬件结构包括基于PowerPC和X86处理器构成的主副通道、用于交叉通信的双口RAM、基于FPGA的仲裁模... 为了抑制共模故障和提高飞控计算机系统的可靠性,设计实现了一种二余度非相似的飞控计算机原型系统。首先,给出了该系统的硬件结构和原理,硬件结构包括基于PowerPC和X86处理器构成的主副通道、用于交叉通信的双口RAM、基于FPGA的仲裁模块等部分;其次,系统中的余度控制软件部分主要给出了任务同步和仲裁处理软件模块的软件实现流程图,这是非相似余度的关键问题;最后,在实现实物系统的基础上,开展了一系列的仿真实验,验证了该设计系统的可行性。 展开更多
关键词 非相似余度 飞控计算机 POWERPC处理器 x86处理器
在线阅读 下载PDF
MID设备中X86与ARM平台的分析比较
18
作者 俞敏 黎桂岑 蒲旺 《电子科技大学学报》 EI CAS CSCD 北大核心 2010年第S1期25-29,共5页
MID是Intel公司提出的一个概念,它能提供"随时随地的,完全的互联网体验"。该文介绍了MID的定义以及它应具备的功能,并简要指出MID与现有smartmobile phone、UMPC、netbook、notebook的联系与区别。对可能构成MID核心硬件平台... MID是Intel公司提出的一个概念,它能提供"随时随地的,完全的互联网体验"。该文介绍了MID的定义以及它应具备的功能,并简要指出MID与现有smartmobile phone、UMPC、netbook、notebook的联系与区别。对可能构成MID核心硬件平台的两类不同架构——ARM与X86架构,从平台架构的尺寸、处理器速度、能耗、MID所依赖的软件硬件生态环境及兼容性等方面进行了详细的分析与比较。新一代基于X86的Moorestown平台以45nm制造工艺、≤200mW功耗,2GHz处理器速度以及X86家族几乎100%的兼容性完全优于ARM平台,得出X86平台是最适合于MID的硬件平台。 展开更多
关键词 ARM 移动互联网 上网本 笔记本 移动手机 超级移动计算机 x86
在线阅读 下载PDF
基于ARM嵌入式应用平台的x86指令译码器设计
19
作者 涂小玲 谢憬 +1 位作者 毛志刚 胡哲琨 《电子测量技术》 2008年第10期60-63,共4页
就x86指令与ARM嵌入式系统间的可移植性问题设计了一个译码器,以增强软件在不同处理器架构上的可移植性及计算机系统间的互操作性。其基本工作方法是将x86指令由译码模块翻译成ARM指令,然后将译码模块集成到基于ARM7核的SoC上。仿真结... 就x86指令与ARM嵌入式系统间的可移植性问题设计了一个译码器,以增强软件在不同处理器架构上的可移植性及计算机系统间的互操作性。其基本工作方法是将x86指令由译码模块翻译成ARM指令,然后将译码模块集成到基于ARM7核的SoC上。仿真结果表明,该译码器实现了部分x86指令正确的移植到ARM处理器上并运行。 展开更多
关键词 x86指令 ARM嵌入式 译码模块 ARM7核 SOC
在线阅读 下载PDF
XPE和x86嵌入式系统上并口控制的设计与实现
20
作者 王举国 蒲云 《计算机应用与软件》 CSCD 2009年第12期254-255,共2页
在介绍XPE(Windows XP Embedded)和x86嵌入式系统的基础上,引出并口控制问题,通过一个简单的实例讲述了在XPE和x86嵌入式系统平台上开发并口控制程序需要实现的硬件电路连接和软件编码问题。
关键词 并口 WINDOWS xPE x86嵌入式系统
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部