期刊文献+
共找到52篇文章
< 1 2 3 >
每页显示 20 50 100
VHDL设计电路优化探讨 被引量:3
1
作者 邵清亮 张振川 《现代电子技术》 2004年第9期15-16,共2页
CPL D/ F PGA设计越来越复杂 ,使用硬件描述语言设计可编程逻辑电路已经被广泛采用。在应用 V HDL语言开发的过程中注意综合质量优化也显得日益重要。文中对应用 VH DL 时优化其综合质量给出了几点探讨。
关键词 硬件描述语言 综合质量 优化 vhdl
在线阅读 下载PDF
基于VHDL语言的扩频相关器设计与实现 被引量:2
2
作者 张玲玲 张怡 唐成凯 《航空计算技术》 2008年第5期103-106,111,共5页
介绍了扩频相关器在信号处理中对特定码字进行相关处理,完成信号的解扩或解码,恢复出传送的信息。扩频相关器采用数字处理方式,处理信号的形式比较灵活,可以对不同的码型、不同的码长进行相关处理,为位同步的提取带来了极大的方便。设... 介绍了扩频相关器在信号处理中对特定码字进行相关处理,完成信号的解扩或解码,恢复出传送的信息。扩频相关器采用数字处理方式,处理信号的形式比较灵活,可以对不同的码型、不同的码长进行相关处理,为位同步的提取带来了极大的方便。设计了包含相关器的整个直扩系统,并进行了仿真,验证了所设计的相关器的正确性。 展开更多
关键词 vhdl 相关器 伪随机序列
在线阅读 下载PDF
用VHDL语言进行电路设计及其优化方法 被引量:3
3
作者 阮象华 龚建荣 《电子工程师》 2000年第12期12-14,共3页
阐述了VHDL语言的构成、特点以及它的优化设计方法,并给出了一个优化设计实例。
关键词 电路设计 硬件描述语言 vhdl 优化设计
在线阅读 下载PDF
用Verilog HDL开发生物芯片的探讨
4
作者 张基温 黄可望 《江南大学学报(自然科学版)》 CAS 2003年第6期585-588,592,共5页
为了降低生物芯片的制作成本,使其能批量生产,可采用一种优秀的硬件描述语言Ver ilogHDL进行开发 用VerilogHDL开发生物芯片,根据自身的设计思路形式化抽象表示电路的结构和行为能提高电路设计效率、缩短芯片制作周期、降低芯片的制作成... 为了降低生物芯片的制作成本,使其能批量生产,可采用一种优秀的硬件描述语言Ver ilogHDL进行开发 用VerilogHDL开发生物芯片,根据自身的设计思路形式化抽象表示电路的结构和行为能提高电路设计效率、缩短芯片制作周期、降低芯片的制作成本,并为大规模批量生产提供有利的条件。 展开更多
关键词 生物芯片 硬件描述语言 verilog硬件描述语言 数字电路
在线阅读 下载PDF
VHDL─A:VHDL的扩展
5
作者 肖立伊 叶以正 《微电子学与计算机》 CSCD 北大核心 1998年第4期37-39,共3页
VHDL作为数字系统的硬件描述语言已应用多年,并取得了成功。对于模拟系统尚没有一种IEEE标准的硬件描述语言问世,本文介绍正在标准化进程中的模拟硬件描述语言VHDL─A,该语言是VHDL的扩展,在VHDL的基础上加入了可描述模拟系统的对... VHDL作为数字系统的硬件描述语言已应用多年,并取得了成功。对于模拟系统尚没有一种IEEE标准的硬件描述语言问世,本文介绍正在标准化进程中的模拟硬件描述语言VHDL─A,该语言是VHDL的扩展,在VHDL的基础上加入了可描述模拟系统的对象、类型和结构。 展开更多
关键词 vhdl语言 vhdl-A语言 硬件描述语言
在线阅读 下载PDF
一种新Turbo码交织器的VHDL设计 被引量:3
6
作者 熊兴隆 《中国民航学院学报》 2006年第2期1-5,共5页
介绍了Turbo码和交织技术,分析了几种常用交织算法的特点。根据组合交织器的设计思路,提出了隔行写入螺旋式交织方案。利用硬件描述语言(VHDL)编程设计了这种交织器的电路,并给出了仿真结果。
关键词 交织器 TURBO码 硬件描述语言(vhdl) 信道编码
在线阅读 下载PDF
VHDL语言在EDA开发软件MAX+PlusII之应用
7
作者 王京生 孙林 《山东科技大学学报(自然科学版)》 CAS 2004年第1期42-43,共2页
介绍了EDA开发工具软件MAX+PlusII的主要功能;VHDL语言在进行硬件电路描述时所具有的多层次描述系统硬件功能的能力,以及在程序编译时易出现的问题。
关键词 vhdl语言 EDA开发软件 MAX+PLUSII 硬件逻辑电路 可编程逻辑器件
在线阅读 下载PDF
基于Verilog HDL的信号发生器的设计 被引量:8
8
作者 陈亚军 陈隆道 《电子器件》 CAS 2011年第5期525-528,共4页
旨在研究设计一种可以产生正弦波、方波、三角波和锯齿波等四种波形,且输出波形的幅值、频率可调的信号发生器。在Altera公司的QuartusⅡ工具软件环境下,应用Verilog HDL语言完成了系统的设计,建立的程序工程下载至FPGA器件后,系统实验... 旨在研究设计一种可以产生正弦波、方波、三角波和锯齿波等四种波形,且输出波形的幅值、频率可调的信号发生器。在Altera公司的QuartusⅡ工具软件环境下,应用Verilog HDL语言完成了系统的设计,建立的程序工程下载至FPGA器件后,系统实验测试结果达到了预想效果。采用Verilog HDL语言编程来完成整个设计,不但提高了设计效率,而且使系统具有设计灵活、实现简单、性能稳定的特点。 展开更多
关键词 嵌入式系统 信号发生器 verilogHDL QuartusⅡ
在线阅读 下载PDF
基于VHDL的数字逻辑电路设计
9
作者 王淑文 《山西电子技术》 2007年第6期34-35,共2页
分析了硬件描述语言VHDL的特点、结构和描述;说明了基于VHDL进行数字逻辑电路设计的方法;结合实例介绍了VHDL在数字逻辑电路设计中的应用方法。
关键词 硬件描述语言 vhdl 数字逻辑电路 设计
在线阅读 下载PDF
Verilog HDL数字电路的设计 被引量:6
10
作者 邓云祥 孟劲松 苏燕辰 《中国测试技术》 2005年第3期103-104,123,共3页
VerilogHDL(硬件描述语言)是目前世界上使用最广泛的符合IEEE标准的硬件描述语言之一,在数字系统设计的仿真和综合领域中有着强大的发展潜力。本文介绍了硬件描述语言VerilogHDL的特点和使用方法,并通过一个实例——自动售饮料机的程序... VerilogHDL(硬件描述语言)是目前世界上使用最广泛的符合IEEE标准的硬件描述语言之一,在数字系统设计的仿真和综合领域中有着强大的发展潜力。本文介绍了硬件描述语言VerilogHDL的特点和使用方法,并通过一个实例——自动售饮料机的程序的应用,展现了VerilogHDL在数字电路设计上的优越性。 展开更多
关键词 硬件描述语言 CPLD/FPGA verilog HDL 数字逻辑电路
在线阅读 下载PDF
一种基于Verilog HDL的OBS汇聚模块的实现方案 被引量:1
11
作者 潘迪飞 乐孜纯 付明磊 《光通信技术》 CSCD 北大核心 2008年第8期15-18,共4页
对光突发交换(OBS)网络的边缘节点进行了研究,给出了一种新型的OBS边缘节点汇聚模块的实现方案。与以往基于软件仿真的方法不同,该方案以FPGA芯片EP2C20Q240C8为平台,采用Verilog HDL语言编写实现。时序分析结果显示:该汇聚模块能够实... 对光突发交换(OBS)网络的边缘节点进行了研究,给出了一种新型的OBS边缘节点汇聚模块的实现方案。与以往基于软件仿真的方法不同,该方案以FPGA芯片EP2C20Q240C8为平台,采用Verilog HDL语言编写实现。时序分析结果显示:该汇聚模块能够实现两种基本的汇聚算法(FAP和FBL),同时占用芯片资源和时延情况分析结果也能满足OBS网络的传输需求。 展开更多
关键词 汇聚模块 光突发交换 Verl LOG HDL FPGA
在线阅读 下载PDF
基于Verilog HDL设计的交通灯控制系统 被引量:4
12
作者 何峰 《现代电子技术》 2005年第8期103-104,107,共3页
Verilog HDL 作为一种规范的硬件描述语言,被广泛应用于电路的设计中。他的设计描述可被不同的工具所支持,可用不同器件来实现。利用Verilog HDL 语言自顶向下的设计方法设计交通灯控制系统,使其实现道路交通的正常运转,突出了其作为硬... Verilog HDL 作为一种规范的硬件描述语言,被广泛应用于电路的设计中。他的设计描述可被不同的工具所支持,可用不同器件来实现。利用Verilog HDL 语言自顶向下的设计方法设计交通灯控制系统,使其实现道路交通的正常运转,突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点,并通过Xilinx ISE6 .0 2和Model Sim5 .6完成综合、仿真。此程序通过下载到FPGA芯片后,可应用于实际的交通灯控制系统中。 展开更多
关键词 verilog HDL 硬件描述语言 状态 FPGA
在线阅读 下载PDF
基于VHDL语言实现FPGA设计 被引量:2
13
作者 田源 《火控雷达技术》 2004年第1期58-60,共3页
介绍采用 VHDL语言在现场可编程门阵列器件 ( FPGA)上实现通用芯片 82 5 5的设计 ,并简要介绍 82 5 5的结构 ,给出 VHDL语言设计程序。
关键词 vhdl语言 FPGA 设计 现场可编程门阵列器件 通用芯片
在线阅读 下载PDF
VHDL-AMS在控制系统分析与设计中的应用 被引量:1
14
作者 董普松 《现代电子技术》 2008年第17期120-121,126,共3页
硬件描述语言VHDL在现代电子系统设计中应用广泛,但VHDL只能用于设计数字系统。具有混合信号系统描述能力的硬件描述语言VHDL-AMS是目前电子设计技术的新发展,能实现数字系统和模拟系统设计方法的统一,目前仍处于研究阶段。介绍VHDL-AM... 硬件描述语言VHDL在现代电子系统设计中应用广泛,但VHDL只能用于设计数字系统。具有混合信号系统描述能力的硬件描述语言VHDL-AMS是目前电子设计技术的新发展,能实现数字系统和模拟系统设计方法的统一,目前仍处于研究阶段。介绍VHDL-AMS的新特性,通过对PID控制原理进行数学分析,建立PID控制器的VHDL-AMS模型,并进行仿真分析。可以看出,应用VHDL-AMS使得控制系统的建模和仿真分析更加简捷有效,因此具有良好的应用前景。 展开更多
关键词 硬件描述语言 混合信号系统 vhdl—AMS PID
在线阅读 下载PDF
用VHDL设计数字电路
15
作者 洪海丽 王明俊 《现代电子技术》 1999年第6期18-20,共3页
VHDL作为一种电路硬件描述语言,目前正在被越来越多的电子技术设计人员所应用。介绍了VHDL的特点及用以设计数字电路的设计流程和描述方法,并通过一个简单的设计实例说明VHDL对同一电路的不同描述方法。
关键词 vhdl 硬件描述语言 高层设计 EDA 数字电路
在线阅读 下载PDF
比较分析法在Verilog HDL中的应用研究
16
作者 童巧英 《数字技术与应用》 2018年第1期121-123,共3页
Verilog HDL是电子设计主流硬件的描述语言之一,在该硬件描述语言中存在大量类似语句。文章提出采用比较分析法对Verilog HDL进行教学,并以Verilog HDL中的两种条件语句:case语句和if语句为例,在语句格式、应用范围、占用资源三方面对... Verilog HDL是电子设计主流硬件的描述语言之一,在该硬件描述语言中存在大量类似语句。文章提出采用比较分析法对Verilog HDL进行教学,并以Verilog HDL中的两种条件语句:case语句和if语句为例,在语句格式、应用范围、占用资源三方面对两种语句进行对比分析。分析表明,case语句在可读性方面要优于if语句,if语句的使用范围要大于case语句,对于同样的设计,case语句占用逻辑资源要大于if语句。比较分析法可以帮助学员分清概念,提高分析水平,获得规律性认识,快速掌握Verilog HDL。 展开更多
关键词 比较分析法 硬件描述语言 verilog HDL
在线阅读 下载PDF
基于3DES的跳频序列族构造方法的VLSI实现 被引量:1
17
作者 李赞 蔡觉平 +1 位作者 金力军 常义林 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2004年第4期501-504,580,共5页
基于3DES的迭代型分组密码产生的跳频序列具有好的安全性、随机性、均匀性及频率间隔特性等性能指标,利用VHDL语言有限状态机的设计方法,自顶而下进行系统的模块划分,通过状态机的逐层嵌套和模块的相互调用,完成了基于3DES的跳频序列族... 基于3DES的迭代型分组密码产生的跳频序列具有好的安全性、随机性、均匀性及频率间隔特性等性能指标,利用VHDL语言有限状态机的设计方法,自顶而下进行系统的模块划分,通过状态机的逐层嵌套和模块的相互调用,完成了基于3DES的跳频序列族构造方法的VLSI实现.测试结果表明,使用ALTERAFLEX10K20开发的跳频加密芯片在1 5MHz~24MHz的时钟范围内,均能满足2000跳/秒的高速跳频要求,并且具有运算速度快、占用资源少、输入方式灵活等特点,开发出的芯片已应用于高速跳频通信系统中. 展开更多
关键词 分组密码 跳频序列 vhdl(VHSIC hardware Description language) VLSI(Very Large Scale Integrated circuits)
在线阅读 下载PDF
一种高效多串口扩展方法 被引量:6
18
作者 周玉成 刘军 赵亮 《木材工业》 2004年第5期18-20,共3页
 很多单片机应用系统常需用到多个串口,但常用的51单片机只有一个串口,而双串口单片机价格较高。本文介绍了一种基于ST16C554、CPLD的高效多串口扩展方法,采用软硬件结合,实现4个串口中断源共用单片机的一个中断,解决了51单片机中断资...  很多单片机应用系统常需用到多个串口,但常用的51单片机只有一个串口,而双串口单片机价格较高。本文介绍了一种基于ST16C554、CPLD的高效多串口扩展方法,采用软硬件结合,实现4个串口中断源共用单片机的一个中断,解决了51单片机中断资源有限的问题,降低了系统成本。ST16C554工作在FIFO模式,采用中断方式收发数据,并有16字节的硬件接收发送缓冲区,降低了CPU的开销。 展开更多
关键词 多串口 可编程逻辑器件 C51单片机 16C554 硬件描述语言
在线阅读 下载PDF
1553B多功能RT IP核的设计与实现 被引量:6
19
作者 李辉 张敬波 张磊 《航天控制》 CSCD 北大核心 2012年第1期59-65,共7页
介绍了采用一种自主研发多功能IP核实现总线全地址响应的设计方案,其可在FPGA中灵活配置,配备外围电路后可以方便实现各种功能。设计采用VHDL硬件描述语言进行编程,采用综合工具ISE Foundation对设计进行综合、优化,在ModelSim-SE 6.1g... 介绍了采用一种自主研发多功能IP核实现总线全地址响应的设计方案,其可在FPGA中灵活配置,配备外围电路后可以方便实现各种功能。设计采用VHDL硬件描述语言进行编程,采用综合工具ISE Foundation对设计进行综合、优化,在ModelSim-SE 6.1g中进行时序仿真,并且最后在FPGA上实现。 展开更多
关键词 MIL-STD-1553B总线 全地址 FPGA
在线阅读 下载PDF
BT.656数字视频流的处理及其硬件实现 被引量:7
20
作者 刘云川 龚向东 《液晶与显示》 CAS CSCD 北大核心 2013年第2期238-243,共6页
BT.656格式数字视频流是一种广泛应用的视频流。然而,显示设备(如LCD液晶显示器、大面阵LED显示屏以及部分微投影器件)仅能直接显示RGB色彩空间的视频信号。BT.656视频流转为RGB视频流要进行解交织、隔行到逐行、色空间转换等处理。文... BT.656格式数字视频流是一种广泛应用的视频流。然而,显示设备(如LCD液晶显示器、大面阵LED显示屏以及部分微投影器件)仅能直接显示RGB色彩空间的视频信号。BT.656视频流转为RGB视频流要进行解交织、隔行到逐行、色空间转换等处理。文章介绍了BT.656数字视频格式协议,着重阐述了在现场可编程门阵列平台上处理成24位RGB色空间逐行视频的实现方式。利用Verilog-HDL语言进行电路描述,在单片多端口SDRAM时序控制器进行视频数据的储存,并完成后续处理,视频系统在自主研制的微投影系统上进行了验证,实现了24位真彩色852×480、30帧每秒实时处理和传输。文章实现的方案稳定可靠、便于移植、开发周期短,硬件开销小,色空间转换中避免了繁琐的浮点运算,仅占用1 783个逻辑单元。 展开更多
关键词 视频处理 现场可编程门阵列 微投影 ADV7181 verilog-HDL
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部