期刊文献+
共找到134篇文章
< 1 2 7 >
每页显示 20 50 100
基于FPGA的UART电路的设计 被引量:18
1
作者 牛涛 吴斌 +1 位作者 焦风川 刘建伟 《电子测量技术》 2006年第3期73-75,共3页
本文分析了通用异步收发器(UART)的功能特点。利用FPGA设计实现了UART的核心功能,包括波特率发生模块、发送模块和接收模块,并给出了仿真结果。程序下载到FPGA芯片中,通信数据完全正确。该设计不仅实现了异步通讯的主要功能,而且电路简... 本文分析了通用异步收发器(UART)的功能特点。利用FPGA设计实现了UART的核心功能,包括波特率发生模块、发送模块和接收模块,并给出了仿真结果。程序下载到FPGA芯片中,通信数据完全正确。该设计不仅实现了异步通讯的主要功能,而且电路简单,工作稳定、可靠,可以将其灵活地嵌入到各个通信系统中。 展开更多
关键词 FPGA uart VERILOG HDL
在线阅读 下载PDF
基于UART的可靠通信与性能分析 被引量:21
2
作者 胡立坤 王庆超 《计算机工程》 EI CAS CSCD 北大核心 2006年第10期15-17,21,共4页
分析了基于UART总线型拓扑的可靠性连接和单主多从、令牌、多主对等系统的实现方案。从3个方面研究了通信性能,UART的接口与传输线特性决定了系统的最高通信速率;基于UART位串时槽研究了重新校准波特率的最大时间;基本UART的协议相关分... 分析了基于UART总线型拓扑的可靠性连接和单主多从、令牌、多主对等系统的实现方案。从3个方面研究了通信性能,UART的接口与传输线特性决定了系统的最高通信速率;基于UART位串时槽研究了重新校准波特率的最大时间;基本UART的协议相关分析表明,衡量通信效果应从协议的效率、传输线的“忙闲”程度、数据理解率和时态特性几个方面分析。 展开更多
关键词 uart 可靠通信 通信性能
在线阅读 下载PDF
基于FPGA和UART接口的多路数据采集系统的实现 被引量:9
3
作者 马游春 王文杰 李锦明 《火力与指挥控制》 CSCD 北大核心 2010年第9期134-136,139,共4页
为了满足对采集后的数据进行快速、远距离的串行传输、并实时储存的需求,研制了一种基于FPGA和UART接口的多路数据采集系统。采用FPGA实现数据的采集模块、模拟信号路数选择以及数字信号的并串转换等功能;同时利用RS-422接口实现了数字... 为了满足对采集后的数据进行快速、远距离的串行传输、并实时储存的需求,研制了一种基于FPGA和UART接口的多路数据采集系统。采用FPGA实现数据的采集模块、模拟信号路数选择以及数字信号的并串转换等功能;同时利用RS-422接口实现了数字信号远距离的串行传输。功能仿真和实际测量验证了设计的可行性。 展开更多
关键词 FPGA uart 采集系统
在线阅读 下载PDF
基于FPGA的UART设计与实现 被引量:20
4
作者 杨扬 叶芃 李力 《电子测量技术》 2011年第7期80-82,94,共4页
为在CPCI总线数字I/O模块上实现UART(universal asynchronous receiver transmitter,通用异步接收发送器)接收功能,提出了一种基于现场可编程门阵列器件(FPGA)的UART设计与实现方案。在Altera Quartus Ⅱ开发平台上采用Verilog HDL语言... 为在CPCI总线数字I/O模块上实现UART(universal asynchronous receiver transmitter,通用异步接收发送器)接收功能,提出了一种基于现场可编程门阵列器件(FPGA)的UART设计与实现方案。在Altera Quartus Ⅱ开发平台上采用Verilog HDL语言和其自带的IP CORE实现UART的接收。最后借助于QuartusⅡ集成开发环境中提供的SignalTapⅡ嵌入式逻辑分析仪进行验证,结果表明,该UART工作稳定可靠。 展开更多
关键词 VERILOG HDL FPGA uart SignalTapⅡ
在线阅读 下载PDF
基于CH341的USB-UART的设计与实现 被引量:16
5
作者 李芙玲 张瑾 闫跃升 《工矿自动化》 北大核心 2007年第3期121-122,共2页
介绍了利用CH341将PC机的USB接口转换成通用异步串行(UART)接口的设计与实现方法,简要阐述了CH341的功能特点,详细介绍了将USB口转换成UART接口以及进一步转换成RS485接口时的接线方法、PC机驱动程序的安装及CH341接口的识别方法。
关键词 PC机 串行通信 USB接口 uart接口 RS485接口 CH341
在线阅读 下载PDF
基于FPGA的星载UART通讯设计与实现 被引量:8
6
作者 陈仁 王海英 +2 位作者 华建文 樊庆 李文辰 《科学技术与工程》 北大核心 2015年第13期212-217,共6页
通用异步收发器(universal asynchronous receiver transmitter,UART)广泛应用在星载仪器单机内部通信。针对复杂的空间电磁环境,电路受宇宙射线、单粒子影响较大的特点,研究了面向空间环境应用的UART电路设计方法。该方法在硬件上,使... 通用异步收发器(universal asynchronous receiver transmitter,UART)广泛应用在星载仪器单机内部通信。针对复杂的空间电磁环境,电路受宇宙射线、单粒子影响较大的特点,研究了面向空间环境应用的UART电路设计方法。该方法在硬件上,使用抗辐照反熔丝型FPGA和军品级的通信接口芯片,实现UART通讯的总线拓扑连接结构。软件上,使用硬件描述语言完成串口通信协议,结合三模冗余串行TMR、并行TMR技术、数字滤波技术,提高系统的容错能力,提高系统的可靠性。给出了UART收发电路的工作原理、实现框图,并进行了仿真实验,实验结果验证了该方法的有效性。 展开更多
关键词 uart 三模冗余 FPGA
在线阅读 下载PDF
TMS320DM642中利用McBSP与EDMA实现UART 被引量:7
7
作者 王晓剑 潘顺良 +1 位作者 沈为群 宋子善 《电子测量技术》 2008年第2期103-105,136,共4页
TMS320DM642(DM642)作为一款高性能的多媒体DSP有着广泛的应用。由于不具备通用异步串行收发接口(UART),使得与其他UART设备之间的通信存在困难。本文分析了异步串行通信的特点和其数据帧结构,利用片上同步多通道缓冲串行口(McBSP)和增... TMS320DM642(DM642)作为一款高性能的多媒体DSP有着广泛的应用。由于不具备通用异步串行收发接口(UART),使得与其他UART设备之间的通信存在困难。本文分析了异步串行通信的特点和其数据帧结构,利用片上同步多通道缓冲串行口(McBSP)和增强型直接存储器存取(EDMA)实现了UART功能。重点论述了McBSP与EDMA相关寄存器的初始化设置,发送接收数据的编解码软件处理等。该方法无需其他外部器件,硬件实现简单,程序流程简洁,丰富了DM642的接口功能,提高了其使用的灵活性。 展开更多
关键词 DM642 MCBSP EDMA uart
在线阅读 下载PDF
基于FPGA的UART设计 被引量:27
8
作者 聂涛 许世宏 《现代电子技术》 2006年第2期127-129,共3页
UART是一种广泛应用于短距离、低速、低成本通信的串行传输接口。由于常用UART芯片比较复杂且移植性差,提出一种采用可编程器件FPGA实现UART的方法,实现了对UART的模块化设计。首先简要介绍UART的基本特点,然后依据其系统组成设计顶层模... UART是一种广泛应用于短距离、低速、低成本通信的串行传输接口。由于常用UART芯片比较复杂且移植性差,提出一种采用可编程器件FPGA实现UART的方法,实现了对UART的模块化设计。首先简要介绍UART的基本特点,然后依据其系统组成设计顶层模块,再采用有限状态机设计接收器模块和发送器模块,所有功能的实现全部采用VHDL进行描述,并用Modelsim软件对所有模块仿真实现。最后将UART的核心功能集成到FPGA上,使整体设计紧凑,小巧,实现的UART功能稳定、可靠。 展开更多
关键词 uart FPGA VHDL 有限状态机 MODELSIM
在线阅读 下载PDF
简化UART功能的FPGA实现 被引量:7
9
作者 李彧 于宏毅 +1 位作者 王大鸣 顾雪琳 《现代电子技术》 2004年第4期64-66,共3页
提出了一种 ARM+FPGA结构系统中简化 UART功能的 FPGA实现方法 ,使用了状态机来描述接收器和发送器的基本功能 。
关键词 FPGA uart 状态机 ARM
在线阅读 下载PDF
基于UART的主从通信方式的主节点时序分析 被引量:6
10
作者 严利明 胡立坤 王庆超 《电测与仪表》 北大核心 2006年第7期51-54,共4页
分别研究了基于UART总线型和星型结构主节点时序,并给出了半双工串行处理、半双工流水处理、全双工流水处理三种模式下主节点轮询一周的处理时间。从提高数据的通信效率出发分析了给出两种结构下较好的处理方式,对设计高效的通信程序具... 分别研究了基于UART总线型和星型结构主节点时序,并给出了半双工串行处理、半双工流水处理、全双工流水处理三种模式下主节点轮询一周的处理时间。从提高数据的通信效率出发分析了给出两种结构下较好的处理方式,对设计高效的通信程序具有一定的指导意义,同时也给出了一个应用实例,表明通过合理地分析通信要求选择合适的UART通信模式得到的最终系统可以满足实时和非实时两个方面的要求。 展开更多
关键词 uart 时序 通信效率
在线阅读 下载PDF
基于AMBA总线UART IP核的设计与实现 被引量:9
11
作者 时晨 张伟功 《计算机应用》 CSCD 北大核心 2003年第z1期36-38,共3页
在兼容于SPARC -V8体系结构的LS -FT32系统中 ,采用AMBA总线作为片上系统总线。为了与外部设备进行串行通讯 ,必须设计与AMBA总线接口的UART控制器。文中主要介绍了如何用硬件描述语言 (VHDL)来设计实现挂接在AMBAAPB总线上的UART ,以... 在兼容于SPARC -V8体系结构的LS -FT32系统中 ,采用AMBA总线作为片上系统总线。为了与外部设备进行串行通讯 ,必须设计与AMBA总线接口的UART控制器。文中主要介绍了如何用硬件描述语言 (VHDL)来设计实现挂接在AMBAAPB总线上的UART ,以及如何通过可编程逻辑器件 (FPGA)完成对设计的验证 。 展开更多
关键词 AMBA APB总线 uart IP VHDL
在线阅读 下载PDF
基于FPGA的UART控制器设计 被引量:19
12
作者 贾子申 李淑清 王冠雅 《电子测量技术》 2008年第3期82-83,90,共3页
在数据通信、计算机网络以及分布式工业控制系统中,串行通信是用来交换数据和信息的常用方式。为了实现FPGA和上位机的串行通信,用硬件描述语言Verilog HDL编写程序,实现了在Xilinx公司的FPGA器件XC3S200内部嵌入UART控制器,并进行了Mod... 在数据通信、计算机网络以及分布式工业控制系统中,串行通信是用来交换数据和信息的常用方式。为了实现FPGA和上位机的串行通信,用硬件描述语言Verilog HDL编写程序,实现了在Xilinx公司的FPGA器件XC3S200内部嵌入UART控制器,并进行了Modelsim下的仿真和FPGA与PC机的通信测试,效果良好。该UART控制器用软件实现了UART内核、信号监测器、移位寄存器、波特率发生器、计数器、总线选择器等以前硬件芯片所实现的功能,节省了电路板面积,且工作稳定、可靠,可以灵活地嵌入到一些通信系统当中。 展开更多
关键词 RS232 uart控制器 FPGA
在线阅读 下载PDF
基于KL25的UART通信UHM构件研究与实现 被引量:2
13
作者 杨炯 曹金华 王宜怀 《实验室研究与探索》 CAS 北大核心 2014年第9期122-126,共5页
基于KL25 MCU,研究并探讨海明码校验技术在该类芯片中UART通信的应用实现方式,将海明码校验技术与UART通信一起组合并形成构件,由UART通信的初始化、接收和发送三种基本操作封装成三个独立对外的功能函数。加强UART通信的校验纠错性能,... 基于KL25 MCU,研究并探讨海明码校验技术在该类芯片中UART通信的应用实现方式,将海明码校验技术与UART通信一起组合并形成构件,由UART通信的初始化、接收和发送三种基本操作封装成三个独立对外的功能函数。加强UART通信的校验纠错性能,使得通信更稳定更可靠,并进行构件化,使得UART这种简洁通信方式有一个更好的应用前景。为了检测PC机与KL25 MCU以海明码校验技术通信的可行性,利用C#语言,运用海明码技术和串口控件进行编写PC端的程序,然后与KL25 MCU的评估板联机测试,完成了测试任务。该测试实例有利于辅助学生理解掌握海明码技术概念,所以该测试实例还被应用在硬件实验课上。 展开更多
关键词 ARM KL25 uart通信 海明码技术 构件
在线阅读 下载PDF
基于FPGA的UART模块的设计 被引量:12
14
作者 杨宗国 李艳萍 《现代电子技术》 2009年第2期19-22,共4页
为了实现计算机与基于FPGA图像处理系统的数据通信,这里用FPGA设计了一款简易通用异步收发器(UART)模块。UART的主要功能是实现数据处理模块与RS 232串行数据接口之间的数据转换,即将送过来的并行数据转换为输出的串行数据流,由数据处... 为了实现计算机与基于FPGA图像处理系统的数据通信,这里用FPGA设计了一款简易通用异步收发器(UART)模块。UART的主要功能是实现数据处理模块与RS 232串行数据接口之间的数据转换,即将送过来的并行数据转换为输出的串行数据流,由数据处理模块传送给计算机,还可以将串行数据转换为并行数据,供数据处理模块使用。为了简化电路设计,减少电路面积,这里省略了UART系统中的奇偶检验模块。 展开更多
关键词 FPGA VHDL 串/并转换 并/串转换 uart
在线阅读 下载PDF
UART波特率检测电路的FPGA设计算法与实现 被引量:6
15
作者 吴朝晖 曲立国 《现代电子技术》 2022年第20期41-44,共4页
为了检测异步串行通信线上传输信号所采用的时钟波特率,文中提出一种基于检测信号波形特征参数的方法,用于分析计算可能的时钟波特率。相比传统检测法,文中方法对每种信号都能进行检测,不需要发送特定的信号,波特率计算准确,虽然占用的... 为了检测异步串行通信线上传输信号所采用的时钟波特率,文中提出一种基于检测信号波形特征参数的方法,用于分析计算可能的时钟波特率。相比传统检测法,文中方法对每种信号都能进行检测,不需要发送特定的信号,波特率计算准确,虽然占用的电路资源稍多,但检测效率高。首先对通信线路上每种信号波形进行分析研究,得到它们的特征参数,即每个波形都有确定的间隔数和间隔宽度比例;然后对这些参数进行归纳,得出约93%的波形都具有唯一的特征参数,只有7%的波形特征参数可能不唯一;最后,使用Verilog HDL语言设计实现UART波特率检测电路,包括信号边沿检测、信号边沿计数、有限状态机、信号脉冲宽度计数以及波特率计算等。仿真检测和FPGA开发板的下载验证结果表明,文中方法波特率检测正确,对于具有唯一特征参数的信号,能够给出成功检测的标志。 展开更多
关键词 波特率检测电路 波形特征检测 uart FPGA 特征参数 仿真测试
在线阅读 下载PDF
基于FPGA的三模冗余UART电路设计 被引量:7
16
作者 韩月涛 潘伟萍 +1 位作者 杨帆 崔嵬 《电子测量技术》 2011年第3期57-61,共5页
针对在星载复杂空间环境下UART(universal asynchronous receiver/transmitter)电路有可能发生单粒子翻转导致通信失效的问题,研究了基于反熔丝型FPGA的三模冗余UART电路设计方法。根据UART异步串行收发电路的功能特点,提出了采用反熔... 针对在星载复杂空间环境下UART(universal asynchronous receiver/transmitter)电路有可能发生单粒子翻转导致通信失效的问题,研究了基于反熔丝型FPGA的三模冗余UART电路设计方法。根据UART异步串行收发电路的功能特点,提出了采用反熔丝型的FPGA,将电路的核心功能嵌入到FPGA内部,用硬件描述语言VHDL开发各个模块,对UART异步串口收发电路的关键部分进行了三模冗余设计,提高了系统的可靠性。进一步,给出了异步串行该收发电路的工作原理、实现框图、资源分析,仿真结果验证了该方法的有效性。此设计方法已经成功应用于某系统中,试验证明该UART电路设计占用资源少、工作稳定可靠。 展开更多
关键词 三模冗余 反熔丝 通用异步串行通信(uart) 现场可编程门阵列(FPGA)
在线阅读 下载PDF
在TMS320C54x DSP中实现UART 被引量:2
17
作者 叶金来 胡捍英 李向涛 《现代电子技术》 2004年第20期9-10,共2页
TMS320C54x系列DSP提供了灵活高速的同步串行接口McBSP,但未提供异步串口。本文分析讨论了异步串行通信的特点和其数据帧结构,提出了采用过采样的方法,结合使用DMA,利用高速同步串口模拟异步串口功能,从而在TMS32054xDSP中实现通用异步... TMS320C54x系列DSP提供了灵活高速的同步串行接口McBSP,但未提供异步串口。本文分析讨论了异步串行通信的特点和其数据帧结构,提出了采用过采样的方法,结合使用DMA,利用高速同步串口模拟异步串口功能,从而在TMS32054xDSP中实现通用异步接收发送(UART)。文中讨论了McBSP过采样的实现方法、采样频率及工作流程。 展开更多
关键词 同步串口 异步串口 过采样 uart DSP
在线阅读 下载PDF
基于VME总线四通道高速UART串行系统 被引量:1
18
作者 张俊杰 乔崇 +1 位作者 张万生 冯海涛 《电子测量技术》 2002年第4期5-6,共2页
介绍一种利用串行通信协议处理器MC68360和微处理器MC68040实现4通道高速UART通讯的设计方案。异步UART通信的速率可以达到333Kbps,同步UART通信速率可以达到1.6Mbps。
关键词 VME总线 通信协议处理器 可编程逻辑 uart 串行通信 数字信号
在线阅读 下载PDF
基于FPGA的UART设计与实现 被引量:17
19
作者 于志翔 《电子测量技术》 2015年第3期77-81,共5页
为适应通信系统的全数字自动化控制和硬件逐渐向软件化发展的趋势,提出了一种基于FPGA(现场可编程逻辑门阵列)的UART设计与实现方案。整个UART模块采用Verilog HDL硬件描述语言进行编写,其中接收和发送模块采用有限状态机来完成,并在IS... 为适应通信系统的全数字自动化控制和硬件逐渐向软件化发展的趋势,提出了一种基于FPGA(现场可编程逻辑门阵列)的UART设计与实现方案。整个UART模块采用Verilog HDL硬件描述语言进行编写,其中接收和发送模块采用有限状态机来完成,并在ISE环境下进行综合建模仿真,给出各个子模块和总模块的仿真时序图以及综合生成的RTL图。同时利用Xilinx公司的FPGA开发板对程序进行下载运行调试,结果表明整个UART模块运行稳定可靠,较好地实现了数据之间的并行和串行转换,达到了预期的设计要求。 展开更多
关键词 uart VERILOG FPGA 有限状态机
在线阅读 下载PDF
基于FPGA的UART设计与实现 被引量:7
20
作者 何勇 《现代电子技术》 2010年第11期154-156,159,共4页
介绍了应用现场可编程门阵列(FPGA)设计和实现通用异步收发器UART的方法。采用有限状态机模型形式化描述了UART的功能,在此基础上用硬件描述语言VHDL编程实现了UART,并使用QuartusⅡ软件中的嵌入式逻辑分析仪SignalTapⅡ对数据传输进行... 介绍了应用现场可编程门阵列(FPGA)设计和实现通用异步收发器UART的方法。采用有限状态机模型形式化描述了UART的功能,在此基础上用硬件描述语言VHDL编程实现了UART,并使用QuartusⅡ软件中的嵌入式逻辑分析仪SignalTapⅡ对数据传输进行了检测,验证了设计的正确性。 展开更多
关键词 FPGA uart 有限状态机 SignalTapⅡ
在线阅读 下载PDF
上一页 1 2 7 下一页 到第
使用帮助 返回顶部