期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
4
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
利用GPU加速基于稀疏网格的SSTA
1
作者
叶晓敏
周学功
+1 位作者
曹伟
王伶俐
《计算机工程与应用》
CSCD
北大核心
2011年第27期60-64,73,共6页
提出一种利用图形处理单元(Graphics Processing Unit,GPU)加速统计静态时序分析的方法,利用稀疏网格减少统计静态时序分析中时序图各节点的配置个数,在GPU上构建复杂的时序图数据结构后并行计算各节点的不同配置,达到加速统计静态时序...
提出一种利用图形处理单元(Graphics Processing Unit,GPU)加速统计静态时序分析的方法,利用稀疏网格减少统计静态时序分析中时序图各节点的配置个数,在GPU上构建复杂的时序图数据结构后并行计算各节点的不同配置,达到加速统计静态时序分析的目的。测试结果表明,提出的方法能够在不损失精度的前提下,将统计静态时序分析运行速度平均提高300倍以上。随着现代集成电路规模的持续增大和集成电路工艺的不断发展,这种新型快速的统计静态时序方法能够有效提高时序分析的速度和效率。
展开更多
关键词
图形处理单元
稀疏网格
统计静态时序分析
在线阅读
下载PDF
职称材料
一种考虑空间关联工艺偏差的统计静态时序分析方法
被引量:
1
2
作者
喻伟
杨海钢
+3 位作者
刘洋
黄娟
蔡博睿
陈锐
《电子与信息学报》
EI
CSCD
北大核心
2015年第2期468-476,共9页
为了准确评估工艺参数偏差对电路延时的影响,该文提出一种考虑空间关联工艺偏差的统计静态时序分析方法。该方法采用一种考虑非高斯分布工艺参数的二阶延时模型,通过引入临时变量,将2维非线性模型降阶为1维线性模型;再通过计算到达时间...
为了准确评估工艺参数偏差对电路延时的影响,该文提出一种考虑空间关联工艺偏差的统计静态时序分析方法。该方法采用一种考虑非高斯分布工艺参数的二阶延时模型,通过引入临时变量,将2维非线性模型降阶为1维线性模型;再通过计算到达时间的紧密度概率、均值、二阶矩、方差及敏感度系数,完成了非线性非高斯延时表达式的求和、求极大值操作。经ISCAS89电路集测试表明,与蒙特卡洛仿真(MC)相比,该方法对应延时分布的均值、标准差、5%延时点及95%延时点的平均相对误差分别为0.81%,-0.72%,2.23%及-0.05%,而运行时间仅为蒙特卡洛仿真的0.21%,证明该方法具有较高的准确度和较快的运行速度。
展开更多
关键词
集成电路
统计静态时序分析
空间关联
非高斯非线性
工艺偏差
延时模型
在线阅读
下载PDF
职称材料
基于随机配置法和输入端缩减技术的统计静态时序分析
被引量:
3
3
作者
王毅
曾璇
+4 位作者
陶俊
朱恒亮
罗旭
严昌浩
蔡伟
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2008年第12期1527-1534,共8页
在考虑工艺偏差影响的统计静态时序分析中,针对求解多个随机分布最大值(MAX)的关键问题,提出一种快速MAX算法.该算法将统计输入下的MAX问题转换为求解一组离散配置点上的确定性MAX问题,并用带权最小二乘来计算MAX输出多项式的系数;基于...
在考虑工艺偏差影响的统计静态时序分析中,针对求解多个随机分布最大值(MAX)的关键问题,提出一种快速MAX算法.该算法将统计输入下的MAX问题转换为求解一组离散配置点上的确定性MAX问题,并用带权最小二乘来计算MAX输出多项式的系数;基于稀疏网格技术有效地减少配置点数,提出输入端缩减技术,进一步提高了MAX的计算效率.ISCAS85基准电路的实验结果表明,该算法较已有的二阶矩匹配算法和基于降维的随机Galerkin算法明显地提高了精度,且效率相当;与10 000次蒙特卡罗的结果相比,中值和方差的相对误差基本小于5%,且有100倍的速度提升.
展开更多
关键词
统计静态时序分析
随机配置法
稀疏网格
输入端缩减
工艺参数偏差
在线阅读
下载PDF
职称材料
基于累积频数统计的FPGA互连资源时序库
被引量:
2
4
作者
孟祥志
杨萌
来金梅
《计算机工程》
CAS
CSCD
2013年第2期254-259,共6页
为提高现场可编程门阵列(FPGA)静态时序分析模块的仿真精度,提出一种累积频数仿真输入方法,基于此建立FPGA互连资源时序库,采用统计分析的方法对跳变时间进行累积频数分析。实验结果表明,该方法创建的互连资源时序库能够有效减小线性误...
为提高现场可编程门阵列(FPGA)静态时序分析模块的仿真精度,提出一种累积频数仿真输入方法,基于此建立FPGA互连资源时序库,采用统计分析的方法对跳变时间进行累积频数分析。实验结果表明,该方法创建的互连资源时序库能够有效减小线性误差,提高仿真精度,并且与传统的均匀仿真输入方法相比,其仿真误差降至8.23%。
展开更多
关键词
现场可编程门阵列
静态时序分析
统计方法
累积频数
正值率
互连资源库
在线阅读
下载PDF
职称材料
题名
利用GPU加速基于稀疏网格的SSTA
1
作者
叶晓敏
周学功
曹伟
王伶俐
机构
复旦大学专用集成电路与系统国家重点实验室
出处
《计算机工程与应用》
CSCD
北大核心
2011年第27期60-64,73,共6页
基金
专用集成电路与系统国家重点实验室重点课题(No.09XT004)
文摘
提出一种利用图形处理单元(Graphics Processing Unit,GPU)加速统计静态时序分析的方法,利用稀疏网格减少统计静态时序分析中时序图各节点的配置个数,在GPU上构建复杂的时序图数据结构后并行计算各节点的不同配置,达到加速统计静态时序分析的目的。测试结果表明,提出的方法能够在不损失精度的前提下,将统计静态时序分析运行速度平均提高300倍以上。随着现代集成电路规模的持续增大和集成电路工艺的不断发展,这种新型快速的统计静态时序方法能够有效提高时序分析的速度和效率。
关键词
图形处理单元
稀疏网格
统计静态时序分析
Keywords
Graphics Processing Uni(tGPU)
sparse grid
statistical static timing analysis(ssta)
分类号
TN47 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
一种考虑空间关联工艺偏差的统计静态时序分析方法
被引量:
1
2
作者
喻伟
杨海钢
刘洋
黄娟
蔡博睿
陈锐
机构
中国科学院电子学研究所
中国科学院大学
出处
《电子与信息学报》
EI
CSCD
北大核心
2015年第2期468-476,共9页
基金
国家科技重大专项(2013ZX03006004)
国家自然科学基金(61106033)资助课题
文摘
为了准确评估工艺参数偏差对电路延时的影响,该文提出一种考虑空间关联工艺偏差的统计静态时序分析方法。该方法采用一种考虑非高斯分布工艺参数的二阶延时模型,通过引入临时变量,将2维非线性模型降阶为1维线性模型;再通过计算到达时间的紧密度概率、均值、二阶矩、方差及敏感度系数,完成了非线性非高斯延时表达式的求和、求极大值操作。经ISCAS89电路集测试表明,与蒙特卡洛仿真(MC)相比,该方法对应延时分布的均值、标准差、5%延时点及95%延时点的平均相对误差分别为0.81%,-0.72%,2.23%及-0.05%,而运行时间仅为蒙特卡洛仿真的0.21%,证明该方法具有较高的准确度和较快的运行速度。
关键词
集成电路
统计静态时序分析
空间关联
非高斯非线性
工艺偏差
延时模型
Keywords
Integrated Circuit(IC)
statistical static timing analysis(ssta)
Spatial correlations
Nongaussianity and non-linearity
Process variations
Delay model
分类号
TN402 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
基于随机配置法和输入端缩减技术的统计静态时序分析
被引量:
3
3
作者
王毅
曾璇
陶俊
朱恒亮
罗旭
严昌浩
蔡伟
机构
复旦大学专用集成电路与系统国家重点实验室
Department of Mathematics
出处
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2008年第12期1527-1534,共8页
基金
国家自然科学基金重点项目(90307017)
国家自然科学基金(60676018,60806031)
+3 种基金
国家“九七三”重点基础研究发展规划项目(2005CB321701)
教育部跨世纪优秀人才培养计划基金
教育部高等学校博士学科点专项科研基金(20050246082)
US National Science Foundation grants(CCF-0727791)
文摘
在考虑工艺偏差影响的统计静态时序分析中,针对求解多个随机分布最大值(MAX)的关键问题,提出一种快速MAX算法.该算法将统计输入下的MAX问题转换为求解一组离散配置点上的确定性MAX问题,并用带权最小二乘来计算MAX输出多项式的系数;基于稀疏网格技术有效地减少配置点数,提出输入端缩减技术,进一步提高了MAX的计算效率.ISCAS85基准电路的实验结果表明,该算法较已有的二阶矩匹配算法和基于降维的随机Galerkin算法明显地提高了精度,且效率相当;与10 000次蒙特卡罗的结果相比,中值和方差的相对误差基本小于5%,且有100倍的速度提升.
关键词
统计静态时序分析
随机配置法
稀疏网格
输入端缩减
工艺参数偏差
Keywords
statistical
static
timing
analysis
truncation
process variations stochastic collocation method sparse grid
input
分类号
TN47 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
基于累积频数统计的FPGA互连资源时序库
被引量:
2
4
作者
孟祥志
杨萌
来金梅
机构
复旦大学专用集成电路与系统国家重点实验室
出处
《计算机工程》
CAS
CSCD
2013年第2期254-259,共6页
基金
国家"863"计划基金资助项目(2012AA012001)
文摘
为提高现场可编程门阵列(FPGA)静态时序分析模块的仿真精度,提出一种累积频数仿真输入方法,基于此建立FPGA互连资源时序库,采用统计分析的方法对跳变时间进行累积频数分析。实验结果表明,该方法创建的互连资源时序库能够有效减小线性误差,提高仿真精度,并且与传统的均匀仿真输入方法相比,其仿真误差降至8.23%。
关键词
现场可编程门阵列
静态时序分析
统计方法
累积频数
正值率
互连资源库
Keywords
Field Programmable Gate Array(FPGA)
static
timing
analysis(
STA)
statistical
method
cumulative frequency
Positive Ratio(PR)
interconnect resource library
分类号
TP312 [自动化与计算机技术—计算机软件与理论]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
利用GPU加速基于稀疏网格的SSTA
叶晓敏
周学功
曹伟
王伶俐
《计算机工程与应用》
CSCD
北大核心
2011
0
在线阅读
下载PDF
职称材料
2
一种考虑空间关联工艺偏差的统计静态时序分析方法
喻伟
杨海钢
刘洋
黄娟
蔡博睿
陈锐
《电子与信息学报》
EI
CSCD
北大核心
2015
1
在线阅读
下载PDF
职称材料
3
基于随机配置法和输入端缩减技术的统计静态时序分析
王毅
曾璇
陶俊
朱恒亮
罗旭
严昌浩
蔡伟
《计算机辅助设计与图形学学报》
EI
CSCD
北大核心
2008
3
在线阅读
下载PDF
职称材料
4
基于累积频数统计的FPGA互连资源时序库
孟祥志
杨萌
来金梅
《计算机工程》
CAS
CSCD
2013
2
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部