期刊文献+
共找到199篇文章
< 1 2 10 >
每页显示 20 50 100
基于Coretx-M3的图像处理SoC设计与实现
1
作者 刘沂军 张鹤龄 +1 位作者 梅海霞 王丽杰 《吉林大学学报(信息科学版)》 2025年第1期26-33,共8页
针对单一的嵌入式处理器很难高效地完成图像处理等巨量计算任务的问题,基于FPGA(Field-Programmable Gate Array)和Coretx-M3处理器内核设计了一套具有图像处理功能的SoC(System on Chip)。硬件设计基于Xilinx公司的Kintex-7 FPGA和Arm... 针对单一的嵌入式处理器很难高效地完成图像处理等巨量计算任务的问题,基于FPGA(Field-Programmable Gate Array)和Coretx-M3处理器内核设计了一套具有图像处理功能的SoC(System on Chip)。硬件设计基于Xilinx公司的Kintex-7 FPGA和Arm公司提供的Cortex-M3内核,在FPGA上实现处理器架构,利用IP(Internet Protocol)核与Verilog设计存储器、总线系统和基本的外设,并通过总线与处理器相连,设计图像处理单元,将常用的数字图像处理算法映射为硬件描述语言,并设计总线接口与处理器相连,为SoC提供图像处理能力。软件设计基于Keil MDK工具和C语言,为SoC的外设和图像处理单元编写驱动程序,仿真了系统功能,同时以二值化算法为例将基于Matlab的数字图像处理与SoC中的图像处理单元进行充分的对比测试,结果表明该图像处理SoC不但性能优良,同时拥有FPGA与SoC的全部优势。笔者成功开发出了基于FPGA平台的具有图像处理功能的SoC,该系统在Xilinx公司的Kintex-7系列,型号为XC7K325TFFG676-2的FPGA上进行了板级验证。该设计体现出FPGA平台设计该系统的高度灵活性与高效性,提供了单一嵌入式处理器很难高效完成图像处理等巨量计算任务弊端的一种解决方案。该系统基于可重构平台设计,可实现外设功能根据需求的定制化,具有灵活度更高的优势。 展开更多
关键词 现场可编程门阵列 CORTEX-M3处理器 片上系统 硬件加速
在线阅读 下载PDF
国产化SoC芯片多核应用启动失败问题分析
2
作者 蔡小红 杨国超 +1 位作者 杨威 刘佳兵 《汽车电器》 2025年第2期115-120,共6页
在智能网联汽车蓬勃发展,整车电子电器架构迈入域控制器阶段的大背景下,越野特种车辆关键核心电子元器件亟待实现自主可控,以契合国产化要求。文章聚焦于某特种车辆中央网关域控制器所采用的国产SoC主控芯片A核与R核应用启动失败的问题... 在智能网联汽车蓬勃发展,整车电子电器架构迈入域控制器阶段的大背景下,越野特种车辆关键核心电子元器件亟待实现自主可控,以契合国产化要求。文章聚焦于某特种车辆中央网关域控制器所采用的国产SoC主控芯片A核与R核应用启动失败的问题,展开深入分析与试验验证,成功攻克该难题,确保越野特种车辆中央网关域控制器的稳定、可靠运行,为国产化芯片在特种车辆领域的应用提供坚实保障。 展开更多
关键词 国产化 soc芯片 多核应用 中央网关域控制器 启动失败
在线阅读 下载PDF
基于SoC的非对称数字系统算法设计与实现
3
作者 姜智 肖昊 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2024年第5期655-659,677,共6页
文章提出一种在片上系统(System on Chip,SoC)实现高吞吐率的有限状态熵编码(finite state entropy,FSE)算法。通过压缩率、速度、资源消耗、功耗4个方面对所提出的编码器和解码器与典型的硬件哈夫曼编码(Huffman coding,HC)进行性能比... 文章提出一种在片上系统(System on Chip,SoC)实现高吞吐率的有限状态熵编码(finite state entropy,FSE)算法。通过压缩率、速度、资源消耗、功耗4个方面对所提出的编码器和解码器与典型的硬件哈夫曼编码(Huffman coding,HC)进行性能比较,结果表明,所提出的硬件FSE编码器和解码器具有显著优势。硬件FSE(hFSE)架构实现在SoC的处理系统和可编程逻辑块(programmable logic,PL)上,通过高级可扩展接口(Advanced eXtensible Interface 4,AXI4)总线连接SoC的处理系统和可编程逻辑块。算法测试显示,FSE算法在非均匀数据分布和大数据量情况下,具有更好的压缩率。该文设计的编码器和解码器已在可编程逻辑块上实现,其中包括1个可配置的缓冲模块,将比特流作为单字节或双字节配置输出到8 bit位宽4096深度或16 bit位宽2048深度的块随机访问存储器(block random access memory,BRAM)中。所提出的FSE硬件架构为实时压缩应用提供了高吞吐率、低功耗和低资源消耗的硬件实现。 展开更多
关键词 有限状态熵编码(FSE) 哈夫曼编码(HC) 片上系统(soc) 高吞吐率 块随机访问存储器(BRAM)
在线阅读 下载PDF
基于RISC-V架构的行人定位SoC系统设计
4
作者 喻胜 史超凡 《太赫兹科学与电子信息学报》 2024年第9期959-966,共8页
行人定位方法中,捷联式惯导定位系统需要处理惯性测量单元(IMU)传感器的数据,通过算法处理后得到行人的位置,因此对于芯片实时性以及低功耗有很高的要求。由于行人定位算法大多基于浮点传感器数据开发,一般要求终端设备能够处理浮点数... 行人定位方法中,捷联式惯导定位系统需要处理惯性测量单元(IMU)传感器的数据,通过算法处理后得到行人的位置,因此对于芯片实时性以及低功耗有很高的要求。由于行人定位算法大多基于浮点传感器数据开发,一般要求终端设备能够处理浮点数据。第五代精简指令集(RISC-V)架构作为一种开源架构,能节约架构授权费,在物联网领域有着广泛应用,并且其浮点(F)和向量(V)等高性能扩展指令能够很好地满足行人定位算法对实时性的要求。针对行人定位系统的特定性能要求,提出了一种基于浮点内核向量处理器优化RISC-V架构的行人定位片上系统(SoC),并在实际系统中进行验证。与多个准32位架构RISC-V处理器以及高层次综合组件(HLS)生成的算法专用IP(locate_IP)的标准处理器方案的性能对比分析表明,该设计实现了34倍的性能提升以及5.6倍的能效提升,满足了微终端的要求。 展开更多
关键词 行人定位系统 第五代精简指令集计算 现场可编程逻辑阵列 片上系统
在线阅读 下载PDF
用于SoC芯片启动和调试的SPI转AHB接口设计
5
作者 周国飞 《集成电路应用》 2024年第3期50-51,共2页
阐述设计的SPI转AHB模块,创造性地结合SPI Slave接口和AHB总线主设备接口的两种协议,专门用于SoC芯片的启动和调试场景,在FPGA实测和实际流片项目中,均得到验证和实际应用。
关键词 soc设计 AHB总线 SPI接口 片上系统总线
在线阅读 下载PDF
SoC片上总线综述 被引量:8
6
作者 田泽 张怡浩 +2 位作者 于敦山 盛世敏 仇玉林 《半导体技术》 CAS CSCD 北大核心 2003年第11期11-15,共5页
随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织积极从事相关IP互联标准方案的制定工作,从目前的研究和发展看,影响力较大的有IBM公司的CoreConnect、ARM公司的AMBA和SilicoreCorp公司的Wishbone。基于现有IP互联接口标准... 随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织积极从事相关IP互联标准方案的制定工作,从目前的研究和发展看,影响力较大的有IBM公司的CoreConnect、ARM公司的AMBA和SilicoreCorp公司的Wishbone。基于现有IP互联接口标准技术的发展现状,本文对这三种SoC总线技术进行了详细介绍。 展开更多
关键词 片上总线 IP核 设计复用 soc 集成电路 CoreConnect总线 AMBA总线
在线阅读 下载PDF
基于SoC单片机的医疗护理床系统设计 被引量:11
7
作者 姚银花 王金海 +1 位作者 郑羽 张聪玲 《天津工业大学学报》 CAS 2006年第4期44-47,共4页
设计了一个基于SoC单片机C8051F020的多功能医疗护理床控制系统.通过对控制部分和遥控部分的硬件电路、软件程序及系统抗干扰的设计,实现了病人使用遥控器对医疗护理床各个部分的智能控制,实现了医疗护理的自动化、智能化.本系统具有... 设计了一个基于SoC单片机C8051F020的多功能医疗护理床控制系统.通过对控制部分和遥控部分的硬件电路、软件程序及系统抗干扰的设计,实现了病人使用遥控器对医疗护理床各个部分的智能控制,实现了医疗护理的自动化、智能化.本系统具有操作简单、可靠性高、精度高、成本低等特点. 展开更多
关键词 soc单片机 医疗护理床 通信协议 系统设计
在线阅读 下载PDF
应用混合游程编码的SOC测试数据压缩方法 被引量:20
8
作者 方建平 郝跃 +1 位作者 刘红侠 李康 《电子学报》 EI CAS CSCD 北大核心 2005年第11期1973-1977,共5页
本文提出了一种有效的基于游程编码的测试数据压缩/解压缩的算法:混合游程编码,它具有压缩率高和相应解码电路硬件开销小的突出特点.另外,由于编码算法的压缩率和测试数据中不确定位的填充策略有很大的关系,所以为了进一步提高测试压缩... 本文提出了一种有效的基于游程编码的测试数据压缩/解压缩的算法:混合游程编码,它具有压缩率高和相应解码电路硬件开销小的突出特点.另外,由于编码算法的压缩率和测试数据中不确定位的填充策略有很大的关系,所以为了进一步提高测试压缩编码效率,本文还提出一种不确定位的迭代排序填充算法.理论分析和对部分IS-CAS 89 benchmark电路的实验结果证明了混合游程编码和迭代排序填充算法的有效性. 展开更多
关键词 测试数据压缩 不确定位填充 system-on-a chip(soc)测试 混合游程编码
在线阅读 下载PDF
SoC自动化验证方法的研究与实现 被引量:5
9
作者 段青亚 黄士坦 +2 位作者 靳荣利 张莎莎 苗硕 《吉林大学学报(信息科学版)》 CAS 2010年第3期231-237,共7页
为解决SoC(System-on-Chip)验证覆盖率和工作量问题,基于可重用思想、采用事务验证模型、随机激励生成的方法,建立了一个层次化的具有自主知识产权的自动化功能验证系统(LSAVS:LiShan Automatic Verification System)。采用该验证系统后... 为解决SoC(System-on-Chip)验证覆盖率和工作量问题,基于可重用思想、采用事务验证模型、随机激励生成的方法,建立了一个层次化的具有自主知识产权的自动化功能验证系统(LSAVS:LiShan Automatic Verification System)。采用该验证系统后,SoC验证工程师开发测试向量的工作量由使用传统验证方法的60%降低到10%,同时保证了功能验证100%的覆盖率,达到快速高覆盖率的验证目的。 展开更多
关键词 soc验证 事务验证模型 soc自动化功能验证系统 测试覆盖率
在线阅读 下载PDF
SoC片上总线技术的研究 被引量:13
10
作者 李乙成 周祖成 陈尚松 《半导体技术》 CAS CSCD 北大核心 2003年第2期33-35,共3页
在SoC设计中,经常会遇到一些问题,包括IP核移植性、设计复用、设计验证,以及公共设计平台的搭建。如何有效地解决这些问题,使得设计SoC系统就像设计微机系统那样方便快捷,这就是片上总线系统提出的目的。本文通过对AMBA, AVALON, OCP,WI... 在SoC设计中,经常会遇到一些问题,包括IP核移植性、设计复用、设计验证,以及公共设计平台的搭建。如何有效地解决这些问题,使得设计SoC系统就像设计微机系统那样方便快捷,这就是片上总线系统提出的目的。本文通过对AMBA, AVALON, OCP,WISHBONE等SoC总线的比较,分析了SoC片上总线技术。 展开更多
关键词 soc 片上总线技术 IP 设计复用
在线阅读 下载PDF
一种基于层次平台的SoC系统设计方法 被引量:9
11
作者 熊志辉 李思昆 +2 位作者 陈吉华 王海力 边计年 《电子学报》 EI CAS CSCD 北大核心 2004年第11期1815-1819,共5页
本文提出基于层次平台的SoC系统设计方法Hi PBD ,将SoC系统设计分为系统模型层、虚部件层和实部件层 ,达到系统设计中功能与结构分离、计算与通信分离的目的 .Hi PBD通过设计规划与虚 实综合完成 3个设计层次之间的 2次映射 .该方法不... 本文提出基于层次平台的SoC系统设计方法Hi PBD ,将SoC系统设计分为系统模型层、虚部件层和实部件层 ,达到系统设计中功能与结构分离、计算与通信分离的目的 .Hi PBD通过设计规划与虚 实综合完成 3个设计层次之间的 2次映射 .该方法不仅重用 3个层次的设计模板 ,而且重用设计层次间 2次映射的结果 ,提高了重用效率 .此外 ,Hi PBD方法支持在 3个层次修改相应设计模板以增强设计灵活性 ,采用性能约束传播机制确保最终设计目标满足性能要求 .实验表明 ,Hi PBD方法可提高SoC系统级设计效率 30 % 4 0 % ,平台模板重用率达到 75 % 90 % . 展开更多
关键词 系统芯片 基于平台的设计 虚拟设计 IP重用 系统重用
在线阅读 下载PDF
用于多处理器媒体SoC设计的实时总线调度优化策略 被引量:3
12
作者 陈科明 刘鹏 +1 位作者 王维东 姚庆栋 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2007年第9期1546-1551,共6页
为了减少多处理器媒体系统芯片(SoC)总线任务调度过程中的处理器性能损失,从减少总线任务冲突的角度出发,提出了改变任务属性和调整任务优先级相结合的总线任务调度优化策略.在保证任务实时性的前提下,通过增加原有任务可执行时间,将原... 为了减少多处理器媒体系统芯片(SoC)总线任务调度过程中的处理器性能损失,从减少总线任务冲突的角度出发,提出了改变任务属性和调整任务优先级相结合的总线任务调度优化策略.在保证任务实时性的前提下,通过增加原有任务可执行时间,将原有任务划分为多个子任务,动态调整任务优先级,充分利用总线的空闲时间执行部分任务,减少了总线任务冲突,降低了处理器因等待数据源而引起的性能损失.将该方法应用于多处理器媒体系统芯片MediaSoC3221A的设计中,当进行运动图像专家组(MPEG)实时解码时处理器的性能损失从原来的4.7%减小到0.1%. 展开更多
关键词 系统芯片(soc) 媒体处理 总线调度 多处理器
在线阅读 下载PDF
1553B总线接口SoC验证平台的实现 被引量:22
13
作者 郭蒙 田泽 +1 位作者 蔡叶芳 赵强 《航空计算技术》 2008年第6期99-101,共3页
随着半导体技术的发展,验证已经成为SoC设计的瓶颈。分析了SoC验证面临的困难,结合1553B总线接口SoC芯片的具体实践,重点研究了SoC验证平台的一种构建实现方法。该方法提高了验证效率,缩短了整个设计验证周期。
关键词 1553B总线 片上系统 验证平台 soc验证
在线阅读 下载PDF
面向SoC任务分配的应用程序存储需求量分析方法 被引量:6
14
作者 赵鹏 王大伟 李思昆 《电子学报》 EI CAS CSCD 北大核心 2010年第3期541-545,共5页
通过分析应用程序的存储需求量,辅助片上系统(System-on-Chip,SoC)任务分配进行数据存储与传输优化,是改善SoC性能的途径之一.目前,存储需求量分析方法的分析粒度单一、速度缓慢,不利于进行多粒度任务分配空间的高效探索.本文面向SoC任... 通过分析应用程序的存储需求量,辅助片上系统(System-on-Chip,SoC)任务分配进行数据存储与传输优化,是改善SoC性能的途径之一.目前,存储需求量分析方法的分析粒度单一、速度缓慢,不利于进行多粒度任务分配空间的高效探索.本文面向SoC任务分配,提出一种多粒度、快速存储需求量分析方法.该方法可进行多粒度的存储需求量分析,并针对多媒体程序,引入数组数据域划分技巧,大幅度减少了存储需求量的分析时间. 展开更多
关键词 片上系统 任务分配 存储需求量分析 多面体模型
在线阅读 下载PDF
SOC设计的软硬件协同验证研究 被引量:4
15
作者 李建成 庄钊文 张亮 《半导体技术》 CAS CSCD 北大核心 2007年第10期904-908,共5页
软硬件协同验证是SOC的核心技术。通过分析SOC验证方法与软硬件协同验证技术,提出C与平台相合的协同验证方法。该方法是在系统级用SystemC确定SOC系统的体系框架、存储量大小、接口IO与验证软件算法的可行性、有效性、可靠性。在硬件设... 软硬件协同验证是SOC的核心技术。通过分析SOC验证方法与软硬件协同验证技术,提出C与平台相合的协同验证方法。该方法是在系统级用SystemC确定SOC系统的体系框架、存储量大小、接口IO与验证软件算法的可行性、有效性、可靠性。在硬件设计中,利用验证可重用的硬IP和软IP快速建立SOC系统,并把核心IP集成嵌入进SOC系统中。在软件设计中,利用成熟的操作系统与应用系统来仿真验证SOC芯片的功能与性能。该方法应用于一个基于ARM7TDMI的SOC设计,大大缩短了验证时间,提高了验证效率与质量。 展开更多
关键词 软硬件协同验证 片上系统 平台
在线阅读 下载PDF
三种SoC片上总线的分析与比较 被引量:10
16
作者 张丽媛 章军 陈新华 《山东科技大学学报(自然科学版)》 CAS 2005年第2期66-69,共4页
随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织正积极从事相关IP互联标准方案的制定工作。本文介绍了目前SoC设计中常用的三种片上总线标准,即IBM公司的CoreConnect总线、ARM公司的AMBA总线和OCPIP组织的OCP总线,重点分析... 随着以IP核复用为基础的SoC设计技术的发展,工业界及研究组织正积极从事相关IP互联标准方案的制定工作。本文介绍了目前SoC设计中常用的三种片上总线标准,即IBM公司的CoreConnect总线、ARM公司的AMBA总线和OCPIP组织的OCP总线,重点分析和比较了它们的特性,并针对它们不同的特点,阐述其合适的应用领域。 展开更多
关键词 soc(System-on-chip) 片上总线 IP(Intellectual Property)核 可复用设计
在线阅读 下载PDF
高速SOC单片机C8051F在实验教学中的应用 被引量:2
17
作者 夏兰 黄雷 +1 位作者 蒋明霞 钟慧平 《电子器件》 CAS 2006年第4期1354-1358,共5页
详细介绍了C8051F020的功能和设计原理,并结合单片机教学课程开发出由片上系统(SOC)构成的实验系统,对由片上系统应用于教学实验系统的设计思路作了介绍,阐述了实验系统的硬件组成及软件系统设计。该实验系统应用于实验教学中,取得了较... 详细介绍了C8051F020的功能和设计原理,并结合单片机教学课程开发出由片上系统(SOC)构成的实验系统,对由片上系统应用于教学实验系统的设计思路作了介绍,阐述了实验系统的硬件组成及软件系统设计。该实验系统应用于实验教学中,取得了较好效果。 展开更多
关键词 片上系统 C8051F020 实验教学
在线阅读 下载PDF
传输透明的SoC总线低功耗环算法 被引量:1
18
作者 沈海斌 王国雄 +1 位作者 赵旭鑫 胡国兴 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2007年第2期221-225,共5页
为适应地址、读/写数据在不同传输方式下的特性,并保持SoC总线上IP可复用的特点,提出了传输透明的SoC总线低功耗环算法.描述了低功耗传输与总线编码的算法原理,以及在地址线、读/写数据线上的实现结构.在概率模型的基础上进行了分析,低... 为适应地址、读/写数据在不同传输方式下的特性,并保持SoC总线上IP可复用的特点,提出了传输透明的SoC总线低功耗环算法.描述了低功耗传输与总线编码的算法原理,以及在地址线、读/写数据线上的实现结构.在概率模型的基础上进行了分析,低功耗环有效地降低了SoC总线的信号翻转率.通过建立网络终端测试系统,在不同传输方式所占比例不同的情况下进行了测试,结果表明,低功耗环算法达到了降低功耗的目的. 展开更多
关键词 系统芯片 低功耗 总线
在线阅读 下载PDF
从SOC到NOC的集成电路设计技术发展 被引量:10
19
作者 孟李林 《半导体技术》 CAS CSCD 北大核心 2008年第3期190-192,共3页
遵循摩尔定律的预言,半导体集成电路工艺技术持续高速向深亚微米工艺发展,大规模集成电路设计技术是发展过程中需要解决的关键问题。基于片上总线的SOC设计技术解决了大规模集成电路的设计难点,但是片上总线的应用带来了可扩展性差、平... 遵循摩尔定律的预言,半导体集成电路工艺技术持续高速向深亚微米工艺发展,大规模集成电路设计技术是发展过程中需要解决的关键问题。基于片上总线的SOC设计技术解决了大规模集成电路的设计难点,但是片上总线的应用带来了可扩展性差、平均通信效率低等问题。近几年研究提出全新的集成电路体系结构NOC,是将计算机网络技术移植到芯片设计中,从体系结构上彻底解决了SOC设计技术存在的问题。因此,NOC将成为集成电路下一代主流设计技术。 展开更多
关键词 集成电路 片上系统 片上总线 片上网络
在线阅读 下载PDF
一种图像缩放算法的SoC协同加速设计方法 被引量:3
20
作者 王鹏 曹云峰 +3 位作者 许蕾 丁萌 张洲宇 曲金秋 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2019年第2期333-339,共7页
针对无人机自主着陆的跑道检测、识别、跟踪等视觉算法中需要对大量图像进行缩放处理以便后续计算,但又对实时性要求比较高的情况,根据输入输出像素点的映射关系提出了一种适用于硬件加速的图像缩放算法,简化算法结构的同时利用现场可... 针对无人机自主着陆的跑道检测、识别、跟踪等视觉算法中需要对大量图像进行缩放处理以便后续计算,但又对实时性要求比较高的情况,根据输入输出像素点的映射关系提出了一种适用于硬件加速的图像缩放算法,简化算法结构的同时利用现场可编程门阵列进行模块硬件功能的设计对算法加速,并采用软硬件协同的体系结构搭建实时图像处理系统。实验结果表明,该缩放算法处理精度高、耗时少,且用硬件逻辑实现后,可以进一步提速171倍,硬化后的系统可以通过摄像头获取图像数据,实时处理后在显示器中显示,达到30帧/s的处理速度,可以应用于实时性要求较高的图像处理算法中。 展开更多
关键词 图像缩放 实时图像处理 片上系统(soc) 软硬件协同 无人机视觉
在线阅读 下载PDF
上一页 1 2 10 下一页 到第
使用帮助 返回顶部