期刊文献+
共找到17篇文章
< 1 >
每页显示 20 50 100
基于SoPC Builder的电子系统的开发
1
作者 蒋爱如 《山西电子技术》 2010年第5期46-47,共2页
从系统总线设计、用户自定义指令和FPGA协处理器的应用这三个方面详细介绍了如何应用SoPC设计思想和SoPC Builder工具来开发电子系统。通过应用SoPC Builder开发工具,设计者可以摆脱传统的、易于出错的软硬件设计细节,从而达到加快项目... 从系统总线设计、用户自定义指令和FPGA协处理器的应用这三个方面详细介绍了如何应用SoPC设计思想和SoPC Builder工具来开发电子系统。通过应用SoPC Builder开发工具,设计者可以摆脱传统的、易于出错的软硬件设计细节,从而达到加快项目开发、缩短开发周期、节约开发成本的目的。 展开更多
关键词 sopc sopc builder FPGA
在线阅读 下载PDF
基于SOPC的SPWM波形的实现 被引量:1
2
作者 王炜 苏兰欣 郑易 《天津工业大学学报》 CAS 2006年第4期57-59,62,共4页
设计了一种基于SOPC的SPWM波形发生电路,阐明了应用SOPC的设计思想及使用DSP Builder工具开发电子系统的思路.叙述了应用该技术完成SPWM波在线计算脉冲宽度和波形控制的实现过程.所设计电路具有在线可编程、精度高等优点,并通过实验... 设计了一种基于SOPC的SPWM波形发生电路,阐明了应用SOPC的设计思想及使用DSP Builder工具开发电子系统的思路.叙述了应用该技术完成SPWM波在线计算脉冲宽度和波形控制的实现过程.所设计电路具有在线可编程、精度高等优点,并通过实验证实了系统设计的有效性. 展开更多
关键词 正弦波脉宽调制波形 sopc DSP builder
在线阅读 下载PDF
SOPC——基于FPGA的SoC设计策略 被引量:9
3
作者 周恒 罗斯青 《山西电子技术》 2003年第1期6-9,16,共5页
介绍了SoC的特点 ,并针对其设计所而临的问题提出了Altera公司的解决方案———SOPC ,以及相关的Excalibur芯片和开发工具QuartusII与SOPCBuilder。
关键词 sopc FPGA SOC设计 片上可编程系统 片上系统 Excalibur QUARTUSII sopc-Bui1der
在线阅读 下载PDF
基于SOPC技术的PET瓶缺陷检测系统设计 被引量:3
4
作者 邹振兴 谢云 +1 位作者 林奇鸿 陈炳成 《现代电子技术》 2009年第10期58-61,共4页
介绍基于SOPC技术的PET瓶缺陷检测系统的软、硬件设计方法。利用SOPC Builder在FPGA芯片EP2C35F6726C上配置的NIOSⅡ软核处理器作为控制核心,在Avalon总线上挂接接口模块和用户自定义逻辑模块,于NIOSⅡ中使用C++编程实现图像检测判别准... 介绍基于SOPC技术的PET瓶缺陷检测系统的软、硬件设计方法。利用SOPC Builder在FPGA芯片EP2C35F6726C上配置的NIOSⅡ软核处理器作为控制核心,在Avalon总线上挂接接口模块和用户自定义逻辑模块,于NIOSⅡ中使用C++编程实现图像检测判别准则,并加上FPGA的外围单元,共同完成系统主要的功能设计。实验结果表明,该设计方法可行、可靠,检测效果快速精确。该设计在图像处理中采用并行处理设计,其应用上具有一定的帮助性和可借鉴性,也证明FPGA在图像处理方面的优越性。采用FPGA并行处理的方法进行图像识别,系统处理速度快、集成度高、成本低、维护方便。 展开更多
关键词 NIOS sopc builder FPGA 图像处理
在线阅读 下载PDF
基于SOPC的定时器控制数码管显示 被引量:2
5
作者 王侠 郭海涛 《电子设计工程》 2016年第15期162-164,167,共4页
提出一种控制数码管显示的有效方法,这种方法基于一种特殊的嵌入式系统-SOPC可编程片上系统,以SOPC的应用为基础平台,利用Quartus II软件构建硬件系统,并利用NiosⅡDES软件编程,使其运行在DE1上,通过程序的控制使数码管显示,从而实现时... 提出一种控制数码管显示的有效方法,这种方法基于一种特殊的嵌入式系统-SOPC可编程片上系统,以SOPC的应用为基础平台,利用Quartus II软件构建硬件系统,并利用NiosⅡDES软件编程,使其运行在DE1上,通过程序的控制使数码管显示,从而实现时钟的功能。实验结果表明,基于SOPC的系统环境下,可以利用定时器控制数码管显示。此外,还可以根据不同的用户需求实现不同的功能,方便了对数码管的控制,使其控制过程更加简洁有效。 展开更多
关键词 sopc 定时器 数码管 sopc builder
在线阅读 下载PDF
基于SOPC技术的服装压力测量系统中自定义IP设计
6
作者 李晨 张欣 +1 位作者 李毅 高晓丁 《西安工程大学学报》 CAS 2009年第1期39-42,共4页
为了测量服装作用于人体的压力,设计了一款基于SOPC技术的自定义IP核.IP核主要由ADC控制逻辑和FIFO组成,分别由VHDL硬件描述语言和SOPC Builder软件提供的LPM模块实现.实验结果表明,该自定义IP核设计可行,能够实现对服装压力的连续采集.
关键词 FPGA sopc sopc builder 自定义IP核 数据采集
在线阅读 下载PDF
基于Altera FPGA无操作系统的LWIP移植 被引量:3
7
作者 张杰 孟琪 《电子科技》 2015年第1期110-113,共4页
基于Altera公司的EP3C120器件,介绍了在FPGA上移植LWIP的一种方法。并给出了在SOPC Builder中的硬件环境搭建和在NiosⅡ中的软件移植,以及给出移植结果。此次LWIP移植在包括了完整TCP/IP功能的同时,又能保证协议栈对处理器资源的有限消... 基于Altera公司的EP3C120器件,介绍了在FPGA上移植LWIP的一种方法。并给出了在SOPC Builder中的硬件环境搭建和在NiosⅡ中的软件移植,以及给出移植结果。此次LWIP移植在包括了完整TCP/IP功能的同时,又能保证协议栈对处理器资源的有限消耗,并可满足大部分系统要求。 展开更多
关键词 sopc builder NIOS LWIP
在线阅读 下载PDF
基于Nios Ⅱ的伪随机序列信号发生器IP核设计 被引量:2
8
作者 郑恭明 沈媛媛 《工矿自动化》 2011年第2期52-55,共4页
根据Nios Ⅱ嵌入式系统的Avalon总线规范,提出了一种伪随机序列信号发生器IP核的设计方法,详细介绍了IP核的硬件和软件设计。该方法采用自定制组件的软硬件协同设计,实现了阶次与码字时长可调的伪随机序列信号发生器IP核设计。在可控震... 根据Nios Ⅱ嵌入式系统的Avalon总线规范,提出了一种伪随机序列信号发生器IP核的设计方法,详细介绍了IP核的硬件和软件设计。该方法采用自定制组件的软硬件协同设计,实现了阶次与码字时长可调的伪随机序列信号发生器IP核设计。在可控震源信号发生器设计中对IP核进行验证,证明了其可行性和正确性。 展开更多
关键词 伪随机码 信号发生器 NIOS II sopc builder AVALON总线 IP核
在线阅读 下载PDF
基于NIOS Ⅱ的VGA控制器IP核的设计 被引量:1
9
作者 梁浩 陈波 丁良华 《工矿自动化》 2010年第3期72-75,共4页
针对LCD控制器IP核只能显示数字和英文字母的问题,提出了一种基于NIOSⅡ的VGA控制器IP核的设计方法,给出了VGA工作原理,介绍了VGA控制器的设计,详细阐述了VGA控制器IP核的设计,即将设计好的VGA控制器安装到SOPC Builder中,最后将VGA控制... 针对LCD控制器IP核只能显示数字和英文字母的问题,提出了一种基于NIOSⅡ的VGA控制器IP核的设计方法,给出了VGA工作原理,介绍了VGA控制器的设计,详细阐述了VGA控制器IP核的设计,即将设计好的VGA控制器安装到SOPC Builder中,最后将VGA控制器IP核添加到NIOSⅡ系统中进行了测试验证。测试结果表明,该IP核可显示多种图形、图象、文字,并可实现动画效果,具有一定的实用价值。 展开更多
关键词 图象处理 VGA控制器 IP核 sopc builder Avalone总线
在线阅读 下载PDF
基于Nios处理器用户指令的SHA_1算法的实现 被引量:1
10
作者 蔺守河 戴紫彬 《微电子学与计算机》 CSCD 北大核心 2006年第4期104-106,共3页
本设计将SHA_1算法中的基本运算过程定制为32位Nios处理器的一个用户指令,以软件的方法在Nios处理器中快速实现了SHA_1算法。文章介绍了Nios处理器用户指令的接口原理,并详细描述了在Nios处理器中实现SHA_1算法的设计过程。
关键词 NIOS处理器 用户指令 SHA_1算法 sopc builder
在线阅读 下载PDF
NiosⅡ系统在数字式心电诊监测设备中的应用 被引量:1
11
作者 邹崇涛 卢志华 《现代电子技术》 2006年第18期18-19,27,共3页
数字式心电监测设备采用先进的SOPC技术,在FPGA中嵌入了32位NiosⅡ软核系统,用以控制心电信号的采集、处理、存储与显示等功能。系统设计时充分利用可编程逻辑器件的可在线编程特点和SOPC的技术优势,灵活、快捷地将所有的功能模块完全... 数字式心电监测设备采用先进的SOPC技术,在FPGA中嵌入了32位NiosⅡ软核系统,用以控制心电信号的采集、处理、存储与显示等功能。系统设计时充分利用可编程逻辑器件的可在线编程特点和SOPC的技术优势,灵活、快捷地将所有的功能模块完全集中在一片FPGA上,使其电路硬件结构简单,功能齐全,具有很高的性价比。详细介绍了NiosⅡ系统在监测设备中的设计过程和部分接口程序,并且利用该监测设备进行了实测,效果良好。 展开更多
关键词 NIOS FPGA sopc DSP builder 数字式 心电监测仪
在线阅读 下载PDF
基于Nios Ⅱ软核的内河航标监控系统设计
12
作者 王勇 梁伟中 《电子科技》 2011年第8期46-48,共3页
阐述了基于Nios Ⅱ软核的内河航标监控系统的设计方法,及AD7862控制电路的VHDL设计。从系统的角度提出航标监控系统的完整设计方案,给出基于Nios Ⅱ的航标监控终端硬件设计框图,并得到在Modesim中进行仿真的结果。根据现场运行情况显示... 阐述了基于Nios Ⅱ软核的内河航标监控系统的设计方法,及AD7862控制电路的VHDL设计。从系统的角度提出航标监控系统的完整设计方案,给出基于Nios Ⅱ的航标监控终端硬件设计框图,并得到在Modesim中进行仿真的结果。根据现场运行情况显示,系统能实时地监测航标的工作状态,达到系统工业级的品质保证,并且具有高可靠性、高实时性和维护方便性等优点。 展开更多
关键词 NIOS sopc builder FPGA 航标监控系统
在线阅读 下载PDF
基于NiosⅡ的多功能数码相框设计
13
作者 刘胜辉 王燕飞 《现代电子技术》 2010年第11期141-143,共3页
采用基于NiosⅡ软核处理器的SOPC技术实现了多功能数码相框的设计,充分利用了NiosⅡ软核的特性,在SOPC Builder中搭建系统硬件模块,通过SOPC Builder将各个功能模块集成到一个系统中,并且结合嵌入式操作系统μC/OS-Ⅱ来完成调度各功能... 采用基于NiosⅡ软核处理器的SOPC技术实现了多功能数码相框的设计,充分利用了NiosⅡ软核的特性,在SOPC Builder中搭建系统硬件模块,通过SOPC Builder将各个功能模块集成到一个系统中,并且结合嵌入式操作系统μC/OS-Ⅱ来完成调度各功能模块的任务。实验证明,SOPC技术应用使系统集成度大大提高,功耗大幅下降,稳定性也有一定提升,并且成本不高,具有广泛的应用前景。 展开更多
关键词 NiosⅡ sopc builder 多功能数码相框 μC/OS-Ⅱ
在线阅读 下载PDF
基于FPGA内嵌软核的机顶盒OSD设计 被引量:4
14
作者 修晓琴 杨秀芝 郑明魁 《电视技术》 北大核心 2013年第13期70-72,75,共4页
OSD在屏显示技术是用户与数字电视机顶盒软件系统交互的桥梁。设计了基于FPGA内嵌软核的数字电视机顶盒OSD菜单系统,在Quartus Ⅱ,SOPC Builder和Nios Ⅱ IDE开发平台上实现了应用层的字符图形叠加、图层混合、界面切换等功能。所设计... OSD在屏显示技术是用户与数字电视机顶盒软件系统交互的桥梁。设计了基于FPGA内嵌软核的数字电视机顶盒OSD菜单系统,在Quartus Ⅱ,SOPC Builder和Nios Ⅱ IDE开发平台上实现了应用层的字符图形叠加、图层混合、界面切换等功能。所设计的系统通过Altera公司的开发板进行仿真测试,满足了用户与机顶盒软件系统交互所要求的功能。 展开更多
关键词 OSD FPGA sopc builder NIOS
在线阅读 下载PDF
基于Avalon-MM突发传输的PCI从接口设计 被引量:4
15
作者 李晓晗 张航 倪光华 《无线电工程》 2015年第6期38-40,48,共4页
PCI总线协议使用广泛,但协议内容较复杂,利用Altera公司提出的Avalon总线结构,实现方法简单,性能较好。设计一种基于Avalon-MM突发模式的PCI从接口结构,对Avalon-MM突发模式的读、写传输时序进行了简要介绍。根据Avalon-MM总线的时序要... PCI总线协议使用广泛,但协议内容较复杂,利用Altera公司提出的Avalon总线结构,实现方法简单,性能较好。设计一种基于Avalon-MM突发模式的PCI从接口结构,对Avalon-MM突发模式的读、写传输时序进行了简要介绍。根据Avalon-MM总线的时序要求,实现一种符合时序规范的RAM控制器,通过该控制器,PCI从接口可与RAM进行高速数据交换,通过PCI从接口,实现了PCI主外设与FPGA内部RAM的高速数据交换。经FPGA验证PCI从接口满足Avalon总线规范的时序要求,达到了预定的目标。 展开更多
关键词 Avalon-MM 突发传输 PCI从接口 sopc builder
在线阅读 下载PDF
基于Nios软核的双网卡路由选择 被引量:1
16
作者 张帅 王典洪 +1 位作者 孔令斌 杨进 《现代电子技术》 2005年第14期110-112,共3页
SoPC是Altera公司提出的一种灵活、高效的片上系统设计方案,他将处理器、存储器、I/O等系统设计需要的组成集成到一个PLD器件上,构成一个可编程的片上系统。Nios是Altera公司开发的可进行SoPC设计的软核处理器,他可以与用户自定义逻辑... SoPC是Altera公司提出的一种灵活、高效的片上系统设计方案,他将处理器、存储器、I/O等系统设计需要的组成集成到一个PLD器件上,构成一个可编程的片上系统。Nios是Altera公司开发的可进行SoPC设计的软核处理器,他可以与用户自定义逻辑结合构成SoC系统。本文通过Nios配置一个双网卡路由选择的设计,其功能相当于一个网络中简单的交换机,利用Quartus软件结合SoPC软件实现Nios设计的流程。首先对Nios,SoPC进行简要介绍,然后详细分析了双网卡路由选择的硬件、软件设计,提出基于Nios的解决方案。 展开更多
关键词 NIOS FPGA IP核 sopc builder
在线阅读 下载PDF
基于FPGA的可编程数字电子战接收机的设计与实现 被引量:1
17
作者 迟东明 毕敏丽 钱陈聪 《中国电子科学研究院学报》 2007年第3期288-292,共5页
主要讨论了一种可编程数字电子战接收机的设计与实现,并以Altera公司的StratixII芯片为硬件平台,描述了应用Altera公司提供的一系列开发工具(DSP Builder、SOPC Builder、NiosII IDE等)设计并实现该接收机的过程。
关键词 数字下变频 数字电子战接收机 DSP builder sopc builder NIOSII
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部