期刊文献+
共找到22篇文章
< 1 2 >
每页显示 20 50 100
RapidIO互连技术研究 被引量:6
1
作者 王欣 杨涛 傅丰林 《电子科技》 2008年第9期46-49,54,共5页
在典型的嵌入式系统中,难点在于系统互连级,即系统内的不同组件之间通信的速率。作为目前世界上第一个、也是惟一的嵌入式系统互连国际标准,RapidIO互连架构通过定义一种高性能包交换互连技术有效地消除了系统互连瓶颈。文中从多个方面... 在典型的嵌入式系统中,难点在于系统互连级,即系统内的不同组件之间通信的速率。作为目前世界上第一个、也是惟一的嵌入式系统互连国际标准,RapidIO互连架构通过定义一种高性能包交换互连技术有效地消除了系统互连瓶颈。文中从多个方面对新一代高速互连技术——RapidIO进行了研究,在介绍其应用的基础上给出了一种利用串行RapidIO实现板间和芯片间互连的系统结构方案。 展开更多
关键词 rapidlo协议 互连技术 系统互连 交换结构
在线阅读 下载PDF
利用RapidIO技术搭建的可重构信号处理平台 被引量:2
2
作者 刘垚 孔超 +1 位作者 谢时根 蔡惠智 《电子技术应用》 北大核心 2010年第4期36-39,共4页
军事领域常选择ADI公司的TS201芯片用于信号处理平台,但由于其采用基于电路交换的LINK口进行连接,难以实现军方对电子系统设计提出的可重构性的需求。FPGA可以用来实现接口转换功能,如果利用FPGA将基于电路交换的LINK口转换成基于包交... 军事领域常选择ADI公司的TS201芯片用于信号处理平台,但由于其采用基于电路交换的LINK口进行连接,难以实现军方对电子系统设计提出的可重构性的需求。FPGA可以用来实现接口转换功能,如果利用FPGA将基于电路交换的LINK口转换成基于包交换的其他形式的接口,就能在不改变硬件连接的基础上,实现DSP系统的重构。本文介绍了一种基于串行RapidIO技术的可重构的信号处理平台,并对其中核心的FPGA的逻辑设计进行了讨论。 展开更多
关键词 串行rapidlo LINK口 可重构 信号处理机 DSP网络拓扑
在线阅读 下载PDF
基于FPGA实现的高速串行交换模块实现方法研究 被引量:3
3
作者 汪精华 胡善清 龙腾 《电子技术应用》 北大核心 2010年第5期37-40,共4页
采用Xlinx公司的Virtex5系列FPGA设计了一个用于多种高速串行协议的数据交换模块,并解决了该模块实现中的关键问题。该交换模块实现4X模式RapidIO协议与4X模式PCI Express协议之间的数据交换,以及自定义光纤协议与4X模式PCIExpress协议... 采用Xlinx公司的Virtex5系列FPGA设计了一个用于多种高速串行协议的数据交换模块,并解决了该模块实现中的关键问题。该交换模块实现4X模式RapidIO协议与4X模式PCI Express协议之间的数据交换,以及自定义光纤协议与4X模式PCIExpress协议之间的数据交换,实现了单字读写以及DMA操作,并提供高速稳定的传输带宽。 展开更多
关键词 FPGA RAPIDIO PCIE 光纤 数据交换
在线阅读 下载PDF
基于RapidIO技术的网络交换板卡的设计与实现 被引量:2
4
作者 王维 刘垚 +1 位作者 孔超 蔡惠智 《应用声学》 CSCD 北大核心 2012年第3期229-234,共6页
为了满足新的信号处理平台使用RapidIO技术来进行重构的要求,实现DSP芯片在信号处理板之间和机箱之间的动态连接配置,提出了一种基于RapidIO的网络交换板卡的设计和实现方式。板卡使用TSI578交换芯片构成RapidIO交换机,来实现信号处理... 为了满足新的信号处理平台使用RapidIO技术来进行重构的要求,实现DSP芯片在信号处理板之间和机箱之间的动态连接配置,提出了一种基于RapidIO的网络交换板卡的设计和实现方式。板卡使用TSI578交换芯片构成RapidIO交换机,来实现信号处理板和网络交换板之间的RapidIO数据包路由交换;使用千兆以太网和光纤来实现机箱间的互连;使用FPGA芯片来实现RapidIO和千兆以太网、光纤数据之间的协议转换。应用结果表明,利用该网络交换板能够很好的实现DSP芯片在板卡间与机箱间的互连重构。 展开更多
关键词 串行RAPIDIO 交换机 千兆以太网 光纤
在线阅读 下载PDF
基于PowerPC的RapidIO高速串行通信设计与实现 被引量:5
5
作者 纪斌 郑志国 《电讯技术》 北大核心 2011年第3期75-78,共4页
提出了采用基于PowerPC架构的MPC8548E为主机的高速串行RapidIO实现方案,详细阐述了硬件设计要点和软件初始化流程,为以PowerPC为处理器的嵌入式操作系统实现设备间的高速互连提供了一套行之有效的解决方案。
关键词 嵌入式操作系统 系统互联 数据传输 串行RAPIDIO
在线阅读 下载PDF
基于串行RapidIO的嵌入式互连研究 被引量:18
6
作者 邓豹 赵小冬 《航空计算技术》 2008年第3期123-126,共4页
RapidIO技术是一种点对点的基于包交换的交叉开关互连技术,其高带宽、低延时、高效率及高可靠性的优点为高性能的嵌入式系统内部互连通信提供了良好的解决方案。简要介绍了Ra-pidIO的协议及关键技术,提出了基于串行RapidIO技术的嵌入式... RapidIO技术是一种点对点的基于包交换的交叉开关互连技术,其高带宽、低延时、高效率及高可靠性的优点为高性能的嵌入式系统内部互连通信提供了良好的解决方案。简要介绍了Ra-pidIO的协议及关键技术,提出了基于串行RapidIO技术的嵌入式互连结构框架。以该框架结构为基础,介绍信号处理子系统-基于串行RapidIO的信号处理模块的设计。 展开更多
关键词 嵌入式系统 RapidIO技术 互连结构
在线阅读 下载PDF
RapidIO技术在高速信号处理系统中的应用 被引量:9
7
作者 王怡然 常文革 田海山 《雷达科学与技术》 2013年第4期390-394,400,共6页
RapidIO具有传输速度高、可靠性强、灵活性好、实现复杂度低的优点,可广泛应用于高速、海量数据传输等应用中。针对FMCW SAR系统实时性要求高、数据量大、传输率高的需求,提出了基于Ra-pidIO的信号处理系统数据传输方案。该方案以TI的... RapidIO具有传输速度高、可靠性强、灵活性好、实现复杂度低的优点,可广泛应用于高速、海量数据传输等应用中。针对FMCW SAR系统实时性要求高、数据量大、传输率高的需求,提出了基于Ra-pidIO的信号处理系统数据传输方案。该方案以TI的高性能多核DSP TMS320C6678和Xilinx的Virtex6系列FPGA为RapidIO的互连设备实现高速数据传输,设备之间采用四路单通道的数据传输方式。测试结果表明,数据传输速度接近理论极限速度。在实际工作状态下能够满足FMCW SAR信号处理系统的数据传输要求。 展开更多
关键词 信号处理机 实时性 串行互连协议 调频连续波合成孔径雷达
在线阅读 下载PDF
RapidIO并发静态路由枚举技术 被引量:3
8
作者 黄忠平 吴刚 崔汪莉 《现代雷达》 CSCD 北大核心 2017年第9期16-19,共4页
新的作战对象和作战环境对现代雷达系统提出了新的挑战,需要具备同时多功能、复杂电磁环境对抗以及宽带成像和识别等能力。雷达系统数字化技术发展需要信号处理架构能够满足海量数据高速实时传输,并且运算节点可任意交换以及可重构能力... 新的作战对象和作战环境对现代雷达系统提出了新的挑战,需要具备同时多功能、复杂电磁环境对抗以及宽带成像和识别等能力。雷达系统数字化技术发展需要信号处理架构能够满足海量数据高速实时传输,并且运算节点可任意交换以及可重构能力。传输交换体系是构建大带宽、高密度计算实时处理系统关键技术。文中介绍了动态最短路径枚举路由技术,可实现基于RapidIO协议处理平台的全交换拓扑结构;提出了可提升传输带宽和平台并行处理能力的并发静态枚举路由技术,可实现处理平台的网状多链路并行全交换拓扑结构。 展开更多
关键词 高速串行互联技术 RAPIDIO协议 并发静态路由 动态路由
在线阅读 下载PDF
基于RapidIO的双主机节点嵌入式系统互联设计 被引量:5
9
作者 李鹏 《电子科技》 2014年第4期135-137,142,共4页
分布式并行计算的发展对嵌入式系统互联技术提出了更高的要求,RapidIO可提供芯片间、板间的高性能互联,传输效率高于PCIE和千兆以太网。文中给出了一种基于RapidIO的双主机节点嵌入式系统互联的设计方案、硬件设计及其软件实现,并对系... 分布式并行计算的发展对嵌入式系统互联技术提出了更高的要求,RapidIO可提供芯片间、板间的高性能互联,传输效率高于PCIE和千兆以太网。文中给出了一种基于RapidIO的双主机节点嵌入式系统互联的设计方案、硬件设计及其软件实现,并对系统功能和性能进行验证。验证结果表明,该系统性能稳定、可靠,并为新一代高性能嵌入式系统互联提供了良好的解决方案。 展开更多
关键词 RAPIDIO TSI578 系统互联 MPC8641 D
在线阅读 下载PDF
RapidIO互连技术研究及其模型验证 被引量:1
10
作者 赵博龙 赵云忠 孔德岐 《航空计算技术》 2009年第4期127-130,共4页
随着计算机技术的飞速发展,传统总线已远远无法满足目前和未来高性能计算机系统的I/O性能需求。介绍了一种新的基于包交换的I/O互连技术——RapidIO。通过介绍RapidIO协议规范以及将RapidIO和几种新兴高性能I/O互连技术(PCI Express等)... 随着计算机技术的飞速发展,传统总线已远远无法满足目前和未来高性能计算机系统的I/O性能需求。介绍了一种新的基于包交换的I/O互连技术——RapidIO。通过介绍RapidIO协议规范以及将RapidIO和几种新兴高性能I/O互连技术(PCI Express等)的对比,指出了RapidIO在满足高性能计算机系统的I/O性能需求方面的优势,最后给出了RapidIO验证模型并对验证结果进行了分析。 展开更多
关键词 RAPIDIO PCIE RapidIO桥 FPGA
在线阅读 下载PDF
Research of Crossbar Switch of High Performance Network of Signal Processing System 被引量:1
11
作者 何宾 韩月秋 《Journal of Beijing Institute of Technology》 EI CAS 2006年第1期85-90,共6页
The new type of embedded signal processing system based on the packet switched network is achieved. According to the application field and the-characteristics of signal processing system, the RapidIO protocol is used ... The new type of embedded signal processing system based on the packet switched network is achieved. According to the application field and the-characteristics of signal processing system, the RapidIO protocol is used to solve the high-speed interconnection of multi-digital signal processor (DSP). Based on this protocol, a kind of crossbar switch module which is used to interconnect multi-DSP in the system is introduced. A route strategy, some flow control rules and error control rules, which adapt to different RapidIO network topology are also introduced. Crossbar switch performance is analyzed in detail by the probability module. By researching the technique of crossbar switch and analyzing the system performance, it has a significant meaning for building the general signal processing system. 展开更多
关键词 rapidlo protocol crossbar switch signal processing system computer architecture
在线阅读 下载PDF
一种基于VPX总线的数据处理平台设计 被引量:1
12
作者 张锐 殷洁 《现代导航》 2011年第4期302-305,共4页
本文提供了一种新型航电系统实时数据处理平台的设计方案。该平台基于VPX总线和飞思卡尔PowerPC双核处理器技术,采用RapidIO总线作为数据总线,千兆以太网作为控制总线,具有数据传输率高,运算能力强,可靠性高等优点。
关键词 数据处理平台 VPX总线 RAPIDIO 千兆以太网
在线阅读 下载PDF
Linux系统下PCIE to RapidIO桥驱动设计与实现 被引量:3
13
作者 李红兵 《雷达与对抗》 2018年第2期55-58,68,共5页
为了使X86架构的CPU能通过PCIE总线连接到Rapid IO系统中,利用PCIE to Rapid IO桥芯片Tsi721的硬件特性,在Linux操作系统下开发该芯片的驱动程序,实现了PCIE总线网络和Rapid IO总线网络的无缝对接。通过实际测试,验证了工作的正确性,并... 为了使X86架构的CPU能通过PCIE总线连接到Rapid IO系统中,利用PCIE to Rapid IO桥芯片Tsi721的硬件特性,在Linux操作系统下开发该芯片的驱动程序,实现了PCIE总线网络和Rapid IO总线网络的无缝对接。通过实际测试,验证了工作的正确性,并将此应用于某型号二次雷达显控终端中。 展开更多
关键词 LINUX操作系统 RapidIO总线 PCIE to RapidIO桥 Tsi721驱动 显控终端
在线阅读 下载PDF
RapidIO总线在组合导航系统中的应用
14
作者 田宇 赵晶 +1 位作者 刘建军 李晨航 《现代导航》 2011年第1期7-10,15,共5页
简要地从RapidIO的主要技术特点、体系结构、系统拓扑、协议层次和流量控制等方面对其进行分析,提出了一种基于RapidIO总线的组合导航系统的架构方案。通过指定高性能包交换互连技术,在系统内的微处理器、DSP、FPGA、通信和网络处理... 简要地从RapidIO的主要技术特点、体系结构、系统拓扑、协议层次和流量控制等方面对其进行分析,提出了一种基于RapidIO总线的组合导航系统的架构方案。通过指定高性能包交换互连技术,在系统内的微处理器、DSP、FPGA、通信和网络处理器以及外设之间进行数据和控制信息传输,RapidIO架构消除了传统共享总线的瓶颈问题,极大地提高了系统整体性能。 展开更多
关键词 RAPIDIO 组合导航 总线
在线阅读 下载PDF
基于RapidIO控制符产生单元设计与实现 被引量:2
15
作者 冯龙辉 张兴明 +2 位作者 杨镇西 李沛杰 汪欣 《电子技术应用》 北大核心 2015年第11期48-50,共3页
针对Rapid IO_2.2协议进行开发,设计并实现了该协议的控制符产生单元。本设计将控制符根据不同的功能字段拆分,采用流水线设计的方法将各个字段内部分别流水产生,最终并行实现。仿真结果表明,本设计在Rapid IO_2.2规范下,可以实现正确... 针对Rapid IO_2.2协议进行开发,设计并实现了该协议的控制符产生单元。本设计将控制符根据不同的功能字段拆分,采用流水线设计的方法将各个字段内部分别流水产生,最终并行实现。仿真结果表明,本设计在Rapid IO_2.2规范下,可以实现正确快速产生控制符的功能,并且能够连续产生不同的控制符。 展开更多
关键词 RAPID IO 控制符 流水线 并行
在线阅读 下载PDF
基于串行RapidIO的Buffer层设计 被引量:2
16
作者 任雪倩 李金城 +1 位作者 赵建中 张锋 《微电子学与计算机》 CSCD 北大核心 2016年第9期47-50,共4页
RapidIO是一种新兴的高性能互联总线,主要应用于嵌入式系统.作为串行RapidIO结构的重要组成部分,Buffer层负责保证数据包的可靠传输,并且在链路级流量控制中起着重要作用.对此提出了一种改进的buffer层结构,同时支持发送端流量控制和接... RapidIO是一种新兴的高性能互联总线,主要应用于嵌入式系统.作为串行RapidIO结构的重要组成部分,Buffer层负责保证数据包的可靠传输,并且在链路级流量控制中起着重要作用.对此提出了一种改进的buffer层结构,同时支持发送端流量控制和接收端流量控制两种模式.仿真结果表明,该buffer层有效地提高了buffer的空间利用率和传输效率.该设计在高性能嵌入式系统中具有一定的工程应用价值. 展开更多
关键词 BUFFER RAPIDIO 流量控制
在线阅读 下载PDF
基于星型结构的RapidIO交换网络配置方法研究 被引量:7
17
作者 杨玻 王婷 +1 位作者 朱守园 孙志颖 《航空计算技术》 2018年第4期89-92,共4页
星型拓扑结构是一种以中央节点为中心,把若干外围节点连接起来的辐射式互联结构,这种网络结构简单,便于管理。详细阐述了结构的Rapid IO交换网络的配置方法,并将其应用于某综合电子战管理系统,证实了其有效性和可靠性。
关键词 星型拓扑结构 RAPIDIO 网络配置
在线阅读 下载PDF
基于PRBS检测的8B/10B编码器设计 被引量:2
18
作者 吴光珩 张兴明 +1 位作者 刘冬培 李沛杰 《电子设计工程》 2017年第20期56-59,63,共5页
基于减少8B/10B编码器占用的逻辑资源和保证该编码器误码率为0的目的,采用查表法和组合逻辑实现相结合的方法设计实现了符合嵌入式互连规范RapidIO协议的8B/10B编码器,通过伪随机二进制序列(Pseudo Random Binary Sequence,PRBS)检测方... 基于减少8B/10B编码器占用的逻辑资源和保证该编码器误码率为0的目的,采用查表法和组合逻辑实现相结合的方法设计实现了符合嵌入式互连规范RapidIO协议的8B/10B编码器,通过伪随机二进制序列(Pseudo Random Binary Sequence,PRBS)检测方法对该编码器进行验证。FPGA综合结果表明,该设计占用的LUT为32,占用较少的逻辑资源。采用PRBS-7测试结果表明,该8B/10B编码电路误码率为0,表明了该8B/10B编码器传输信息的可靠性。 展开更多
关键词 8B/10B RAPIDIO 查表法 组合逻辑实现 PRBS
在线阅读 下载PDF
一种基于openVPX的通用信号处理平台设计 被引量:3
19
作者 许烈华 《电讯技术》 北大核心 2012年第5期796-799,共4页
针对大总线带宽及高运算能力的应用需求,给出了一种新的信号处理平台的硬件设计方案。处理平台总体架构满足openVPX标准,采用LevelⅡ的RapidIO总线和双星型的RapidIO交换网络,利用高性能的DSP和FPGA处理芯片,处理平台的总线带宽可达到37... 针对大总线带宽及高运算能力的应用需求,给出了一种新的信号处理平台的硬件设计方案。处理平台总体架构满足openVPX标准,采用LevelⅡ的RapidIO总线和双星型的RapidIO交换网络,利用高性能的DSP和FPGA处理芯片,处理平台的总线带宽可达到37.8 Gbit/s。处理平台具有很强的灵活性和一定的通用性,且已在工程中成功应用。 展开更多
关键词 信号处理平台 交换网络 openVPX RAPIDIO 总线带宽 信号完整性
在线阅读 下载PDF
基于RapidIO的TIPC通信软件设计 被引量:3
20
作者 王运盛 王坚 周红 《电讯技术》 北大核心 2012年第12期1980-1983,共4页
将透明处理器间通信协议(TIPC)与基于高性能包交换的RapidIO总线相结合,并对RapidIO的应用层协议进行扩展和定义,可以实现全新的基于RapidIO网络的TIPC通信软件。该软件采用层次化和可扩展的协议来定义开放处理器间的通信协议,为各种应... 将透明处理器间通信协议(TIPC)与基于高性能包交换的RapidIO总线相结合,并对RapidIO的应用层协议进行扩展和定义,可以实现全新的基于RapidIO网络的TIPC通信软件。该软件采用层次化和可扩展的协议来定义开放处理器间的通信协议,为各种应用提供面向消息的、与位置无关的通信服务和标准的API函数接口,为解决多处理器、多模块和多系统互连问题提供了方案。基于Ra-pidIO网络的TIPC通信软件在测试中取得了良好的测试结果。 展开更多
关键词 分布式处理体系 高速串行总线 多处理器 通信协议 RAPIDIO TIPC 通信软件设计
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部