期刊文献+
共找到260篇文章
< 1 2 13 >
每页显示 20 50 100
Gigahertz frequency hopping in an optical phase-locked loop for Raman lasers
1
作者 毛德凯 税鸿冕 +3 位作者 殷国玲 彭鹏 王春唯 周小计 《Chinese Physics B》 SCIE EI CAS CSCD 2024年第2期60-65,共6页
Raman lasers are essential in atomic physics,and the development of portable devices has posed requirements for time-division multiplexing of Raman lasers.We demonstrate an innovative gigahertz frequency hopping appro... Raman lasers are essential in atomic physics,and the development of portable devices has posed requirements for time-division multiplexing of Raman lasers.We demonstrate an innovative gigahertz frequency hopping approach of a slave Raman laser within an optical phase-locked loop(OPLL),which finds practical application in an atomic gravimeter,where the OPLL frequently switches between near-resonance lasers and significantly detuned Raman lasers.The method merges the advantages of rapid and extensive frequency hopping with the OPLL’s inherent low phase noise,and exhibits a versatile range of applications in compact laser systems,promising advancements in portable instruments. 展开更多
关键词 Raman lasers optical phase-locked loop frequency hopping
在线阅读 下载PDF
An improved arctangent algorithm based on phase-locked loop for heterodyne detection system 被引量:1
2
作者 Chun-Hui Yan Ting-Feng Wang +2 位作者 Yuan-Yang Li Tao Lv Shi-Song Wu 《Chinese Physics B》 SCIE EI CAS CSCD 2019年第3期141-148,共8页
We present an ameliorated arctangent algorithm based on phase-locked loop for digital Doppler signal processing,utilized within the heterodyne detection system. We define the error gain factor given by the approximati... We present an ameliorated arctangent algorithm based on phase-locked loop for digital Doppler signal processing,utilized within the heterodyne detection system. We define the error gain factor given by the approximation of Taylor expansion by means of a comparison of the measured values and true values. Exact expressions are derived for the amplitude error of two in-phase & quadrature signals and the frequency error of the acousto-optic modulator. Numerical simulation results and experimental results make it clear that the dynamic instability of the intermediate frequency signals leads to cumulative errors, which will spiral upward. An improved arctangent algorithm for the heterodyne detection is proposed to eliminate the cumulative errors and harmonic components. Depending on the narrow-band filter, our experiments were performed to realize the detectable displacement of 20 nm at a detection distance of 20 m. The aim of this paper is the demonstration of the optimized arctangent algorithm as a powerful approach to the demodulation algorithm, which will advance the signal-to-noise ratio and measurement accuracy of the heterodyne detection system. 展开更多
关键词 HETERODYNE detection LASER applications arctangent ALGORITHM phase-locked loop
在线阅读 下载PDF
A 5.12-GHz LC-based phase-locked loop for silicon pixel readouts of high-energy physics 被引量:1
3
作者 Xiao-Ting Li Wei Wei +3 位作者 Ying Zhang Xiong-Bo Yan Xiao-Shan Jiang Ping Yang 《Nuclear Science and Techniques》 SCIE EI CAS CSCD 2022年第7期49-59,共11页
There is an urgent need for high-quality and high-frequency clock generators for high-energy physics experiments.The transmission data rate exceeds 10 Gbps for a single channel in future readout electronics of silicon... There is an urgent need for high-quality and high-frequency clock generators for high-energy physics experiments.The transmission data rate exceeds 10 Gbps for a single channel in future readout electronics of silicon pixel detectors.Others,such as time measurement detectors,require a high time resolution based on the time-to-digital readout architecture.A phase-locked loop(PLL)is an essential and broadly used circuit in these applications.This study presents an application-specific integrated circuit of a low-jitter,low-power LC-tank that is PLL fabricated using 55-nm CMOS technology.It includes a 3rd-order frequency synthesis loop with a programmable bandwidth,a divide-by-2 pre-scaler,standard low-voltage differential signaling interfaces,and a current mode logic(CML)driver for clock transmissions.All the d-flip-flop dividers and phase-frequency detectors are protected from single-event upsets using the triple modular redundancy technique.The proposed VCO uses low-pass filters to suppress the noise from bias circuits.The tested LC-PLL covers a frequency locking range between 4.74 GHz and 5.92 GHz with two sub-bands.The jitter measurements of the frequency-halved clock(2.56 GHz)are less than 460 fs and 0.8 ps for the random and deterministic jitters,respectively,and a total of 7.5 ps peak-to-peak with a bit error rate of 10^(-12).The random and total jitter values for frequencies of 426 MHz and 20 MHz are less than 1.8 ps and 65 ps,respectively.The LC-PLL consumed 27 mW for the core and 73.8 mW in total.The measured results nearly coincided with the simulations and validated the analyses and tests. 展开更多
关键词 LC phase-locked loop Analog electronic circuits Front-end electronics for detector readout High-energy physics experiments
在线阅读 下载PDF
Hybrid phase-locked loop with fast locking time and low spur in a 0.18-μm CMOS process
4
作者 朱思衡 司黎明 +2 位作者 郭超 史君宇 朱卫仁 《Chinese Physics B》 SCIE EI CAS CSCD 2014年第7期748-753,共6页
We propose a novel hybrid phase-locked loop (PLL) architecture for overcoming the trade-off between fast locking time and low spur. To reduce the settling time and meanwhile suppress the reference spurs, we employ a... We propose a novel hybrid phase-locked loop (PLL) architecture for overcoming the trade-off between fast locking time and low spur. To reduce the settling time and meanwhile suppress the reference spurs, we employ a wide-band single-path PLL and a narrow-band dual-path PLL in a transient state and a steady state, respectively, by changing the loop bandwidth according to the gain of voltage controlled oscillator (VCO) and the resister of the loop filter. The hybrid PLL is implemented in a 0.18-μm complementary metal oxide semiconductor (CMOS) process with a total die area of 1.4×0.46 mm2. The measured results exhibit a reference spur level of lower than -73 dB with a reference frequency of 10 MHz and a settling time of 20 μs with 40 MHz frequency jump at 2 GHz. The total power consumption of the hybrid PLL is less than 27 mW with a supply voltage of 1.8 V. 展开更多
关键词 phase-locked loop pll fast locking time low spur complementary metal oxide semiconductor(CMOS)
在线阅读 下载PDF
Phase-Locked Loop Based Cancellation of ECG Power Line Interference
5
作者 LI Taihao ZHOU Jianshe +2 位作者 LIU Shupeng SHI Jinsheng REN Fuji 《ZTE Communications》 2018年第1期47-51,共5页
Power line(PL)interference is one significant artifact in electrocardiography(ECG)that needs to be reduced to ensure accurate recording of cardiac signals.Because PL interference is non-stationary and has varying freq... Power line(PL)interference is one significant artifact in electrocardiography(ECG)that needs to be reduced to ensure accurate recording of cardiac signals.Because PL interference is non-stationary and has varying frequency,phase,and amplitude in ECG measurement,adaptive techniques are often necessary to track and cancel the interference.In this paper we present a phase-locked loop(PLL)-based adaptive filter to cancel PL interference.The PLL obtains the reference signal that is fed into the adaptive filter to remove the PL interference at the central frequency of 50 Hz.It is found that the technique can effectively cancel PL interference in real ECG signals and,when compared with some existing techniques such as least mean squares(LMS)adaptive filter,the new technique produces better results in terms of signal-to-interference ratio(SIR). 展开更多
关键词 phase-locked loop ECG adaptive FILTER power line cancella-tion
在线阅读 下载PDF
A sapphire fibre thermal probe based on fast Fourier transform and phase-lock loop
6
作者 王平田 王冬生 +1 位作者 葛文谦 崔立超 《Chinese Physics B》 SCIE EI CAS CSCD 2006年第5期975-979,共5页
A sapphire fibre thermal probe with Cr^3+ ion-doped end is developed by using the laser heated pedestal growth method. The fluorescence thermal probe offers advantages of compact structure, high performance and abili... A sapphire fibre thermal probe with Cr^3+ ion-doped end is developed by using the laser heated pedestal growth method. The fluorescence thermal probe offers advantages of compact structure, high performance and ability to withstand high temperature in a detection range from room temperature to 450℃. Based on the fast Fourier transform (FFT), the fluorescence lifetime is obtained from the tangent function of phase angle of the non-zeroth terms in the FFT result. This method has advantages such as quick calculation, high accuracy and immunity to the background noise. This FFT method is compared with other traditional fitting methods, indicating that the standard deviation of the FFT method is about half of that of the Prony method and about 1/6 of that of the log-fit method. And the FFT method is immune to the background noise involved in a signal. So, the FFT method is an excellent way of processing signals. In addition, a phase-lock amplifier can effectively suppress the noise. 展开更多
关键词 fluorescence thermometer fast Fourier transform phase-lock loop sapphire optical fibre
在线阅读 下载PDF
三阶PLL无源环路滤波器的设计与仿真 被引量:6
7
作者 任青莲 高文华 郭萍 《四川兵工学报》 CAS 2014年第2期101-104,共4页
为提高锁相环的性能,简化高阶锁相环中无源环路滤波器的设计过程,提出了三阶PLL中无源超前-滞后滤波器的一种设计方法。首先给出锁定状态锁相环的数学模型,选定使PLL特性稳定的无源滤波器的电路结构,根据结构求出锁相环的相位传递函数,... 为提高锁相环的性能,简化高阶锁相环中无源环路滤波器的设计过程,提出了三阶PLL中无源超前-滞后滤波器的一种设计方法。首先给出锁定状态锁相环的数学模型,选定使PLL特性稳定的无源滤波器的电路结构,根据结构求出锁相环的相位传递函数,确定使系统稳定的相位最大返回处频率,合理分配滤波器的零、极点,进而综合出环路滤波器的设计方法,以及电路中各元件的计算公式。给出了设计实例并进行了PSPICE仿真,结果表明其性能完全能达到设计要求。该方法对任意三阶PLL无源滤波器的设计都是实用的。 展开更多
关键词 pll 超前-滞后滤波器 相位稳定裕度 PSPICE
在线阅读 下载PDF
基于PLL倍频电路的设计与实现 被引量:4
8
作者 杨坦 廉吉庆 +1 位作者 涂建辉 崔敬忠 《电子设计工程》 2017年第23期105-108,112,共5页
锁相环由于其高集成度、良好的相位噪声和杂散特性,广泛的应用于通信、导航及遥测等领域。对于锁相环频率合成器,环路滤波器的设计对整个系统的性能起着决定性的影响。基于铷原子钟微波源的需求,文章利用锁相环技术设计了倍频电路。首... 锁相环由于其高集成度、良好的相位噪声和杂散特性,广泛的应用于通信、导航及遥测等领域。对于锁相环频率合成器,环路滤波器的设计对整个系统的性能起着决定性的影响。基于铷原子钟微波源的需求,文章利用锁相环技术设计了倍频电路。首先论述了锁相环的基本原理和环路滤波器的参数设计方法,然后利用ADS软件对锁相环的环路滤波器进行了设计和仿真。最后,将设计的环路滤波器应用于实际电路,并给出了测试结果。 展开更多
关键词 倍频 锁相环 环路滤波器 仿真 相位噪声
在线阅读 下载PDF
一种FLL辅助PLL的GNSS接收机矢量跟踪环路 被引量:5
9
作者 刘卫 牟明会 +2 位作者 顾明星 胡媛 王胜正 《现代电子技术》 2022年第15期1-5,共5页
全球导航卫星系统(GNSS)接收机的设计主要包括捕获、跟踪、解算三个环节,其中,跟踪环节中载波频率和码频率的稳定性直接影响着导航定位性能。为改善动态环境中载波频率和码频率的波动性,提高定位精度,提出一种频率锁定环路(FLL)辅助相... 全球导航卫星系统(GNSS)接收机的设计主要包括捕获、跟踪、解算三个环节,其中,跟踪环节中载波频率和码频率的稳定性直接影响着导航定位性能。为改善动态环境中载波频率和码频率的波动性,提高定位精度,提出一种频率锁定环路(FLL)辅助相位锁定环路(PLL)的GNSS矢量跟踪环路结构。在载波环中,采用二阶FLL辅助三阶PLL的跟踪方法,通过预测载波相位、载波频率、载波频率率,更新载波相位值并反馈到载波NCO,实现载波稳定跟踪;在码环中,将解算环节获取的伪距信息反馈到跟踪环节,实时更新各跟踪通道的码频率,实现码环稳定跟踪。实验结果表明,相较于传统的标量跟踪方法,所提出的FLL辅助PLL的矢量跟踪方法能够在动态环境下输出较小的载波频率和码频率误差,且具有更高的定位精度。相较于其他的环路改进算法,该方法融合了载波改进技术与矢量跟踪技术,且利用真实卫星数据验证了所提方法的定位效果。 展开更多
关键词 矢量跟踪 GNSS FLL辅助pll NCO 跟踪环路 导航解算 载波频率 信息反馈 码频率
在线阅读 下载PDF
基于FLL/PLL相结合的载波跟踪在导航接收机中的应用 被引量:10
10
作者 沈锋 徐定杰 薛冰 《中国航海》 CSCD 北大核心 2004年第2期51-54,共4页
载体动态性所引入的多普勒频移给导航接收机中的载波跟踪带来了很大困难。在对比分析了载波频率跟踪(FLL)和载波相位跟踪(PLL)环路各自优点的基础上,提出一种FLL/PLL相结合的载波跟踪方法,以充分发挥FLL动态性能较好、PLL的跟踪精度较... 载体动态性所引入的多普勒频移给导航接收机中的载波跟踪带来了很大困难。在对比分析了载波频率跟踪(FLL)和载波相位跟踪(PLL)环路各自优点的基础上,提出一种FLL/PLL相结合的载波跟踪方法,以充分发挥FLL动态性能较好、PLL的跟踪精度较高的优点,实现动态环境下快速、精确地载波跟踪;并以相位跟踪环路为例分析了热噪声及载体动态性对环路的影响,得出了环路设计的最佳带宽。理论分析和仿真结果表明,该方法能快速、精确地实现载波的跟踪。 展开更多
关键词 多普勒频移给导航接收机 载波频率跟踪 载波相位跟踪 信息处理技术 环路带宽
在线阅读 下载PDF
DDS+PLL组合系统及实例 被引量:14
11
作者 杨建军 《电讯技术》 北大核心 2001年第1期72-75,共4页
本文介绍了DDS +PLL系统的实现方案和特点 ,指出了设计DDS +PLL系统的注意事项 ,并通过实例证明DDS +PLL系统能够实现较高的频谱质量 ,具有一定的实用价值。
关键词 频率全盛 锁相环 直接数字合成
在线阅读 下载PDF
利用PLL减小时钟前沿抖动的研究 被引量:2
12
作者 吴俊晨 任文成 徐志平 《无线电工程》 2013年第2期52-54,共3页
针对通信系统数字信号处理中的时钟前沿抖动问题,给出时钟时域抖动和漂移的定义。在推导时域抖动和频域相位噪声关系式的基础上,对时钟的前沿抖动进行了测量和分析,指出偏离载波远端的相位噪声是构成抖动的主要因素。研究通过窄带锁相环... 针对通信系统数字信号处理中的时钟前沿抖动问题,给出时钟时域抖动和漂移的定义。在推导时域抖动和频域相位噪声关系式的基础上,对时钟的前沿抖动进行了测量和分析,指出偏离载波远端的相位噪声是构成抖动的主要因素。研究通过窄带锁相环(PLL)提纯时钟的方法,给出了提纯PLL的具体设计过程中主要环路参数:阻尼系数ξ和自然角频率ωn的选取和计算过程,说明设计过程中的注意事项。实现了对高抖动时钟信号的提纯。 展开更多
关键词 相位噪声 环路参数 前沿抖动 pll
在线阅读 下载PDF
CP-PLL快速入锁集成电路方案设计 被引量:2
13
作者 赵建明 张宜尧 +4 位作者 刘炜恒 李晓东 徐银森 李建全 徐开凯 《电子科技大学学报》 EI CAS CSCD 北大核心 2021年第2期180-185,共6页
该文基于TSMC 0.18μm RF CMOS工艺实现了一个用于加快CP-PLL锁定时间的数模混合复合结构,该复合结构主要包括两个独立单元——动态环路带宽单元及预置位反馈环。其中,两个单元的控制电路均采用全数字电路实现,并通过DC综合与ICC自动布... 该文基于TSMC 0.18μm RF CMOS工艺实现了一个用于加快CP-PLL锁定时间的数模混合复合结构,该复合结构主要包括两个独立单元——动态环路带宽单元及预置位反馈环。其中,两个单元的控制电路均采用全数字电路实现,并通过DC综合与ICC自动布局布线得到版图信息。经过同一CP-PLL参数环境下的对比分析,比较了包括传统结构的3种方案的锁定时间。在工作电源1.8 V下,优化后的锁定时间为1.12μs,较传统结构锁定时间提升了76.7%;整体相噪在稳态保持-103.1 dBc/Hz@1 MHz,较传统结构仅上升了0.3%。证明该复合结构能够有效降低上电启动以及跳频时的锁定时间。 展开更多
关键词 动态环路带宽 快速锁定 相位噪声 锁相环 预置位
在线阅读 下载PDF
DDS激励PLL频率合成器的研究 被引量:2
14
作者 唐巍 刘文贵 张乃通 《遥测遥控》 1999年第2期43-47,共5页
频率合成器是现代通信设备的重要组成部分。首先介绍频率合成技术,然后分析了倍频式DDS激励PLL频率合成器的噪声性能。
关键词 ^+直接数字频率合成 ^+锁相频率合成 ^+DDS激励pll 噪音
在线阅读 下载PDF
一种基于FLL和PLL的复合载波环的跟踪精度分析 被引量:1
15
作者 聂少军 何兵哲 《电子设计工程》 2013年第24期142-145,共4页
基于卫星通信高动态、高精度的需求,提出了一种锁频环与锁相环相结合的双环载波跟踪系统。通过分析热噪声和动态应力对载波环跟踪精度的影响,指出了锁相环和锁频环的优缺点,给出了复合载波环的结构框图和工作流程。最后通过系统仿真,证... 基于卫星通信高动态、高精度的需求,提出了一种锁频环与锁相环相结合的双环载波跟踪系统。通过分析热噪声和动态应力对载波环跟踪精度的影响,指出了锁相环和锁频环的优缺点,给出了复合载波环的结构框图和工作流程。最后通过系统仿真,证明了复合载波环比单一载波环具有更全面的性能。 展开更多
关键词 锁相环 锁频环 高动态 环路滤波器 跟踪精度
在线阅读 下载PDF
GPS接收机PLL与卡尔曼跟踪环路性能分析 被引量:2
16
作者 王丽华 李博扬 寇建辉 《现代导航》 2016年第1期28-33,共6页
本文重点研究传统PLL环路和卡尔曼跟踪环路理论性能分析方法,理论上分析比较两种跟踪环路的跟踪灵敏度和动态应力性能,并通过GPS软件接收机仿真验证得出结论,相对于PLL环路,卡尔曼跟踪环路灵敏度最大可提高3d B左右,动态性能最大可提高2... 本文重点研究传统PLL环路和卡尔曼跟踪环路理论性能分析方法,理论上分析比较两种跟踪环路的跟踪灵敏度和动态应力性能,并通过GPS软件接收机仿真验证得出结论,相对于PLL环路,卡尔曼跟踪环路灵敏度最大可提高3d B左右,动态性能最大可提高27g/s左右。 展开更多
关键词 相位锁定环路 卡尔曼跟踪环 热噪声误差 动态应力误差
在线阅读 下载PDF
一种基于PLL的牵引电机速度辨识算法 被引量:1
17
作者 鞠艳杰 黄石军 左运 《大连交通大学学报》 CAS 2021年第4期106-110,共5页
提出一种基于PLL的速度辨识算法,在此算法中引入闭环转子磁链观测器和幅值归一化环节,弥补PLL本身在抗干扰能力上的不足.通过闭环转子磁链观测模型抑制了转子磁链中可能出现的直流偏置,引入幅值归一化环节抑制了可能出现的转子磁链幅值... 提出一种基于PLL的速度辨识算法,在此算法中引入闭环转子磁链观测器和幅值归一化环节,弥补PLL本身在抗干扰能力上的不足.通过闭环转子磁链观测模型抑制了转子磁链中可能出现的直流偏置,引入幅值归一化环节抑制了可能出现的转子磁链幅值波动。在仿真软件中搭建模型进行验证,结果表明在电机速度指令突变以及负载转矩突变的情况下可以保持较好的辨识效果。通过仿真结果验证了所研究速度辨识算法的正确性和有效性. 展开更多
关键词 牵引电机 pll 闭环转子磁链观测器 幅值归一化
在线阅读 下载PDF
DDS激励PLL频率合成器的设计与实现 被引量:3
18
作者 王锐 《信息技术》 2009年第6期197-200,共4页
介绍了DDS(直接数字式频率合成器)激励PLL(锁相环)频率合成器的主要设计过程和设计参数。它的硬件设计是由控制器部分、DDS部分和锁相环路部分三部分的设计组成。跳频序列选择m序列,将之写入到DDS的PIR(相位增量寄存器)中,完成软件控制... 介绍了DDS(直接数字式频率合成器)激励PLL(锁相环)频率合成器的主要设计过程和设计参数。它的硬件设计是由控制器部分、DDS部分和锁相环路部分三部分的设计组成。跳频序列选择m序列,将之写入到DDS的PIR(相位增量寄存器)中,完成软件控制DDS输出的频率跳变过程。给出了实测数据表明满足设计要求。 展开更多
关键词 DDS(直接数字式频率合成器) pll(锁相环) M序列 PIR(相位增量寄存器)
在线阅读 下载PDF
直流电压控制对跟网型并网变换器的影响机理
19
作者 司文佳 陈俊儒 +1 位作者 张成林 刘牧阳 《上海交通大学学报》 北大核心 2025年第3期313-322,共10页
随着新能源渗透率的不断增大及新型电力系统的建设,跟网型并网变换器(GFL)在电力系统的稳定中具有至关重要的作用.现有的并网变换器的暂态同步稳定性分析假设直流侧为恒压源,忽略了直流电压控制.本文旨在考虑直流电压控制,更好地揭示并... 随着新能源渗透率的不断增大及新型电力系统的建设,跟网型并网变换器(GFL)在电力系统的稳定中具有至关重要的作用.现有的并网变换器的暂态同步稳定性分析假设直流侧为恒压源,忽略了直流电压控制.本文旨在考虑直流电压控制,更好地揭示并网变换器的暂态失稳机理.先建立考虑直流电压控制的暂态同步稳定模型,然后分析直流电压控制对GFL的暂态同步稳定性影响.研究结果表明,直流电压控制会使有功电流参考值变大,使GFL的等效阻尼减小,降低GFL的暂态同步稳定性.通过增大直流电压控制的比例系数或减小其积分系数,可以使暂态同步稳定性适当提高.最后,在MATLAB/Simulink中验证了理论分析的正确性. 展开更多
关键词 跟网型并网变换器 暂态同步稳定性 直流电压控制 锁相环
在线阅读 下载PDF
用DDS+PLL实现多普勒频移补偿
20
作者 钟军涛 陈建民 《无线电通信技术》 2007年第2期46-48,共3页
在低轨道卫星(LEO)通信链路中,由于星地之间相对运动速度较快而存在较大的多普勒频移,为了保证通信质量,必须对多普勒频移进行补偿。基于DDS+PLL技术实现对多普勒频移补偿的方法是一种开环控制方式,这种方法结合了DDS的频率分辨率高和... 在低轨道卫星(LEO)通信链路中,由于星地之间相对运动速度较快而存在较大的多普勒频移,为了保证通信质量,必须对多普勒频移进行补偿。基于DDS+PLL技术实现对多普勒频移补偿的方法是一种开环控制方式,这种方法结合了DDS的频率分辨率高和频率捷变速率快等优点,以及PLL具有的窄带滤波跟踪特性。分析了DDS频率阶跃对于PLL输出响应的瞬态影响,并且给出了相应的改善方法。该技术已经在工程中得到应用和验证。 展开更多
关键词 DDS pll 多普勒频移 开环控制 最大相位误差
在线阅读 下载PDF
上一页 1 2 13 下一页 到第
使用帮助 返回顶部