期刊文献+
共找到251篇文章
< 1 2 13 >
每页显示 20 50 100
基于NIOSⅡ的便携式远程医疗监护器硬件平台的设计 被引量:10
1
作者 凌朝东 洪华峰 +2 位作者 李国刚 刘一平 王加贤 《仪器仪表学报》 EI CAS CSCD 北大核心 2008年第2期336-341,共6页
随着HHCE(家庭医疗保健工程)的兴起与远程医疗的不断发展,本文提出一种面向用户终端使用的便携式远程医疗监护器的解决方案。该方案在硬件设计上以SoPC(片上可编程系统)技术为基础,在单片FPGA上实现整个系统构建;其中CPU选用Altera公司... 随着HHCE(家庭医疗保健工程)的兴起与远程医疗的不断发展,本文提出一种面向用户终端使用的便携式远程医疗监护器的解决方案。该方案在硬件设计上以SoPC(片上可编程系统)技术为基础,在单片FPGA上实现整个系统构建;其中CPU选用Altera公司的NiosⅡ软核处理器进行开发,硬件平台关键模块使用Altera公司的EDA软件QuartusIIV5.0完成设计,且在Altera1C20FPGA开发板上通过了验证。本文着重阐述了整个硬件平台的设计流程与研制过程,并给出了关键技术的设计思路和重要步骤。 展开更多
关键词 HHCE nios IP核 生物医学信号 VERILOG HDL
在线阅读 下载PDF
基于NiosⅡ处理器的液晶显示接口及驱动程序设计 被引量:10
2
作者 宋泽琳 郑恩让 马令坤 《液晶与显示》 CAS CSCD 北大核心 2011年第2期205-209,共5页
Altera SOPC Builder提供了NiosⅡ处理器及一些常用外设接口,但并没有提供320×240液晶模块的接口及驱动。利用SOPC Builder自定义逻辑的方法在SOPC设计中添加了自己开发的液晶显示模块IP核,并集成到系统并在NiosⅡIDE集成开发环境... Altera SOPC Builder提供了NiosⅡ处理器及一些常用外设接口,但并没有提供320×240液晶模块的接口及驱动。利用SOPC Builder自定义逻辑的方法在SOPC设计中添加了自己开发的液晶显示模块IP核,并集成到系统并在NiosⅡIDE集成开发环境下进行编程,实现了嵌入式NiosⅡ软核处理器与液晶显示模块的接口设计,并编写了驱动程序。 展开更多
关键词 SOPC nios 液晶显示 接口设计
在线阅读 下载PDF
基于LLVM架构的NiosⅡ后端快速移植 被引量:3
3
作者 任胜兵 卢念 +1 位作者 张万利 潘震宇 《计算机应用与软件》 CSCD 2011年第12期22-25,50,共5页
编译器后端移植是目前嵌入式系统研究的重要领域,如何快速实现编译器后端移植仍然是嵌入式系统研究的热点。采用新的编译器架构LLVM,移植NiosⅡ处理器来分析LLVM快速后端移植架构。使用LLVM后端移植架构的TableGen描述NiosⅡ体系结构例... 编译器后端移植是目前嵌入式系统研究的重要领域,如何快速实现编译器后端移植仍然是嵌入式系统研究的热点。采用新的编译器架构LLVM,移植NiosⅡ处理器来分析LLVM快速后端移植架构。使用LLVM后端移植架构的TableGen描述NiosⅡ体系结构例如指令、寄存器等,使用完备LLVM C++函数库实现复杂或特殊的操作。TableGen与C++函数库互相配合,最终实现LLVM架构对NiosⅡ后端的支持。实验结果表明与GCC编译器后端移植方法相比,基于LLVM架构的编译器后端移植方法的工作量减少了64.2%~83.9%,大大节省后端移植时间。 展开更多
关键词 编译器 后端快速移植 低级虚拟机(LLVM) nios处理器
在线阅读 下载PDF
基于NiosⅡ的非制冷红外图像处理系统研究 被引量:3
4
作者 孙恋君 张俊举 +2 位作者 谌巧 常本康 钱芸生 《应用光学》 CAS CSCD 2007年第1期7-11,共5页
设计一个非制冷红外图像处理系统,该系统放弃了目前普遍应用的数字信号处理器(DSP)+现场可编程门阵列(FPGA)的系统构架,采用基于FPGA的N iosⅡ嵌入式处理器的系统构架,实现了系统的小型化。提出一种基于流水线结构的信号处理方法,并利用... 设计一个非制冷红外图像处理系统,该系统放弃了目前普遍应用的数字信号处理器(DSP)+现场可编程门阵列(FPGA)的系统构架,采用基于FPGA的N iosⅡ嵌入式处理器的系统构架,实现了系统的小型化。提出一种基于流水线结构的信号处理方法,并利用N iosⅡ嵌入式处理器软硬件开发工具,实现了在该系统上对非制冷红外焦平面阵列非均匀性进行校正和盲元补偿的实时处理,降低了系统的工作频率。实验结果表明:该系统能够对非制冷红外图像进行实时处理,工作性能稳定,处理效果良好。 展开更多
关键词 非制冷红外焦平面阵列 图像处理 嵌入式处理器 现场可编程门阵列 nios
在线阅读 下载PDF
基于NiosⅡ/SOPC的嵌入式数字IC测试 被引量:5
5
作者 宋跃 利剑清 胡升平 《仪表技术与传感器》 CSCD 北大核心 2009年第6期68-69,72,共3页
为实现数字IC故障检测的SOPC设计,在Altera-Cyclone EP1C6Q240中嵌入软核处理器NiosⅡ,用继电器EC2-5NW2阵列完成各引线的通用控制,在NiosⅡ控制下离线完成了对常用TTL74/54、CMOS 4000/4500系列常用数字IC芯片故障检测。文中详细介绍... 为实现数字IC故障检测的SOPC设计,在Altera-Cyclone EP1C6Q240中嵌入软核处理器NiosⅡ,用继电器EC2-5NW2阵列完成各引线的通用控制,在NiosⅡ控制下离线完成了对常用TTL74/54、CMOS 4000/4500系列常用数字IC芯片故障检测。文中详细介绍了系统结构、引脚控制,讲述了NiosⅡ-FPGA/SOPC的设计思想和实现方法。实验效果好,实践表明该设计是切实可行的。 展开更多
关键词 数字IC检测 FPGA/SOPC 软核处理器nios 智能控制
在线阅读 下载PDF
基于NiosⅡ的LCD驱动IP核的设计 被引量:5
6
作者 向荣 陈祖希 霍伟伟 《计算机工程》 CAS CSCD 北大核心 2008年第5期246-247,259,共3页
针对不同型号液晶屏之间的驱动差异问题,提出一种基于NiosⅡ的LCD驱动的IP核设计方法。研究基于NIOSⅡ的LCD驱动IP核的体系结构及其软件实现过程。经过测试,所设计的LCD驱动IP核能够应用于不同型号的液晶屏,且运行稳定。
关键词 nios处理器 IP核 LCD驱动
在线阅读 下载PDF
基于SOPC的Nios Ⅱ与液晶模块接口及程序设计 被引量:9
7
作者 侯长宏 袁慧梅 《液晶与显示》 CAS CSCD 北大核心 2008年第3期307-311,共5页
Altera SOPC Builder提供了Nios Ⅱ处理器及一些常用外设接口,但并没有提供12864液晶模块的接口及驱动。利用SOPC Builder中元件编辑器Create New Component,通过自定义逻辑的方法在SOPC设计中添加自己开发的液晶显示模块IP核,并集成到... Altera SOPC Builder提供了Nios Ⅱ处理器及一些常用外设接口,但并没有提供12864液晶模块的接口及驱动。利用SOPC Builder中元件编辑器Create New Component,通过自定义逻辑的方法在SOPC设计中添加自己开发的液晶显示模块IP核,并集成到系统,实现了嵌入式Nios Ⅱ软核处理器与液晶显示模块的接口设计,并编写了驱动程序。可以和系统自带的接口组件一样,开发者利用该开发组件,不必了解液晶屏原理就可以使用标准C函数操作组件进行液晶屏显示的独立开发。 展开更多
关键词 SOPC nios 液晶显示 接口设计
在线阅读 下载PDF
基于NiosⅡ的LVDS图像数据存储转发系统的设计 被引量:2
8
作者 孟令军 李加超 +1 位作者 文波 赵盼盼 《火力与指挥控制》 CSCD 北大核心 2015年第5期143-145,共3页
针对高速图像数据的远距离传输提出了一种基于NiosⅡ处理器的LVDS图像数据存储转发系统的设计方案,详细介绍了LVDS图像数据的存储方法和数据转发的工作原理,并对该系统的软硬件设计以及各功能模块的具体实现原理进行了分析和实际测试,... 针对高速图像数据的远距离传输提出了一种基于NiosⅡ处理器的LVDS图像数据存储转发系统的设计方案,详细介绍了LVDS图像数据的存储方法和数据转发的工作原理,并对该系统的软硬件设计以及各功能模块的具体实现原理进行了分析和实际测试,实验结果验证了该设计的可行性、稳定性及高效性。 展开更多
关键词 nios处理器 LVDS 乒乓结构 DMA
在线阅读 下载PDF
基于NIOS Ⅱ软核处理器的波形发生器设计 被引量:7
9
作者 卞小林 胡生亮 +1 位作者 赵佩丽 杨智 《电子测量技术》 2008年第5期181-183,189,共4页
本文阐述了一种基于NIOSII软核处理器技术的波形发生器设计方案,与传统波形发生器进行了比较,论述了波形发生器的工作原理及NIOSII软核处理器设计过程。结合SOPC灵活配置的特点,定制了硬件系统,给出了软件设计的主要流程及部分实现要点... 本文阐述了一种基于NIOSII软核处理器技术的波形发生器设计方案,与传统波形发生器进行了比较,论述了波形发生器的工作原理及NIOSII软核处理器设计过程。结合SOPC灵活配置的特点,定制了硬件系统,给出了软件设计的主要流程及部分实现要点。实验表明,将微处理器模块和波形发生器功能模块集成到单片FPGA上,设计出的系统集成度高、稳定性好和扩展性强。 展开更多
关键词 片上系统 可编程片上系统 nios 波形发生器
在线阅读 下载PDF
基于NIOSⅡ嵌入式软核处理器的LCD控制方法研究 被引量:3
10
作者 沈振乾 孔冰 常海峰 《天津工业大学学报》 CAS 2006年第4期94-96,共3页
在一般LCD液晶显示屏控制方法基础上,提出了基于NIOSⅡ嵌入式软核处理器的控制方法.文中阐述了对液晶屏进行控制的硬件接口电路及软件设计方法.并利用NIOSⅡ嵌入式处理器的优势,对软、硬件进行了进一步的改进.
关键词 嵌入式处理器 LCD nios
在线阅读 下载PDF
基于NiosⅡ处理器的无线电力参数监测系统 被引量:4
11
作者 袁慧梅 杨均友 《仪表技术与传感器》 CSCD 北大核心 2012年第9期43-45,84,共4页
针对电力系统对电网电力参数监测的要求,提出了一种基于NiosⅡ处理器的无线电力参数监测系统的实现方案。该方案将SOPC(可编程片上系统)与无线通信两种技术相结合,通过无线通信方式,利用NiosⅡ软核处理器实现对电网电压、电流、功率、... 针对电力系统对电网电力参数监测的要求,提出了一种基于NiosⅡ处理器的无线电力参数监测系统的实现方案。该方案将SOPC(可编程片上系统)与无线通信两种技术相结合,通过无线通信方式,利用NiosⅡ软核处理器实现对电网电压、电流、功率、频率等基本参数的实时测量和分析。该系统测量精度高、可测量参数多、灵活性强、实时性好、远程监控方便。 展开更多
关键词 nios 微处理器 电力参数 无线通信 监测系统 可编程片上系统
在线阅读 下载PDF
基于Nios Ⅱ的LED显示屏控制系统 被引量:7
12
作者 孙伟 龚兆岗 杨忠根 《上海海事大学学报》 北大核心 2005年第2期74-77,共4页
主要阐述以ALTERA公司的FPGA为核心的基于Nios Ⅱ软核的嵌入式LED显示屏控制系统的设计方法。简要介绍片上系统(SOC)和可编程片上系统(SOPC)的概念,以及使用SOPC技术的灵活性和优越性;从系统的角度提出LED显示屏控制系统的完整设计方案... 主要阐述以ALTERA公司的FPGA为核心的基于Nios Ⅱ软核的嵌入式LED显示屏控制系统的设计方法。简要介绍片上系统(SOC)和可编程片上系统(SOPC)的概念,以及使用SOPC技术的灵活性和优越性;从系统的角度提出LED显示屏控制系统的完整设计方案,给出基于Cyclone Ⅱ芯片的Nios Ⅱ的LED控制器框图,并得到在Quatus Ⅱ中进行仿真的结果;结果表明利用ALTERA 的Cyclone Ⅱ芯片设计实现LED显示屏控制器优势明显。 展开更多
关键词 LED显示屏控制器 nios 片上系统(SOC) 可编程片上系统(SOPC) 现场可编程门陈列(FPGA)
在线阅读 下载PDF
NiosⅡ的红外图像实时跟踪系统设计 被引量:5
13
作者 贺明 王新赛 《电光与控制》 北大核心 2008年第3期90-93,96,共5页
目前国内多数红外图像实时跟踪系统采用DSP为核心处理器的结构,存在电路复杂、成本高的缺点。开发在FPGA中实现以NiosⅡ为核心的红外图像实时跟踪系统,采用NiosⅡ实现目标跟踪算法,利用硬件实现图像预处理,软硬件协同完成实时跟踪,实验... 目前国内多数红外图像实时跟踪系统采用DSP为核心处理器的结构,存在电路复杂、成本高的缺点。开发在FPGA中实现以NiosⅡ为核心的红外图像实时跟踪系统,采用NiosⅡ实现目标跟踪算法,利用硬件实现图像预处理,软硬件协同完成实时跟踪,实验结果表明,系统体积小、功耗低、实时性强,在复杂的天空背景下,能够稳定、精确地跟踪飞行目标。 展开更多
关键词 红外图像 实时跟踪 FPGA nios OTSU分割
在线阅读 下载PDF
基于Nios Ⅱ的UHF RFID读写器设计与实现 被引量:2
14
作者 张福洪 肖怀锋 +1 位作者 方洪灿 邓朝日 《电讯技术》 北大核心 2009年第5期25-28,共4页
基于FPGA的数字基带系统是超高频频段射频识别读写器中的关键部分。根据EPCglobalClass 1 Gen 2标准,用Verilog语言编写了脉冲间隔编码模块和双相空号解码模块,并用C语言编写了其驱动程序,生成组件模块。组件作为Nios II嵌入系统的模块... 基于FPGA的数字基带系统是超高频频段射频识别读写器中的关键部分。根据EPCglobalClass 1 Gen 2标准,用Verilog语言编写了脉冲间隔编码模块和双相空号解码模块,并用C语言编写了其驱动程序,生成组件模块。组件作为Nios II嵌入系统的模块,可以重复使用。对于应用程序开发者,不用了解硬件结构就可以使用标准C函数操作组件,使得开发简便快捷,节省了时间和成本。 展开更多
关键词 射频识别 数字基带 nios 读写器 脉冲间隔编码 双相空号编码 片上可编程系统
在线阅读 下载PDF
NiosⅡ系统中DMA控制器的原理及应用 被引量:4
15
作者 张显才 李向东 +1 位作者 丁国宁 王大众 《现代电子技术》 2012年第6期19-21,共3页
详细介绍了NiosⅡ系统中DMA控制器的基本原理,数据传输过程以及DMA控制器中各寄存器的作用。重点介绍了与DMA操作有关的API函数及其使用方法,并通过一个实例描述NiosⅡ系统中如何利用DMA方式将数据从SDRAM传输到串口。实践证明,在同等CP... 详细介绍了NiosⅡ系统中DMA控制器的基本原理,数据传输过程以及DMA控制器中各寄存器的作用。重点介绍了与DMA操作有关的API函数及其使用方法,并通过一个实例描述NiosⅡ系统中如何利用DMA方式将数据从SDRAM传输到串口。实践证明,在同等CPU开销的情况下,利用DMA技术可以将CPU从繁重的数据搬移操作中释放出来,从而提高CPU的数据处理能力。 展开更多
关键词 nios DMA控制器 DMA技术 SDRAM
在线阅读 下载PDF
基于FPGA和NiosⅡ的船用雷达数据采集存储与验证 被引量:4
16
作者 陆海林 唐伟伟 葛俊祥 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2015年第11期1508-1512,共5页
在雷达系统开发初期阶段,需要验证整个系统中采用的各种数据处理算法的可行性和正确性,在该过程中,由雷达采集的原始数据是必不可少的重要条件。文章研究了基于现场可编程门阵列(field-programmable gate array,FPGA)和NiosⅡ的船用雷... 在雷达系统开发初期阶段,需要验证整个系统中采用的各种数据处理算法的可行性和正确性,在该过程中,由雷达采集的原始数据是必不可少的重要条件。文章研究了基于现场可编程门阵列(field-programmable gate array,FPGA)和NiosⅡ的船用雷达的数据采集存储与验证,利用已有的A/D采样电路和Verilog硬件描述语言(hardware description language,HDL),通过编写相关功能模块实现对数据采集的控制,同时结合NiosⅡ实现了数据的存储与提取,并对数据进行了验证。仿真结果表明,采集的数据能够实现正确的缓存与输出;测试结果表明,该数据存储系统可应用于对实际的雷达采集数据的正确存储。 展开更多
关键词 数据存储 现场可编程门阵列 nios软核处理器 VERILOG硬件描述语言
在线阅读 下载PDF
基于Nios Ⅱ的脉冲神经网络硬件实现方法 被引量:2
17
作者 张文娟 王蕾 王连明 《东北师大学报(自然科学版)》 CAS CSCD 北大核心 2016年第4期57-62,共6页
将脉冲神经网络的理论和算法应用于函数拟合研究,通过使用CycloneⅡEP2C35F672C8N型FPGA芯片和基本外围电路,并基于NiosⅡ软核技术,建立了脉冲神经网络硬件模型.以指数函数为例拟合曲线,系统训练结束后稳定误差可达到0.2.实验结果表明,... 将脉冲神经网络的理论和算法应用于函数拟合研究,通过使用CycloneⅡEP2C35F672C8N型FPGA芯片和基本外围电路,并基于NiosⅡ软核技术,建立了脉冲神经网络硬件模型.以指数函数为例拟合曲线,系统训练结束后稳定误差可达到0.2.实验结果表明,基于NiosⅡ的硬件实现方法能够成功地实现脉冲神经网络,为人工神经网络的研究提供了有效的仿真平台,同时该方法能够有效地模拟连续函数,扩展了神经网络的应用领域. 展开更多
关键词 脉冲神经网络 硬件实现 nios 曲线拟合
在线阅读 下载PDF
嵌入式处理器Nios Ⅱ与液晶显示模块的接口及应用 被引量:4
18
作者 包明 余成波 《电测与仪表》 北大核心 2006年第1期53-56,共4页
文中介绍了一种基于嵌入式Nios II软核处理器的SOPC(System On Pro-grammable Chip)的设计方法,给出了软核处理器Nios II与液晶显示模块的接口和图形显示的编程技术,以及Bresenham画线算法的Nios II应用程序。
关键词 nios FPGA SOPC 液晶模块 图形显示
在线阅读 下载PDF
基于FPGA/Nios-Ⅱ的矩阵运算硬件加速器设计 被引量:32
19
作者 许芳 席毅 +1 位作者 陈虹 靳伟伟 《电子测量与仪器学报》 CSCD 2011年第4期377-383,共7页
针对复杂算法中矩阵运算量大,计算复杂,耗时多,制约算法在线计算性能的问题,从硬件实现角度,研究基于FPGA/Nios-Ⅱ的矩阵运算硬件加速器设计,实现矩阵并行计算。首先根据矩阵运算的算法分析,设计了矩阵并行计算的硬件实现结构,并在Model... 针对复杂算法中矩阵运算量大,计算复杂,耗时多,制约算法在线计算性能的问题,从硬件实现角度,研究基于FPGA/Nios-Ⅱ的矩阵运算硬件加速器设计,实现矩阵并行计算。首先根据矩阵运算的算法分析,设计了矩阵并行计算的硬件实现结构,并在Modelsim中进行功能模块的仿真,然后将功能模块集成一个自定制组件,并通过Avalon总线与NiosⅡ主处理器通信,作为硬件加速器。最后在FPGA芯片中构建SoPC系统,并在Altera DE3开发板中进行矩阵实时计算测试。测试结果验证了基于FPGA/Nios-Ⅱ矩阵运算硬件加速器的正确性、可行性以及较高的计算性能。 展开更多
关键词 FPGA/nios- 矩阵运算 硬件加速器 并行计算 实时测试验
在线阅读 下载PDF
Nios Ⅱ系统Avalon总线PWM设计 被引量:6
20
作者 王玉花 郭书军 《现代电子技术》 2010年第1期183-185,共3页
在NiosⅡ系统设计中,SoPC Builder开发环境提供许多常用的设备模型,供开发者在系统中添加和调用。而对于其他新设备设计人员可以按照Avalon总线规范将设备驱动程序集成到SoPC Builder的硬件抽象层中,同样可以加载使用,方便了用户开发一... 在NiosⅡ系统设计中,SoPC Builder开发环境提供许多常用的设备模型,供开发者在系统中添加和调用。而对于其他新设备设计人员可以按照Avalon总线规范将设备驱动程序集成到SoPC Builder的硬件抽象层中,同样可以加载使用,方便了用户开发一个自定制的片上系统。介绍NiosⅡ嵌入式系统内集成Avalon总线的PWM从外设,将PWM应用在嵌入式智能小车监控系统。 展开更多
关键词 PWM nios 系统 AVALON总线 智能小车
在线阅读 下载PDF
上一页 1 2 13 下一页 到第
使用帮助 返回顶部