期刊文献+
共找到42篇文章
< 1 2 3 >
每页显示 20 50 100
Implementation of encoder and decoder for LDPC codes based on FPGA 被引量:7
1
作者 CHENG Kun SHEN Qi +1 位作者 LIAO Shengkai PENG Chengzhi 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2019年第4期642-650,共9页
This paper proposes a parallel cyclic shift structure of address decoder to realize a high-throughput encoding and decoding method for irregular-quasi-cyclic low-density parity-check(IR-QC-LDPC)codes,with a dual-diago... This paper proposes a parallel cyclic shift structure of address decoder to realize a high-throughput encoding and decoding method for irregular-quasi-cyclic low-density parity-check(IR-QC-LDPC)codes,with a dual-diagonal parity structure.A normalized min-sum algorithm(NMSA)is employed for decoding.The whole verification of the encoding and decoding algorithm is simulated with Matlab,and the code rates of 5/6 and 2/3 are selected respectively for the initial bit error ratio as 6%and 1.04%.Based on the results of simulation,multi-code rates are compatible with different basis matrices.Then the simulated algorithms of encoder and decoder are migrated and implemented on the field programmable gate array(FPGA).The 183.36 Mbps throughput of encoder and the average 27.85 Mbps decoding throughput with the initial bit error ratio 6%are realized based on FPGA. 展开更多
关键词 LOW-DENSITY parity-check(LDPC) field programmable gate array(fpga) normalized min-sum algorithm(NMSA).
在线阅读 下载PDF
应答器上行链路信号自适应解调方法的FPGA实现
2
作者 李建国 薛千树 陈明福 《科学技术与工程》 北大核心 2024年第20期8715-8722,共8页
为降低电磁干扰对信号传输的影响,分析了应答器上行链路信号传输过程及其易遭受干扰信号的特点,设计了基于符号最小均方误差(least mean square,LMS)算法的自适应解调方法。为在硬件平台中实现该解调方法,通过仿真计算,确定LMS算法的自... 为降低电磁干扰对信号传输的影响,分析了应答器上行链路信号传输过程及其易遭受干扰信号的特点,设计了基于符号最小均方误差(least mean square,LMS)算法的自适应解调方法。为在硬件平台中实现该解调方法,通过仿真计算,确定LMS算法的自适应算法中间变量变化范围,使用截位操作完成权值系数的更新,设置均衡器长度、步长因子、中值滤波系数分别为1、1/64、16,可在不占用过多硬件资源情况下获得良好的解调性能。解调算法在现场可编程门阵列(field programmable gata array,FPGA)上予以验证,实验表明,当信噪比为6 dB时,FPGA中自适应解调误码率为0.000001,在信噪比大于等于6 dB时,实测误码率与仿真分析误码率基本一致;FPGA自适应解调方法在列车不同速度等级下误码率均小于10^(-6)。 展开更多
关键词 应答器 自适应解调 最小均方误差(LMS)算法 现场可编程门阵列(fpga) 信噪比 误码率
在线阅读 下载PDF
SRAM型FPGA单粒子辐照试验系统技术研究 被引量:5
3
作者 孙雷 段哲民 +1 位作者 刘增荣 陈雷 《计算机工程与应用》 CSCD 2014年第1期49-52,共4页
单粒子辐射效应严重制约FPGA的空间应用,为提高FPGA在辐射环境中的可靠性,深入研究抗辐射加固FPGA单粒子效应评估方法,设计优化单粒子效应评估方案,开发相应的评估系统,提出基于SRAM时序修正的码流存储比较技术和基于SelectMAP端口配置... 单粒子辐射效应严重制约FPGA的空间应用,为提高FPGA在辐射环境中的可靠性,深入研究抗辐射加固FPGA单粒子效应评估方法,设计优化单粒子效应评估方案,开发相应的评估系统,提出基于SRAM时序修正的码流存储比较技术和基于SelectMAP端口配置回读技术。借助国内高能量大注量率的辐照试验环境,完成FPGA单粒子翻转(SEU)、单粒子闩锁(SEL)和单粒子功能中断(SEFI)等单粒子效应的检测,试验结果表明,该方法可以科学有效地对SRAM型FPGA抗单粒子辐射性能进行评估。 展开更多
关键词 现场可编程门阵列(fpga) 空间辐射 单粒子效应 回读 静态随机存储器(SRAM) field programmable Gate array(fpga) Static Random Access Memory(SRAM)
在线阅读 下载PDF
FPGA的室内空气质量检测与调节系统 被引量:5
4
作者 王媛媛 段敏杰 童军 《传感器与微系统》 CSCD 2016年第12期140-142,共3页
提出了一种基于现场可编程门阵列(FPGA)的无线室内空气质量检测与调节系统设计方法,并对数据采集、蓝牙通信、步进电机驱动控制原理和系统方案进行了全面分析。实验结果证明:系统实现了对室内温度等质量信息的采集、LCD显示、通信、上... 提出了一种基于现场可编程门阵列(FPGA)的无线室内空气质量检测与调节系统设计方法,并对数据采集、蓝牙通信、步进电机驱动控制原理和系统方案进行了全面分析。实验结果证明:系统实现了对室内温度等质量信息的采集、LCD显示、通信、上位机远程调节处理等功能,保证了室内空气质量检测数据的实时性、可靠性。系统适用于智能、绿色家居,以及蔬菜种植大棚等需要对空气质量进行评价的场所。 展开更多
关键词 现场可编程门阵列 蓝牙 步进电机 空气检测
在线阅读 下载PDF
阻塞斩波三相交交变频电源的FPGA控制实现 被引量:1
5
作者 朱虹 潘小波 +2 位作者 陈玲 关越 张庆丰 《电力系统保护与控制》 EI CSCD 北大核心 2014年第21期116-123,共8页
变频技术是重要的节能技术,所以针对低频或转速不恒定的节能设备,提出了基于FPGA数字控制的三相交交直接变频电源技术。用VHDL语言对主控芯片FPGA编写程序,其输出的高频SPWM信号经驱动电路后作为电源和负载间开关MOSFET的控制信号。MOS... 变频技术是重要的节能技术,所以针对低频或转速不恒定的节能设备,提出了基于FPGA数字控制的三相交交直接变频电源技术。用VHDL语言对主控芯片FPGA编写程序,其输出的高频SPWM信号经驱动电路后作为电源和负载间开关MOSFET的控制信号。MOSFET周期性地部分阻塞电源不能达到负载来改变输出电压的频率,同时在放行的时区斩波来改变输出电压的幅值。基于Matlab仿真平台,对系统进行了建模和仿真,仿真结果验证了该技术的正确性。最后给出了频率为7.14 Hz和2.63 Hz的实验波形,实验结果证明了该技术的可行性。 展开更多
关键词 交交变频 fieldprogrammable Gate array(fpga) 斩波 恒压频比 面积等效 占空比 Very—High-Speed Integrated Circuit Hardware Description Language(VHDL)
在线阅读 下载PDF
某测向系统中MUSIC算法的FPGA实现 被引量:7
6
作者 徐德琛 刘志文 徐友根 《北京理工大学学报》 EI CAS CSCD 北大核心 2010年第9期1107-1111,共5页
针对多信号分类(MUSIC)算法计算复杂度高,难以实时实现的特点,给出了适用于均匀圆阵的实数化预处理算法和实用的空间谱定义,并选择了适合硬件实现的特征值分解算法和排序算法;另外,基于某测向系统给出了MUSIC算法FPGA实现的总体结构和... 针对多信号分类(MUSIC)算法计算复杂度高,难以实时实现的特点,给出了适用于均匀圆阵的实数化预处理算法和实用的空间谱定义,并选择了适合硬件实现的特征值分解算法和排序算法;另外,基于某测向系统给出了MUSIC算法FPGA实现的总体结构和执行流程,并重点讨论了大矩阵特征值分解和空间谱计算的硬件结构设计.验证结果表明,该FPGA实现能够完成MUSIC算法的准确、快速计算. 展开更多
关键词 MUSIC算法 测向 现场可编程门阵列(fpga) 算法选择及优化 硬件实现结构
在线阅读 下载PDF
电力线载波通信定时同步算法及其FPGA实现 被引量:3
7
作者 何世彪 吴红桥 +1 位作者 王杰强 席亚明 《计算机应用》 CSCD 北大核心 2011年第11期2918-2921,共4页
基于电力线载波通信G3技术标准下的物理层协议,针对电力线上噪声干扰较大,造成帧同步有虚警现象,符号定时同步尖峰幅值随信号衰减变化以及尖峰的旁瓣超过门限等缺点,提出了准确性更高、占用硬件资源相对较少的电力线载波通信帧同步与符... 基于电力线载波通信G3技术标准下的物理层协议,针对电力线上噪声干扰较大,造成帧同步有虚警现象,符号定时同步尖峰幅值随信号衰减变化以及尖峰的旁瓣超过门限等缺点,提出了准确性更高、占用硬件资源相对较少的电力线载波通信帧同步与符号定时算法。通过算法仿真,表明该算法在信噪比较低时,具有门限自适应性,能够克服旁瓣的干扰,并易于硬件实现的特点。在一发一收两块现场可编程门阵列(FPGA)开发板上验证,提出新的帧同步、符号定时算法和硬件实现方案,实现了对电力线载波通信的正交频分复用(OFDM)基带系统进行实时、连续、准确的定时同步。 展开更多
关键词 电力线载波通信 正交频分复用 帧同步 符号定时同步 现场可编程门阵列
在线阅读 下载PDF
混沌吸引子及FPGA实现 被引量:7
8
作者 王忠林 《计算机工程与应用》 CSCD 北大核心 2008年第36期85-86,94,共3页
提出了一个混沌系统,并利用理论和数值仿真的方法对系统的基本特性进行了分析。通过Lyapunov指数谱和分岔图,对系统在混沌、拟周期和周期轨之间的转换进行了分岔分析。为验证系统的混沌行为,在Matalab的Simulink下,利用DSP Builder设计... 提出了一个混沌系统,并利用理论和数值仿真的方法对系统的基本特性进行了分析。通过Lyapunov指数谱和分岔图,对系统在混沌、拟周期和周期轨之间的转换进行了分岔分析。为验证系统的混沌行为,在Matalab的Simulink下,利用DSP Builder设计了一个电路,并把它转换成VHDL语言程序,利用Quartus II下载到硬件电路中进行了实验,实验结果与计算机仿真结果完全一致。提出了一种基于FPGA平台和EDA开发工具的实现混沌吸引子的新方法。 展开更多
关键词 混沌 电路实现 现场可编程门阵列(fpga)
在线阅读 下载PDF
BP神经网络FPGA实现结构的优化设计 被引量:10
9
作者 谭会生 徐界铭 张驾祥 《计算机工程与应用》 CSCD 北大核心 2022年第21期264-271,共8页
为了实现反向传播(back propagation,BP)神经网络的现场可编程门阵列(field programmable gate array,FPGA)处理速度的提升和资源消耗的降低,提出一种总体设计和关键模块融合优化的BP神经网络的FPGA实现结构。利用定点数据量化和流水线... 为了实现反向传播(back propagation,BP)神经网络的现场可编程门阵列(field programmable gate array,FPGA)处理速度的提升和资源消耗的降低,提出一种总体设计和关键模块融合优化的BP神经网络的FPGA实现结构。利用定点数据量化和流水线结构,提高系统的处理速度;采用二次方程多段拟合Sigmoid激活函数,降低计算复杂度;通过调整并行转串行模块与激活函数模块的处理顺序,减少了95%的激活函数模块的使用,降低了资源消耗;采用一种网络原始权值读取与更新权值存储交替流水进行的双端口RAM存取方法,以提高数据存取的速度、降低存储资源消耗。经过对硬件优化设计的字符和服装识别实验验证,结果表明,优化后的总逻辑单元使用率为原来的31%。在FPGA中优化结构实现单样本前向传播与反向传播所用时间为24.332μs,为软件MATLAB实现时间的45.63%,提高了BP神经网络的运算速度。 展开更多
关键词 BP神经网络 现场可编程门阵列(fpga) 硬件实现结构 流水线 并行结构
在线阅读 下载PDF
一种象素级图形裁剪的FPGA实现方法
10
作者 江修 张焕春 经亚枝 《三峡大学学报(自然科学版)》 CAS 2006年第2期154-156,共3页
图形裁剪是计算机图形学的基本内容,现有的图形裁剪算法大多都针对基本的图形元素———直线进行裁剪,在此基础上,出现了大量研究多边形裁剪的算法.象素级图形裁剪以基本的图形元素———象素为单位,介绍了象素级图形裁剪算法的基本思... 图形裁剪是计算机图形学的基本内容,现有的图形裁剪算法大多都针对基本的图形元素———直线进行裁剪,在此基础上,出现了大量研究多边形裁剪的算法.象素级图形裁剪以基本的图形元素———象素为单位,介绍了象素级图形裁剪算法的基本思想和实现过程,在研制的图形显示系统平台上,提出了一种采用FPGA硬件实现象素图形裁剪的新方法,它适合于任意窗口,具有通用性;同时,这种硬件实现的图形裁剪与纯软件实现的算法相比,在裁剪速度上具有明显的优势. 展开更多
关键词 计算机图形学 图形裁剪 象素 fpga 硬件实现
在线阅读 下载PDF
基于FPGA的祖冲之算法硬件实现 被引量:3
11
作者 郭泓键 董秀则 高献伟 《计算机工程》 CAS CSCD 2014年第8期268-272,共5页
为在现场可编程门阵列(FPGA)平台上更高效地实现祖冲之算法,提出一种新的硬件实现方法。利用祖冲之算法的迭代特性、并行特性以及模加的性质,减少加法器的使用数量,包括使用资源占用少、延时少的简单加法器替代资源占用多、延时长的进... 为在现场可编程门阵列(FPGA)平台上更高效地实现祖冲之算法,提出一种新的硬件实现方法。利用祖冲之算法的迭代特性、并行特性以及模加的性质,减少加法器的使用数量,包括使用资源占用少、延时少的简单加法器替代资源占用多、延时长的进位保留加法器以及mod(231-1)加法器,实现祖冲之算法关键路径中多次mod(231-1)加法运算。使用QuartusⅡ与ISE软件进行了仿真验证,结果表明,该方法在芯片资源占用仅为305个slice的情况下达到了5.322 Gb/s的吞吐量,与目前已有的最优实现方法相比,芯片资源占用减少了近23%,单位面积的吞吐量提高了25.9%,可以在减少芯片硬件资源占用的同时快速实现ZUC算法。 展开更多
关键词 现场可编程门阵列 祖冲之算法 硬件实现 进位保留加法器 mod(231-1)加法器
在线阅读 下载PDF
基于FPGA的频偏估计算法实现 被引量:2
12
作者 曹亚桃 冷文 +1 位作者 王安国 刘立红 《计算机工程》 CAS CSCD 北大核心 2015年第5期111-117,124,共8页
在OQPSK调制的数字无线通信系统中,利用时域自相关算法进行频偏估计时需要进行大量自相关运算,导致运算复杂度较高。针对该问题,对基于相邻接收信号自相关函数相位差的频偏估计算法进行优化,提出一种适合现场可编程门阵列(FPGA)实现的... 在OQPSK调制的数字无线通信系统中,利用时域自相关算法进行频偏估计时需要进行大量自相关运算,导致运算复杂度较高。针对该问题,对基于相邻接收信号自相关函数相位差的频偏估计算法进行优化,提出一种适合现场可编程门阵列(FPGA)实现的硬件方案。通过对三口RAM读地址的控制进行数据连接实现串行运算,节省了大量硬件资源。使用加减运算对滑动自相关运算进行改进,降低了运算复杂度。对整个系统进行时序仿真验证,结果表明,FPGA实现的频偏估计结果接近于真实值,证明了方案的可行性及算法的正确性。 展开更多
关键词 频偏估计 OQPSK调制 现场可编程门阵列实现 复杂度 自相关 硬件资源
在线阅读 下载PDF
结构化LDPC码的高速编译码器FPGA实现 被引量:2
13
作者 王文君 朱晓暄 +1 位作者 康桂霞 张平 《数据采集与处理》 CSCD 北大核心 2008年第B09期113-118,共6页
提出一种高吞吐量、低复杂度、可扩展的非正则低密度校验(Low density parity check,LDPC)码准并行编码结构及译码结构及其实现方案,该编码结构和译码结构针对不同码长的非正则结构化LDPC码可进行相应扩展。通过对编译码算法、优化编译... 提出一种高吞吐量、低复杂度、可扩展的非正则低密度校验(Low density parity check,LDPC)码准并行编码结构及译码结构及其实现方案,该编码结构和译码结构针对不同码长的非正则结构化LDPC码可进行相应扩展。通过对编译码算法、优化编译码结构进行调整,降低了编译码器硬件实现中的关键路径迟延,并采用Xilinx公司的Virtex-4 VLX80 FPGA芯片实现了一个码长10 240,码率1/2的非正则结构化LDPC码编码器和译码器。实现结果表明:该编码器信息吞吐量为1.878 Gb/s,该译码器在采用18次迭代情况下信息吞吐量可达223 Mb/s。 展开更多
关键词 结构化低密度校验码 非规则 fpga实现 准并行编译码结构
在线阅读 下载PDF
一种高性能R-LWE格加密算法的电路结构及其FPGA实现 被引量:4
14
作者 芮康康 王成华 +1 位作者 范赛龙 刘伟强 《数据采集与处理》 CSCD 北大核心 2019年第4期689-696,共8页
随着量子计算机的发展,传统的公钥加密方案,如RSA加密和椭圆曲线加密算法(Ellipticcurve cryptography,ECC)受到了严重威胁。为了对抗量子攻击,基于格的密码学引起了关注,其中环错误学习(Ring-learning with error,R-LWE)格加密算法具... 随着量子计算机的发展,传统的公钥加密方案,如RSA加密和椭圆曲线加密算法(Ellipticcurve cryptography,ECC)受到了严重威胁。为了对抗量子攻击,基于格的密码学引起了关注,其中环错误学习(Ring-learning with error,R-LWE)格加密算法具有电路实现简单、抗量子攻击等优点,在硬件加密领域具有极大的应用潜力。本文从硬件应用的角度,提出并实现了一种R-LWE加密方案中多项式乘法的并行电路结构,采用了数论转换(Number theoretic transforms,NTT)方法,并使用了两个并行的蝶形运算单元。结果表明在增加较少硬件资源的情况下,本文设计的算法提升了42%的运算速度。 展开更多
关键词 格密码 环错误学习 数论转换 现场可编程门阵列实现
在线阅读 下载PDF
基于Xilinx型FPGA系统单粒子效应评估方法研究 被引量:3
15
作者 王鹏 邹彬 +1 位作者 刘金枝 周丹阳 《电子学报》 EI CAS CSCD 北大核心 2022年第11期2716-2721,共6页
Virtex-5系列芯片没有官方提供的专用软错误缓解(Soft Error Mitigation,SEM)IP核,需自行设计故障注入系统.本文选用XC5VFX130T型现场可编程门阵列(Field Programmable Gate Array,FPGA)芯片利用单帧部分重构功能达到等同于SEM IP故障... Virtex-5系列芯片没有官方提供的专用软错误缓解(Soft Error Mitigation,SEM)IP核,需自行设计故障注入系统.本文选用XC5VFX130T型现场可编程门阵列(Field Programmable Gate Array,FPGA)芯片利用单帧部分重构功能达到等同于SEM IP故障注入效果,实现对FPGA电路系统的抗单粒子翻转能力评估测试.利用逐位注入故障模式对XC5VFX130T型FPGA的配置位逐个注入故障,获得待评估电路的敏感配置位信息;对待测电路进行三模冗余防护加固,利用累积故障注入模式连续随机注入模拟单粒子辐照试验环境,得到待评估电路的功能中断截面,进而实现对基于XC5VFX130T型FPGA系统的抗单粒子翻转加固效果的评估.研究表明,基准电路(移位寄存器链等)评估得到的功能中断截面与实际辐照试验中的功能中断截面曲线变化一致,为机载电子的单粒子效应适航评估提供了支持. 展开更多
关键词 fpga(field programmable Gate array) 部分重构 单粒子翻转 逐位注入 三模冗余 累积故障注入 功能中断截面
在线阅读 下载PDF
基于FPGA的HEVC后处理CNN硬件加速器研究 被引量:2
16
作者 夏珺 钱磊 +1 位作者 严伟 柴志雷 《计算机工程与科学》 CSCD 北大核心 2018年第12期2126-2132,共7页
针对高效视频编解码标准中后处理CNN算法在通用平台运行时产生的高延时缺点,提出一种基于现场可编程逻辑门阵列(FPGA)的后处理卷积神经网络硬件并行架构。提出的并行架构通过改进输入与输出缓冲的数据并发过程,调整卷积模块整体并行度,... 针对高效视频编解码标准中后处理CNN算法在通用平台运行时产生的高延时缺点,提出一种基于现场可编程逻辑门阵列(FPGA)的后处理卷积神经网络硬件并行架构。提出的并行架构通过改进输入与输出缓冲的数据并发过程,调整卷积模块整体并行度,加快模块硬件流水。实验结果表明,基于本文所提出的并行架构设计的CNN硬件加速器在Xilinx ZCU102上处理分辨率为176×144视频流,计算性能相当于每秒360.5GFLOPS,计算速度可满足81.01FPS,相比时钟频率4GHz的Intel i7-4790K,计算速度加快了76.67倍,相比NVIDIA GeForce GTX 750Ti加速了32.50倍。在计算能效比方面,本文后处理CNN加速器功耗为12.095J,能效比是Intel i7-4790K的512.90倍,是NVIDIA GeForce GTX750Ti的125.78倍。 展开更多
关键词 高清视频编解码后处理 卷积神经网络 现场可编程逻辑门阵列 硬件实现
在线阅读 下载PDF
双磁控忆阻器动力学模型及FPGA硬件电路实现 被引量:2
17
作者 陈皓琦 张小红 《系统仿真学报》 CAS CSCD 北大核心 2020年第8期1531-1545,共15页
基于经典Chua混沌电路设计了一个五维双磁控忆阻器混沌电路。对电路非线性特性进行数值分析,表明其具有丰富的混沌动力学行为。采用一阶离散处理对电路进行数字化转换,基于DSP Builder和FPGA(Field Programmable Gate Array)技术,通过Cy... 基于经典Chua混沌电路设计了一个五维双磁控忆阻器混沌电路。对电路非线性特性进行数值分析,表明其具有丰富的混沌动力学行为。采用一阶离散处理对电路进行数字化转换,基于DSP Builder和FPGA(Field Programmable Gate Array)技术,通过CycloneⅣE系列EP4CE10F17C8N芯片搭建的硬件平台,真实实现了该模型数字化系统。设计结果表明,数字化忆阻器系统避免了模拟信号元器件的漂移和不稳定性,硬件波形显示性能稳定可靠,且与计算机仿真结果具有相当一致性的吻合。 展开更多
关键词 磁控忆阻器 混沌电路 蔡氏系统 动力学行为 DSP Builder fpga(field programmable Gate array)
在线阅读 下载PDF
基于FPGA的开放式数控系统手持单元接口的设计 被引量:3
18
作者 陈坤火 林述温 陈平斌 《现代制造工程》 CSCD 北大核心 2019年第10期148-152,共5页
针对“PC+可编程I/O接口卡”体系结构的开放式数控系统的需要,研究了基于“可变频率脉冲均匀倍频”方法的数控手持单元接口,利用可编程I/O接口卡上的现场可编程门阵列(Field Programmable Gata Array,FPGA)通过边沿提取,提高手持单元脉... 针对“PC+可编程I/O接口卡”体系结构的开放式数控系统的需要,研究了基于“可变频率脉冲均匀倍频”方法的数控手持单元接口,利用可编程I/O接口卡上的现场可编程门阵列(Field Programmable Gata Array,FPGA)通过边沿提取,提高手持单元脉冲分辨率,利用边沿时间间隔作为均匀倍频依据,并通过设置缓冲区防止计时值丢失。所开发的接口可以克服现有手持单元接口的脉冲序列倍频输出频率固定以及封闭性的缺点。仿真结果表明,手持单元接口能够根据手轮旋转速度变化输出均匀脉冲,同时实现了手持单元的即插即用。 展开更多
关键词 开放式数控系统 手持单元 数字倍频 现场可编程门阵列 可编程I/O接口卡
在线阅读 下载PDF
基于FPGA集群的脉冲神经网络仿真器设计 被引量:4
19
作者 李康 张鲁飞 +4 位作者 张新伟 郁龚健 刘家航 吴东 柴志雷 《计算机工程》 CAS CSCD 北大核心 2020年第10期201-209,共9页
针对类脑计算系统中NEST脉冲神经网络仿真器运行速度慢和功耗高的问题,设计一种基于现场可编程逻辑门阵列(FPGA)集群的NEST脉冲神经网络仿真器。在改进NEST仿真器结构的基础上,提出漏电流整合放电神经元计算模块的流水线并行架构,实现... 针对类脑计算系统中NEST脉冲神经网络仿真器运行速度慢和功耗高的问题,设计一种基于现场可编程逻辑门阵列(FPGA)集群的NEST脉冲神经网络仿真器。在改进NEST仿真器结构的基础上,提出漏电流整合放电神经元计算模块的流水线并行架构,实现支持双核双线程和多节点多进程的FPGA集群设计。在皮质层视觉仿真模型上的实验结果表明,与基于Xeon E5-2620和ARM A9平台的NEST仿真器相比,基于FPGA集群的NEST仿真器计算能效和速度分别提升43.93倍、23.54倍和12.36倍、208倍,能为大规模类脑计算系统实现提供技术支持。 展开更多
关键词 类脑计算系统 脉冲神经网络仿真器 现场可编程逻辑门阵列集群 硬件实现 皮质层视觉仿真模型
在线阅读 下载PDF
一种无链表零树熵编码算法及其FPGA实现
20
作者 梁春锋 唐艳发 +1 位作者 孙红亮 张利 《计算机工程》 CAS CSCD 2012年第4期202-204,211,共4页
传统熵编码算法复杂度高,且硬件实现较难。为此,提出一种易于FPGA硬件实现的无链表零树图像编码改进算法,该算法结合LZC和SPIHT算法的特点,增加了对孙子节点的判断,克服SPIHT算法中内存消耗大、复杂度高以及LZC算法中图像重建质量下降... 传统熵编码算法复杂度高,且硬件实现较难。为此,提出一种易于FPGA硬件实现的无链表零树图像编码改进算法,该算法结合LZC和SPIHT算法的特点,增加了对孙子节点的判断,克服SPIHT算法中内存消耗大、复杂度高以及LZC算法中图像重建质量下降等缺点。采用该算法的编码器在对任意尺寸图像进行5层小波变换时,所需缓存固定为1 536 bit,远小于SPIHT算法。在相同比特率的情况下,图像重建质量PSRN值比LZC算法平均提高约0.7 dB。在Xilinx Virtex4 LX100硬件平台上进行实验,结果表明,当时钟频率为100 MHz、压缩率为1/40时,该算法处理1 600×1 200×24 bit图像的速度可达20 f/s。 展开更多
关键词 熵编码 零树 fpga实现 图像压缩 小波变换
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部