期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
FPGA可编程逻辑单元时序功能的设计实现 被引量:8
1
作者 潘光华 来金梅 +3 位作者 陈利光 王元 王键 童家榕 《电子学报》 EI CAS CSCD 北大核心 2008年第8期1480-1484,共5页
本文主要研究高性能FPGA可编程逻辑单元中分布式RAM和移位寄存器两种时序功能的设计实现方法.运用静态Latch实现分布式RAM的写入同步,以降低对时序控制电路的要求;为克服电荷共享问题,提出通过隔断存储单元之间通路的方法实现移位寄存器... 本文主要研究高性能FPGA可编程逻辑单元中分布式RAM和移位寄存器两种时序功能的设计实现方法.运用静态Latch实现分布式RAM的写入同步,以降低对时序控制电路的要求;为克服电荷共享问题,提出通过隔断存储单元之间通路的方法实现移位寄存器.以含两个四输入LUT(Look Up Table)的多功能可编程逻辑单元为例,详细说明电路的设计思路以及实现方法.研究表明,本文提出的方法可以简化对时序控制电路的设计要求,克服电荷共享问题,减少芯片面积. 展开更多
关键词 fpga可编程逻辑单元 分布式RAM 移位寄存器
在线阅读 下载PDF
一种适于实现Datapath电路的FPGA逻辑模块 被引量:1
2
作者 黄志军 周锋 +1 位作者 童家榕 唐璞山 《计算机工程与设计》 CSCD 北大核心 2000年第3期29-34,F004,共7页
提出一种适于实现数据通路的FPGA逻辑模块。每个模块包括4个基于全加器的逻辑单元。逻辑单元分为组合和时序两部分:组合部分以1位全加器为基础,有两个输出端,这两个输出端在必要时可以合并在一起以实现功能更复杂的单输出函数;时序... 提出一种适于实现数据通路的FPGA逻辑模块。每个模块包括4个基于全加器的逻辑单元。逻辑单元分为组合和时序两部分:组合部分以1位全加器为基础,有两个输出端,这两个输出端在必要时可以合并在一起以实现功能更复杂的单输出函数;时序部分基于可配置的D型触发器。逻辑单元在结构上保证了电路的高速性。工艺映射的实验结果显示,在实现数据通路中的常用电路时,新逻辑单元比基于LUT的FPGA单元平均大约节省75%的MOS管数。 展开更多
关键词 fpga逻辑模块 数据通路 Datapath电路
在线阅读 下载PDF
基于层次化重复单元的FPGA结构描述方法 被引量:3
3
作者 胡敏 王健 来金梅 《计算机工程》 CAS CSCD 2013年第7期318-320,F0003,共4页
针对具有多种逻辑块和互连线结构的现代主流现场可编程门阵列(FPGA),给出一种通用的FPGA结构描述方法。根据FPGA硬件版图由几类重复单元在水平和垂直方向复制拼接而成的特点,提出基于层次化重复单元的FPGA结构模型,在该模型的基础上,通... 针对具有多种逻辑块和互连线结构的现代主流现场可编程门阵列(FPGA),给出一种通用的FPGA结构描述方法。根据FPGA硬件版图由几类重复单元在水平和垂直方向复制拼接而成的特点,提出基于层次化重复单元的FPGA结构模型,在该模型的基础上,通过定义一套完整的语法来描述FPGA。实验结果表明,该方法能正确描述FPGA硬件信息,并配合FPGA软件系统正常工作,具有结构通用和描述文件小的优点。 展开更多
关键词 现场可编程门阵列 逻辑块 互连线 重复单元 结构模型 结构描述
在线阅读 下载PDF
浅谈FPGA设计中的属性标志
4
作者 蒲小双 《电讯技术》 北大核心 1996年第5期32-38,共7页
本文主要介绍FPGA设计中属性标志的加注方法,LCA的命名规则,常用的几种属性标志,及其含义。
关键词 现场 可编程门阵列 属性标志 fpga 设计
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部