期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
4
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
美军敏捷吊舱能力分析及应用综述
1
作者
梁红
张志炜
+1 位作者
胡江玉
王一凌
《航空兵器》
北大核心
2025年第5期23-30,共8页
“敏捷秃鹰”吊舱项目是美国空军研究实验室基于开放行业标准的可扩展高性能嵌入式计算解决方案,用以满足美国空军情报监视侦察任务的作战和战术实时处理需求。系统采用敏捷吊舱基线设计,内部集成标准化轻量化传导冷却机箱,支持即插硬...
“敏捷秃鹰”吊舱项目是美国空军研究实验室基于开放行业标准的可扩展高性能嵌入式计算解决方案,用以满足美国空军情报监视侦察任务的作战和战术实时处理需求。系统采用敏捷吊舱基线设计,内部集成标准化轻量化传导冷却机箱,支持即插硬件和功能板卡接口,通过人工智能算法处理多功能传感器的感知数据。“敏捷秃鹰”具备多功能感知能力和高性能计算能力,采用计算中心更临近传感器的设计方式,解决了通信链路数据传输带宽限制和海量传感器数据处理识别筛选延时的问题,支持神经形态计算和自主系统操作的未来研究和开发工作。美军已在多型军用飞机平台上集成了敏捷吊舱,通过分别搭载新型侦察系统、导航系统和雷达系统,实现了单载机平台多任务切换能力和跨平台部署能力。
展开更多
关键词
敏捷吊舱
高性能嵌入式计算
可扩展架构
人工智能
情报监视侦察
在线阅读
下载PDF
职称材料
SAR自动聚焦处理器的设计与实现
2
作者
郝智泉
王贞松
《计算机工程》
CAS
CSCD
北大核心
2007年第10期255-257,260,共4页
合成孔径雷达(SAR)成像具有数据量巨大、算法比较复杂等特点。如何实时实现SAR成像的相关算法是嵌入式高性能计算领域一个值得研究的问题。针对SAR成像中多普勒调频率估计的经典算法PGA算法,阐述了算法的实时化改进。介绍了基于FPGA的SA...
合成孔径雷达(SAR)成像具有数据量巨大、算法比较复杂等特点。如何实时实现SAR成像的相关算法是嵌入式高性能计算领域一个值得研究的问题。针对SAR成像中多普勒调频率估计的经典算法PGA算法,阐述了算法的实时化改进。介绍了基于FPGA的SAR自动聚焦处理器的系统级设计及PGA算法到FPGA逻辑实现的映射过程。
展开更多
关键词
SAR
嵌入式高性能计算
相位梯度自聚焦
FPGA
在线阅读
下载PDF
职称材料
高性能嵌入式处理器技术
被引量:
3
3
作者
赖铭强
聂新义
段国东
《计算机工程》
CAS
CSCD
北大核心
2009年第14期280-282,共3页
介绍面向分布式集群计算机的高性能嵌入式处理器产业链,分析该产业链中CPU核提供商、处理器芯片开发商、系统软件提供商、嵌入式计算机制造商等各个环节的技术特点,并在高性能嵌入式处理器开发上做了有益的探索。提出要积极与系统软件...
介绍面向分布式集群计算机的高性能嵌入式处理器产业链,分析该产业链中CPU核提供商、处理器芯片开发商、系统软件提供商、嵌入式计算机制造商等各个环节的技术特点,并在高性能嵌入式处理器开发上做了有益的探索。提出要积极与系统软件、嵌入式计算机制造商协作,充分发挥软硬件协同设计能力,以开发出面向分布式集群计算机的高性能嵌入式处理器。进一步指出多核设计与高速总线电路是高性能嵌入式处理器发展的未来之路。
展开更多
关键词
分布式集群计算机
高性能嵌入式处理器
多核设计
高速总线电路
在线阅读
下载PDF
职称材料
基于SRIO总线的高性能嵌入式并行处理模型研究
被引量:
1
4
作者
罗殊彦
朱怡安
+1 位作者
王子芃
王仲轩
《西北工业大学学报》
EI
CAS
CSCD
北大核心
2017年第6期1059-1063,共5页
针对嵌入式系统所处理任务日益复杂,难以满足安全关键任务的执行时间需求问题,提出了一种高性能嵌入式并行处理模型(HPEPPM)。模型可分为3层。底层传输层通过使用SRIO(serial rapid I/O)总线,替代传统的以太网进行板间通信,以提高传输效...
针对嵌入式系统所处理任务日益复杂,难以满足安全关键任务的执行时间需求问题,提出了一种高性能嵌入式并行处理模型(HPEPPM)。模型可分为3层。底层传输层通过使用SRIO(serial rapid I/O)总线,替代传统的以太网进行板间通信,以提高传输效率,降低通信延迟。中间层为MPI接口层,使用MPI协议进行并行处理,以加快任务执行时间。最上层为应用层,用于执行具体的任务。通过执行HPL测试程序的方式,对模型进行了多个指标的测试,测试结果优于传统模式。
展开更多
关键词
高性能嵌入式系统
并行处理模型
SRIO总线
MPI
HPEPPM
在线阅读
下载PDF
职称材料
题名
美军敏捷吊舱能力分析及应用综述
1
作者
梁红
张志炜
胡江玉
王一凌
机构
中国人民解放军
中国电子科技集团公司第
出处
《航空兵器》
北大核心
2025年第5期23-30,共8页
文摘
“敏捷秃鹰”吊舱项目是美国空军研究实验室基于开放行业标准的可扩展高性能嵌入式计算解决方案,用以满足美国空军情报监视侦察任务的作战和战术实时处理需求。系统采用敏捷吊舱基线设计,内部集成标准化轻量化传导冷却机箱,支持即插硬件和功能板卡接口,通过人工智能算法处理多功能传感器的感知数据。“敏捷秃鹰”具备多功能感知能力和高性能计算能力,采用计算中心更临近传感器的设计方式,解决了通信链路数据传输带宽限制和海量传感器数据处理识别筛选延时的问题,支持神经形态计算和自主系统操作的未来研究和开发工作。美军已在多型军用飞机平台上集成了敏捷吊舱,通过分别搭载新型侦察系统、导航系统和雷达系统,实现了单载机平台多任务切换能力和跨平台部署能力。
关键词
敏捷吊舱
高性能嵌入式计算
可扩展架构
人工智能
情报监视侦察
Keywords
agile pod
high
-
performance
embedded
computing
scalable architecture
AI
intelligence,surveillance and reconnaissance
分类号
TJ760 [兵器科学与技术—武器系统与运用工程]
在线阅读
下载PDF
职称材料
题名
SAR自动聚焦处理器的设计与实现
2
作者
郝智泉
王贞松
机构
中国科学院计算技术研究所
出处
《计算机工程》
CAS
CSCD
北大核心
2007年第10期255-257,260,共4页
基金
国家自然科学基金资助项目(60303017)
中科院技术创新项目
文摘
合成孔径雷达(SAR)成像具有数据量巨大、算法比较复杂等特点。如何实时实现SAR成像的相关算法是嵌入式高性能计算领域一个值得研究的问题。针对SAR成像中多普勒调频率估计的经典算法PGA算法,阐述了算法的实时化改进。介绍了基于FPGA的SAR自动聚焦处理器的系统级设计及PGA算法到FPGA逻辑实现的映射过程。
关键词
SAR
嵌入式高性能计算
相位梯度自聚焦
FPGA
Keywords
Synthetic aperture radar(SAR)
embedded high performance computing(ehpc)
Phase gradient auto-focus
FPGA
分类号
TP391.41 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
高性能嵌入式处理器技术
被引量:
3
3
作者
赖铭强
聂新义
段国东
机构
海军驻上海地区电子设备军事代表室
华东计算技术研究所
出处
《计算机工程》
CAS
CSCD
北大核心
2009年第14期280-282,共3页
文摘
介绍面向分布式集群计算机的高性能嵌入式处理器产业链,分析该产业链中CPU核提供商、处理器芯片开发商、系统软件提供商、嵌入式计算机制造商等各个环节的技术特点,并在高性能嵌入式处理器开发上做了有益的探索。提出要积极与系统软件、嵌入式计算机制造商协作,充分发挥软硬件协同设计能力,以开发出面向分布式集群计算机的高性能嵌入式处理器。进一步指出多核设计与高速总线电路是高性能嵌入式处理器发展的未来之路。
关键词
分布式集群计算机
高性能嵌入式处理器
多核设计
高速总线电路
Keywords
distributed cluster
comput
er
high
performance
embedded
processor
design of multi-core
high
speed bus circuit
分类号
N945 [自然科学总论—系统科学]
在线阅读
下载PDF
职称材料
题名
基于SRIO总线的高性能嵌入式并行处理模型研究
被引量:
1
4
作者
罗殊彦
朱怡安
王子芃
王仲轩
机构
西北工业大学计算机学院
西北工业大学软件与微电子学院
出处
《西北工业大学学报》
EI
CAS
CSCD
北大核心
2017年第6期1059-1063,共5页
基金
航空科学基金(20150753010)
民机专项(XJZ-2015-D-76)
陕西省重点研发计划重大重点项目(2016MSZD-G-8-1)资助
文摘
针对嵌入式系统所处理任务日益复杂,难以满足安全关键任务的执行时间需求问题,提出了一种高性能嵌入式并行处理模型(HPEPPM)。模型可分为3层。底层传输层通过使用SRIO(serial rapid I/O)总线,替代传统的以太网进行板间通信,以提高传输效率,降低通信延迟。中间层为MPI接口层,使用MPI协议进行并行处理,以加快任务执行时间。最上层为应用层,用于执行具体的任务。通过执行HPL测试程序的方式,对模型进行了多个指标的测试,测试结果优于传统模式。
关键词
高性能嵌入式系统
并行处理模型
SRIO总线
MPI
HPEPPM
Keywords
high
performance
embedded
system
parallel processing model
SRIO bus
MPI
HPEPPM
big data
cloud
computing
comput
ational efficiency
design of experiments
分类号
TP302 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
美军敏捷吊舱能力分析及应用综述
梁红
张志炜
胡江玉
王一凌
《航空兵器》
北大核心
2025
0
在线阅读
下载PDF
职称材料
2
SAR自动聚焦处理器的设计与实现
郝智泉
王贞松
《计算机工程》
CAS
CSCD
北大核心
2007
0
在线阅读
下载PDF
职称材料
3
高性能嵌入式处理器技术
赖铭强
聂新义
段国东
《计算机工程》
CAS
CSCD
北大核心
2009
3
在线阅读
下载PDF
职称材料
4
基于SRIO总线的高性能嵌入式并行处理模型研究
罗殊彦
朱怡安
王子芃
王仲轩
《西北工业大学学报》
EI
CAS
CSCD
北大核心
2017
1
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部