期刊文献+
共找到641篇文章
< 1 2 33 >
每页显示 20 50 100
基于国产DSP和FPGA的高速信号处理板硬件电路设计 被引量:2
1
作者 孙艳萍 边晨通 +1 位作者 屈文涛 宋淑军 《仪表技术与传感器》 北大核心 2025年第5期33-38,共6页
针对目前高速信号处理板多选用国外芯片,国产化程度较低的问题,文中基于DSP和FPGA芯片完成了高速信号处理板国产化设计。首先考虑高速信号处理板应用于人工智能、图像处理等领域,是一种高精度和复杂运算的场景,因此选择DSP芯片FTDOC35BB... 针对目前高速信号处理板多选用国外芯片,国产化程度较低的问题,文中基于DSP和FPGA芯片完成了高速信号处理板国产化设计。首先考虑高速信号处理板应用于人工智能、图像处理等领域,是一种高精度和复杂运算的场景,因此选择DSP芯片FTDOC35BB_FT_M6678为主设计信号处理模块,选择FPGA芯片FMQL45T900为主设计控制单元模块;然后在CANDENCE软件中进一步采用分布式设计硬件电路,完成了高速信号接口模块、DDR3存储模块、EMIF模块的电路设计;最后使用CCS5.5集成开发环境对高速信号处理板各个接口及外设进行了测试。测试指标均达到要求,证明该高速信号处理板国产化设计切实可行,加速了高速信号处理板的国产化进程。 展开更多
关键词 国产化 fpga dsp 高速信号
在线阅读 下载PDF
基于DSP Builder的DDS设计及其FPGA实现 被引量:7
2
作者 王杰 马玲 +1 位作者 刘苇娜 王子旭 《现代电子技术》 2006年第14期11-12,15,共3页
直接数字合成器(DDS)具有较高的频率分辨率,可以实现频率快速切换,并且在频率改变时能保持相位的连续,很容易实现频率、相位和幅度的数字调制。从DDS的原理出发,介绍了一种基于DSP Builder查找表结构的DDS设计,并通过QuartusⅡ完成对FPG... 直接数字合成器(DDS)具有较高的频率分辨率,可以实现频率快速切换,并且在频率改变时能保持相位的连续,很容易实现频率、相位和幅度的数字调制。从DDS的原理出发,介绍了一种基于DSP Builder查找表结构的DDS设计,并通过QuartusⅡ完成对FPGA器件的配置下载过程。可编程逻辑器件具有器件规模大、工作速度快及可编程的硬件特点,非常适合用来实现DDS。 展开更多
关键词 直接数字合成器 现场可编程门阵列 dsp builder Quartus
在线阅读 下载PDF
从Simulink模型自动生成VHDL代码——基于DSP Builder的FPGA设计流程 被引量:7
3
作者 张志亮 赵刚 齐星刚 《现代电子技术》 2004年第23期4-6,共3页
介绍了基于 Altera提供的 DSP Builder开发工具从 Simulink模型自动生成 VHDL 代码的一种新的 F PGA设计流程 ,并基于此流程实现了一个 7阶 F IR数字低通滤波器。
关键词 dsp builder SIMULINK 自动生成 fpga设计流程
在线阅读 下载PDF
DSPbuilder在基于FPGA的DSP设计中的应用
4
作者 卢青 丁恩杰 张余峰 《工矿自动化》 北大核心 2005年第z1期99-101,共3页
本文介绍了一种基于FPGA的设计DSP的全新的设计软件DSPbuilder以及它的功能与特点,并且结合具体实例说明了设计流程.
关键词 dspbuilder fpga dsp 系统
在线阅读 下载PDF
基于DSP Builder的巴克码检出设计及FPGA实现 被引量:2
5
作者 任璟 张安堂 岳鸿鹏 《电光与控制》 北大核心 2010年第11期86-88,共3页
巴克码是最常用的帧同步码组。为了实现巴克码组的有效检出,利用DSP Builder设计了一种新的13位巴克码识别器电路。在Matlab/Simulink中对设计的电路进行了纯数字仿真,然后将设计的系统载入到FPGA芯片中,运用硬件在回路仿真技术进行半... 巴克码是最常用的帧同步码组。为了实现巴克码组的有效检出,利用DSP Builder设计了一种新的13位巴克码识别器电路。在Matlab/Simulink中对设计的电路进行了纯数字仿真,然后将设计的系统载入到FPGA芯片中,运用硬件在回路仿真技术进行半实物仿真。结果表明,基于DSP Builder设计的巴克码检出电路简单易行、稳定可靠,达到了预期的要求。 展开更多
关键词 信号传输 帧同步 巴克码识别器 dsp builder 硬件在回路仿真
在线阅读 下载PDF
基于 DSP builder 与 FPGA 的数字脉冲处理算法研究
6
作者 李玉英 梁昊 +1 位作者 曾雅丹 刘汉超 《核电子学与探测技术》 CAS CSCD 北大核心 2014年第2期148-151,共4页
研究了基于DSP builder与FPGA的数字脉冲处理算法,设计了一种基于数字脉冲处理技术的数字实时时间谱仪。谱仪数字恒比定时(dCFD)算法部分最终全部在FPGA中实现,简化了电路。并组建了一套测量22Na放射源的数字化正电子符合谱仪,对其进行... 研究了基于DSP builder与FPGA的数字脉冲处理算法,设计了一种基于数字脉冲处理技术的数字实时时间谱仪。谱仪数字恒比定时(dCFD)算法部分最终全部在FPGA中实现,简化了电路。并组建了一套测量22Na放射源的数字化正电子符合谱仪,对其进行测量得到该系统能量分辨达到3.90%,时间分辨达到157.6 ps,高于传统TDC测得的时间分辨率。 展开更多
关键词 数字恒比定时(dCFD)dsp builder 现场可编程门阵列 数字脉冲处理(DPP)
在线阅读 下载PDF
DSP+FPGA折反射全景视频处理系统中双核高速数据通信 被引量:20
7
作者 李乐 熊志辉 +2 位作者 王斌 张茂军 陈立栋 《电子与信息学报》 EI CSCD 北大核心 2010年第3期649-654,共6页
对于嵌入式折反射全景视频处理系统,由于计算量大,一般采用多处理器协同的结构,但在该结构下多个处理器之间需要进行高速的数据通信。该文提出一种基于DSP+FPGA架构的双核高速数据通信方法,该方法通过基于地址总线的控制指令编码解析方... 对于嵌入式折反射全景视频处理系统,由于计算量大,一般采用多处理器协同的结构,但在该结构下多个处理器之间需要进行高速的数据通信。该文提出一种基于DSP+FPGA架构的双核高速数据通信方法,该方法通过基于地址总线的控制指令编码解析方法协同双核工作,通过逆向波形分析和基于乒乓缓存的间接DMA通信方式,实现DSP与FPGA之间的双核DMA数据通信。实验结果表明,使用上述方法实现的DSP与FPGA之间数据通信速度高达585MBps。 展开更多
关键词 数据通信 双核 全景 DMA fpga dsp
在线阅读 下载PDF
FPGA+DSP异构视频处理系统中基于SRIO的数据高效传输方法 被引量:22
8
作者 姜宏旭 刘亭杉 +2 位作者 李辉勇 张萍 段洣毅 《计算机学报》 EI CSCD 北大核心 2015年第6期1119-1130,共12页
数据传输一直是影响嵌入式视频系统实时处理能力的关键环节.随着视频应用的多路化和高清化,混合多处理器结构已成为嵌入式视频处理系统的主要发展趋势,异构处理器之间数据的高效传输对系统性能的影响变得比以前更加突出.文中针对FPGA+DS... 数据传输一直是影响嵌入式视频系统实时处理能力的关键环节.随着视频应用的多路化和高清化,混合多处理器结构已成为嵌入式视频处理系统的主要发展趋势,异构处理器之间数据的高效传输对系统性能的影响变得比以前更加突出.文中针对FPGA+DSP异构视频处理系统中的数据传输问题,在分析处理器结构和视频数据格式特征的基础上,提出了一种基于高速串行接口SRIO(Serial Rapid I/O)的数据高效传输方法.该方法分别以FPGA、DSP作为系统的传输、处理核心,在FPGA处理器上采用视频三分量数据重组方法并使用包头信息较小的SRIO流写事务SWRITE(Streaming Write),简化视频传输格式的同时提高了SRIO视频数据包的传输效率;在DSP处理器上通过预定义接收端数据存储单元和采用简洁的SRIO门铃事务(DOORBELL)应答机制,节约了DSP在传输过程中的时间开销.实验结果表明,文中设计的SRIO高效传输方法在占用较少的FPGA资源的条件下传输速度达理论值的81%以上. 展开更多
关键词 fpga+dsp 视频数据 SRIO 高效传输
在线阅读 下载PDF
一种基于DSP+FPGA技术的实时红外图像直方图均衡器 被引量:22
9
作者 顾东升 杨南生 +3 位作者 皮德富 华敏 沈晓燕 张若岚 《红外技术》 CSCD 北大核心 2002年第3期15-19,共5页
直方图均衡是一种简单但非常有效的图像增强方法 ,已有的直方图均衡方法包括直方图均匀化(HE)、直方图映射法 (HP)和平台直方图均匀化 (PE)等 ,这些方法的实时实现需要极大的数据存储容量和极高的处理速度。并且要在一个系统中同时实现... 直方图均衡是一种简单但非常有效的图像增强方法 ,已有的直方图均衡方法包括直方图均匀化(HE)、直方图映射法 (HP)和平台直方图均匀化 (PE)等 ,这些方法的实时实现需要极大的数据存储容量和极高的处理速度。并且要在一个系统中同时实现这几种算法 ,仅靠单纯的硬件实现 (如FPGA)或单纯的软件实现 (DSP)都不能取得良好的效果。而如果将FPGA和DSP相结合 ,则既可发挥FPGA的高速优势 ,又可发挥DSP软件的灵活特点 ,这样就实现了一种功能强大的能对不同红外图像进行处理的实时直方图均衡器。 展开更多
关键词 红外图像 直方图 均衡器 dsp fpga 实时处理
在线阅读 下载PDF
混沌吸引子的DSP Builder设计方法 被引量:8
10
作者 李国辉 李亚安 杨宏 《探测与控制学报》 CSCD 北大核心 2009年第6期60-63,共4页
为了克服模拟电路混沌系统设计易受外界条件影响,提出了一种基于DSP Builder设计混沌吸引子的方法。以整数阶Jerk混沌系统为例,采用一阶数字差分算法使混沌系统离散化,利用Matlab/Simulink中的DSP Builder工具箱设计了一个混沌电路模型... 为了克服模拟电路混沌系统设计易受外界条件影响,提出了一种基于DSP Builder设计混沌吸引子的方法。以整数阶Jerk混沌系统为例,采用一阶数字差分算法使混沌系统离散化,利用Matlab/Simulink中的DSP Builder工具箱设计了一个混沌电路模型。仿真结果表明,DSP Builder下与Matlab下仿真结果基本一致,这为混沌系统的数字化设计提供了新的思路。 展开更多
关键词 Jerk混沌系统 一阶差分法 dspbuilder fpga
在线阅读 下载PDF
基于DSP+FPGA框架的实时目标跟踪系统设计 被引量:11
11
作者 高文 朱明 +1 位作者 刘剑 汤洋 《液晶与显示》 CAS CSCD 北大核心 2014年第4期611-616,共6页
随着我国武器研制水平的不断提高,高速度、高机动能力的武器装备越来越多,为了使型号武器中的目标跟踪器对于目标大尺度变化、速度快等情况有很好的鲁棒性,本文设计了一款基于DSP+FPGA的实时目标跟踪系统。针对均值漂移算法不适用于快... 随着我国武器研制水平的不断提高,高速度、高机动能力的武器装备越来越多,为了使型号武器中的目标跟踪器对于目标大尺度变化、速度快等情况有很好的鲁棒性,本文设计了一款基于DSP+FPGA的实时目标跟踪系统。针对均值漂移算法不适用于快速运动目标等限制情况使用多级金字塔进行了改进,采用背景加权的核直方图建立目标模板从而减小跟踪框中背景对于跟踪的影响,并将整个算法进行了优化以在嵌入式系统上实时实现。实验结果表明,本文设计的实时目标跟踪系统对于目标的快速运动、尺度变化以及一定程度的模糊均有很好的跟踪结果。每帧的平均处理时间为13.5ms,满足实际工程的实时性和稳定性要求。 展开更多
关键词 dsp fpga MEANSHIFT 目标跟踪
在线阅读 下载PDF
基于双DSP-FPGA架构的城轨列车电力牵引控制系统 被引量:14
12
作者 刁利军 董侃 +2 位作者 赵雷廷 王磊 陈杰 《电工技术学报》 EI CSCD 北大核心 2014年第1期174-180,共7页
牵引控制系统是城轨列车电力牵引系统的核心部件之一,是牵引系统强、弱电交互的中枢纽带。由于城轨列车控制系统接口丰富且逻辑算法复杂、通信任务繁重,简单的控制架构已不能满足要求,进而提出了一种基于双浮点数字信号处理器(Digital S... 牵引控制系统是城轨列车电力牵引系统的核心部件之一,是牵引系统强、弱电交互的中枢纽带。由于城轨列车控制系统接口丰富且逻辑算法复杂、通信任务繁重,简单的控制架构已不能满足要求,进而提出了一种基于双浮点数字信号处理器(Digital Signal Processor,DSP)和现场可编程门阵列(Field Programmable Gate Array,FPGA)的系统架构,充分利用DSP强大的数字信号处理能力和FPGA强大的高速并行处理能力。给出了基于任务类型的硬件架构和基于处理速率需求的软件架构设计模式,C/C++、高速硬件描述语言(Very High Speed Integrated Circuit Hardware Description Language,VHDL)及界面语言和相关支持软件用于实现所有牵引控制任务的调度管理和控制。在地铁和轻轨列车电力牵引系统上的成功运用,验证了提出的牵引控制系统架构的可行性和合理性。 展开更多
关键词 城轨列车 牵引控制dsp fpga
在线阅读 下载PDF
基于DSP+FPGA的实时图像去雾增强系统设计 被引量:18
13
作者 贺柏根 刘剑 马天玮 《液晶与显示》 CAS CSCD 北大核心 2013年第6期968-972,共5页
图像作为人类感知世界最直观信息,为我们日常生活带来极大便利。然而,受雾霾、光照差等环境影响,实际成像存在朦胧不清晰等问题。当前对图像去雾增强处理以事后分析居多,难以满足跟踪等实施性要求较高的应用需求。针对此问题,文章设计... 图像作为人类感知世界最直观信息,为我们日常生活带来极大便利。然而,受雾霾、光照差等环境影响,实际成像存在朦胧不清晰等问题。当前对图像去雾增强处理以事后分析居多,难以满足跟踪等实施性要求较高的应用需求。针对此问题,文章设计一款基于DSP+FPGA的实时去雾增强系统。该系统集合了DSP大型数据处理能力和FPGA高实时性的优点,很好地将改进型"暗通道"原理算法移植其中。有效满足了实时去雾增强功能要求,并已应用于实际工程项目。实验证明,该系统工作稳定有效,能有效解决实际工程中雾霾、光照不足给成像造成的影响。 展开更多
关键词 图像去雾 图像增强 dsp fpga 图像处理
在线阅读 下载PDF
基于FPGA/DSP的数字芯片测试仪 被引量:7
14
作者 包本刚 刘坤 +3 位作者 邹帅 陈凯 周显恩 刘磊 《仪表技术与传感器》 CSCD 北大核心 2010年第7期42-45,共4页
提出了采用FPGA为核心器件设计数字芯片测试仪的设计思想,主要阐述了FPGA与DSP和数字芯片测试板之间的对地址/命令信号的译码和数据传输的实现。主要是通过DSP芯片对PC机测试命令的译码,并发送到FPGA芯片产生控制信号来控制数字芯片的测... 提出了采用FPGA为核心器件设计数字芯片测试仪的设计思想,主要阐述了FPGA与DSP和数字芯片测试板之间的对地址/命令信号的译码和数据传输的实现。主要是通过DSP芯片对PC机测试命令的译码,并发送到FPGA芯片产生控制信号来控制数字芯片的测试,测试结果通过FPGA的现场采集发送到DSP芯片,再传送到上位PC机进行故障诊断。同时也介绍了采用单片机对FPGA进行配置,防止配置文件掉电丢失。测试表明:该系统具有很好的完整性,可靠性,准确性。 展开更多
关键词 PC机 dsp fpga译码 配置
在线阅读 下载PDF
基于FPGA和多DSP的并行信号处理系统的实现 被引量:10
15
作者 潘昉晟 赵峰 +1 位作者 奚军 骆意 《计算机工程》 EI CAS CSCD 北大核心 2006年第23期247-249,共3页
为了克服在高速实时信号处理领域中传统单DSP系统处理能力的瓶颈,多DSP并行处理技术应运而生,成为当前该领域研究的热点。该文提出了一种基于FPGA内部的软FIFO互连结构和4片TI公司的高性能浮点型DSP——TMS320C6701构成的多个DSP之间通... 为了克服在高速实时信号处理领域中传统单DSP系统处理能力的瓶颈,多DSP并行处理技术应运而生,成为当前该领域研究的热点。该文提出了一种基于FPGA内部的软FIFO互连结构和4片TI公司的高性能浮点型DSP——TMS320C6701构成的多个DSP之间通信的并行信号处理系统。 展开更多
关键词 并行处理 fpga dsp
在线阅读 下载PDF
一种基于DSP+FPGA的电子凸轮控制方法 被引量:11
16
作者 卫军朝 张国渊 +1 位作者 陈垚 闫秀天 《机电工程》 CAS 2013年第6期721-724,共4页
针对基于DSP+FPGA架构的控制卡中集成电子凸轮功能以及减轻DSP工作负担的需求,提出了一种基于DSP和FPGA的电子凸轮开环控制的方法。该方法以离散后的等加速度区间为凸轮运动控制的基本单元,并对DSP和FPGA进行了功能划分,将DSP作为主处理... 针对基于DSP+FPGA架构的控制卡中集成电子凸轮功能以及减轻DSP工作负担的需求,提出了一种基于DSP和FPGA的电子凸轮开环控制的方法。该方法以离散后的等加速度区间为凸轮运动控制的基本单元,并对DSP和FPGA进行了功能划分,将DSP作为主处理器,负责规划凸轮的运动规律,向FPGA发送各小区间上的运动命令并查询FPGA中电子凸轮模块对运动命令的执行情况,使凸轮运动与控制卡的其他任务相协调;将FPGA作为协处理器,负责实现小区间上的运动控制以及相关的接口功能。FPGA中的电子凸轮模块采用级联的两个DDA算法块生成进给脉冲。DDA算法的仿真实验结果表明,进给脉冲的频率变化平滑。现场应用结果表明,各个小区间内的运动速度变化平滑,相邻小区间的速度衔接是连续的,系统运行稳定可靠。 展开更多
关键词 电子凸轮 fpga dsp DDA
在线阅读 下载PDF
基于DSP+FPGA的实时视频信号处理系统设计 被引量:18
17
作者 苏宛新 程灵燕 程飞燕 《液晶与显示》 CAS CSCD 北大核心 2010年第1期145-148,共4页
实时视频信号处理的实时性和跟踪算法的复杂性是一对矛盾,为此采用DSP+FPGA的架构设计,同时满足实时性和复杂性的要求,提高了系统的整体性能。DSP作为主处理器,利用其高速的运算能力,快速有效地处理复杂的跟踪算法;FPGA作为协处理器,完... 实时视频信号处理的实时性和跟踪算法的复杂性是一对矛盾,为此采用DSP+FPGA的架构设计,同时满足实时性和复杂性的要求,提高了系统的整体性能。DSP作为主处理器,利用其高速的运算能力,快速有效地处理复杂的跟踪算法;FPGA作为协处理器,完成视频图像的接收、存储、预处理,使设计具有更大的灵活性。系统采用了形心跟踪和相关跟踪两种算法。实验证明,该系统可以稳定地实时跟踪运动目标。 展开更多
关键词 实时图像处理 dsp+fpga 目标跟踪
在线阅读 下载PDF
基于DSP和FPGA的数据采集系统设计 被引量:15
18
作者 李利品 高国旺 任志平 《电测与仪表》 北大核心 2008年第8期42-44,共3页
结合高速DSP和FPGA的特点,设计了一套数据采集系统,应用FPGA的内部逻辑实现时序控制,以DSP作为采集系统的核心,对采集到的数据进行滤波等处理,并将处理后的结果通过USB口传输到计算机。该系统具有电路结构简单、功耗低、数据传输方便等... 结合高速DSP和FPGA的特点,设计了一套数据采集系统,应用FPGA的内部逻辑实现时序控制,以DSP作为采集系统的核心,对采集到的数据进行滤波等处理,并将处理后的结果通过USB口传输到计算机。该系统具有电路结构简单、功耗低、数据传输方便等优点,可用于电压、电流、温度等参量的采集系统中。 展开更多
关键词 数据采集 fpga dsp USB
在线阅读 下载PDF
FPGA+DSP的红外图像数据采集与显示 被引量:10
19
作者 潘小冬 陈泽祥 +1 位作者 高升久 黄自力 《红外与激光工程》 EI CSCD 北大核心 2007年第6期968-971,共4页
在FPGA+DSP构建的硬件平台上,以链路口(LinkPort)通信协议为根据,实现红外图像数据采集与显示。重点描述红外图像数据采集与经过LinkPort传入DSP,图像压缩与经过LinkPort传出DSP以及图像数据缓存与显示,最后介绍了程序调试过程中的方法... 在FPGA+DSP构建的硬件平台上,以链路口(LinkPort)通信协议为根据,实现红外图像数据采集与显示。重点描述红外图像数据采集与经过LinkPort传入DSP,图像压缩与经过LinkPort传出DSP以及图像数据缓存与显示,最后介绍了程序调试过程中的方法。样机在实验中取得了良好的效果。 展开更多
关键词 红外图像 数据采集与显示 fpga+dsp 链路口
在线阅读 下载PDF
一种基于DSP和FPGA的雷达信号处理机设计 被引量:12
20
作者 李悦丽 周智敏 薛国义 《现代雷达》 CSCD 北大核心 2004年第10期32-34,37,共4页
研究了基于多片DSP和FPGA、CPLD等可编程器件的雷达信号处理机的设计方法 ,在对雷达信号处理算法与体系结构的映射进行讨论的基础上 ,以ADSP2 1161和V2FPGA以及XC95 0 0系列CPLD为实例 ,介绍了信号处理机的具体设计与实现 ,该结构实时... 研究了基于多片DSP和FPGA、CPLD等可编程器件的雷达信号处理机的设计方法 ,在对雷达信号处理算法与体系结构的映射进行讨论的基础上 ,以ADSP2 1161和V2FPGA以及XC95 0 0系列CPLD为实例 ,介绍了信号处理机的具体设计与实现 ,该结构实时信号处理能力强 ,具有较强的通用性。 展开更多
关键词 实时信号处理 雷达 dsp fpga
在线阅读 下载PDF
上一页 1 2 33 下一页 到第
使用帮助 返回顶部