期刊文献+
共找到32篇文章
< 1 2 >
每页显示 20 50 100
DDR2 SDRAM控制器的设计与实现 被引量:15
1
作者 赵天云 王洪迅 +1 位作者 郭雷 毕笃彦 《微电子学与计算机》 CSCD 北大核心 2005年第3期203-207,共5页
本文介绍了DDR2SDR AM的基本特征,并给出了一种DD R2SDRAM控制器的设计方法,详述了其基本结构和设计思想,并使用Altera公司的FPGA器件Stratix EP2S30F672C3进行了实现和验证,同时给出了设计与实现中应注意的若干问题。
关键词 ddr2 sdram控制器 FPGA 锁相环 状态机
在线阅读 下载PDF
基于DDR2 SDRAM的高速大容量异步FIFO的设计与实现 被引量:14
2
作者 徐欣 周舟 +1 位作者 李楠 孙兆林 《中国测试》 CAS 2009年第6期34-37,共4页
为了解决高速实时系统中海量数据的缓存问题,提出了一种基于DDR2 SDRAM的高速大容量异步FIFO设计方案。首先介绍了DDR2 SDRAM控制器和片上FIFO的原理与实现方法,基于DDR2 SDRAM的高带宽和分时复用技术设计了FIFO控制器的工作机制,最后... 为了解决高速实时系统中海量数据的缓存问题,提出了一种基于DDR2 SDRAM的高速大容量异步FIFO设计方案。首先介绍了DDR2 SDRAM控制器和片上FIFO的原理与实现方法,基于DDR2 SDRAM的高带宽和分时复用技术设计了FIFO控制器的工作机制,最后深入分析了FIFO控制器各部分的工作原理并对其进行了实验。经过测试,基于DDR2 SDRAM的FIFO实现了最高475MHz的总线速率,8~256位的总线位宽,2GB最大数据容量。该FIFO可以解决高速海量数据缓存的问题,在工程应用中有显著的参考价值。 展开更多
关键词 高速海量数据缓存 FIFO存储器 ddr2 sdram技术 FPGA技术 分时复用
在线阅读 下载PDF
基于Verilog HDL的DDR2 SDRAM控制器设计 被引量:4
3
作者 周亮 王娟 +2 位作者 胡畅华 杨明武 高挺挺 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2010年第8期1253-1256,共4页
文章对适用DDR2 SDRAM控制器的结构、接口和时序进行了深入研究与分析,总结出一些控制器的关键技术特性,然后采用了自顶向下(TOP-DOWN)的设计方法,用Verilog硬件描述语言实现控制器,随后在Modelsi m6.1上通过软件功能仿真,用Synopsys公... 文章对适用DDR2 SDRAM控制器的结构、接口和时序进行了深入研究与分析,总结出一些控制器的关键技术特性,然后采用了自顶向下(TOP-DOWN)的设计方法,用Verilog硬件描述语言实现控制器,随后在Modelsi m6.1上通过软件功能仿真,用Synopsys公司的DC进行综合,通过Altera公司的FPGA进行硬件验证,结果表明控制器能完全胜任对DDR2 SDRAM的控制。 展开更多
关键词 ddr2 sdram 控制器 VERILOG HDL FPGA
在线阅读 下载PDF
DDR2 SDRAM控制器的FPGA实现 被引量:13
4
作者 须文波 胡丹 《江南大学学报(自然科学版)》 CAS 2006年第2期145-148,共4页
龙芯SoC第一版本(ICT-E32)中集成的是SDRAM控制器,但鉴于SDRAM性能的限制,使其成为提高龙芯SoC性能的瓶颈.为了进一步提高龙芯SoC性能,在新一款中集成了DDR2控制器.因为DDR2采用了新技术,使其实现相对于SDRAM更为复杂,因此预先在FPGA上... 龙芯SoC第一版本(ICT-E32)中集成的是SDRAM控制器,但鉴于SDRAM性能的限制,使其成为提高龙芯SoC性能的瓶颈.为了进一步提高龙芯SoC性能,在新一款中集成了DDR2控制器.因为DDR2采用了新技术,使其实现相对于SDRAM更为复杂,因此预先在FPGA上对其进行实现,以方便对其在整个SoC设计中的集成.目前,该控制器已经通过功能仿真,并在Xilinx公司的Virtex-4系列FPGA上得以实现. 展开更多
关键词 龙芯SoC 现场可编程逻辑门阵列 第二代DDR同步动态内存
在线阅读 下载PDF
基于AMBA总线的DDR2 SDRAM控制器研究与实现 被引量:9
5
作者 张凯 李云岗 《微电子学与计算机》 CSCD 北大核心 2005年第9期117-119,122,共4页
随着大规模集成电路和高速、低功耗、高密度存贮技术的发展,DDR存贮器业已成为PC内存的主流技术。作为第二代DDR存贮器DDR2预取位数是普通DDR的两倍。因此DDR2 SDRAM将取代DDR SDRAM的主流地位。本文对DDR2存贮技术进行了探讨,并讨论了D... 随着大规模集成电路和高速、低功耗、高密度存贮技术的发展,DDR存贮器业已成为PC内存的主流技术。作为第二代DDR存贮器DDR2预取位数是普通DDR的两倍。因此DDR2 SDRAM将取代DDR SDRAM的主流地位。本文对DDR2存贮技术进行了探讨,并讨论了DDR2 SDRAM和DDR SDRAM的区别以及设计时应注意的问题,设计了一个基于AMBA总线的DDR2 SDRAM控制器并提出了一种数据顺序预读取机制,使得DDR2 SDRAM的访问效率大大提高。 展开更多
关键词 ddr2 sdram AMBA AHB
在线阅读 下载PDF
基于DDR2 SDRAM的SAR成像转置存储器的FPGA实现 被引量:1
6
作者 白海龙 全英汇 +1 位作者 王虹现 王彤 《现代电子技术》 2008年第1期48-50,56,共4页
转置存储器(CTM)是合成孔径雷达(SAR)实时处理器的一个重要组成部分,本文提出了在基于FPGA和DDR2 SDRAM的实时成像系统中CTM的设计方法,详述了其功能和设计思想,并使用ALTERA的EP2S60F1020C5 FPGA和SAMSUNG的M378T6553CZ3 DDR2 SDRAM进... 转置存储器(CTM)是合成孔径雷达(SAR)实时处理器的一个重要组成部分,本文提出了在基于FPGA和DDR2 SDRAM的实时成像系统中CTM的设计方法,详述了其功能和设计思想,并使用ALTERA的EP2S60F1020C5 FPGA和SAMSUNG的M378T6553CZ3 DDR2 SDRAM进行了实现和验证,同时给出了设计与实现中应注意的若干问题。 展开更多
关键词 转置存储器 合成孔径雷达 可编程逻辑器件 ddr2 sdram控制器
在线阅读 下载PDF
基于FPGA的DDR2 SDRAM接口信号完整性设计与验证 被引量:3
7
作者 王令培 茅玉龙 +1 位作者 杨天慧 王志凌 《雷达与对抗》 2009年第2期60-64,共5页
对高速DDR2 SDRAM接口信号进行完整性仿真分析,并根据仿真结果得到相应PCB设计规则,最终通过使用FPGA实现了对大容量DDR2 SDRAM的读写控制,板卡验证测试,达到了预期的效果。
关键词 FPGA ddr2 sdram SODIMM HYPERLYNX IBIS 信号完整性
在线阅读 下载PDF
一种面向多核系统的DDR2 SDRAM控制单元
8
作者 章裕 谢憬 +2 位作者 王超 王琴 毛志刚 《微电子学与计算机》 CSCD 北大核心 2016年第7期19-23,共5页
针对目前大幅增加的访问密集型应用,提出了一种多核系统的DDR2SDRAM控制单元,重点介绍了该控制单元在各方面的各种优化技术,如结构、控制策略、调度策略等,同时也提出了一种新的地址映射机制,通过相应的映射机制决定请求会被传送到指定... 针对目前大幅增加的访问密集型应用,提出了一种多核系统的DDR2SDRAM控制单元,重点介绍了该控制单元在各方面的各种优化技术,如结构、控制策略、调度策略等,同时也提出了一种新的地址映射机制,通过相应的映射机制决定请求会被传送到指定的行、列地址,再配合相应的控制策略使得系统有效提升了整体带宽.在实验证明性能得到提升的条件下,通过使用相应的综合工具对电路进行了综合,进行了硬件开销的评估.最后通过测试结果证明了该控制单元应用于整个系统有较好的性能提升. 展开更多
关键词 多核系统 访存密集型应用 ddr2sdram 调度策略 地址映射
在线阅读 下载PDF
基于FPGA的DDR2 SDRAM存储器用户接口设计
9
作者 杨斌 段哲民 高峰 《电子设计工程》 2012年第23期147-149,共3页
使用功能强大的FPGA来实现一种DDR2 SDRAM存储器的用户接口。该用户接口是基于XILINX公司出产的DDR2 SDRAM的存储控制器,由于该公司出产的这种存储控制器具有很高的效率,使用也很广泛,可知本设计具有很大的使用前景。本设计通过采用多... 使用功能强大的FPGA来实现一种DDR2 SDRAM存储器的用户接口。该用户接口是基于XILINX公司出产的DDR2 SDRAM的存储控制器,由于该公司出产的这种存储控制器具有很高的效率,使用也很广泛,可知本设计具有很大的使用前景。本设计通过采用多路高速率数据读写操作仿真验证,可知其完全可以满足时序要求,由综合结果可知其使用逻辑资源很少,运行速率很高,基本可以满足所有设计需要。 展开更多
关键词 ddr2 sdram FPGA 用户接口 ddr2 sdram存储控制器
在线阅读 下载PDF
高速图像处理系统中DDR2-SDRAM接口的设计 被引量:15
10
作者 陈雨 陈科 安涛 《现代电子技术》 2011年第12期104-107,110,共5页
为了满足高速图像处理系统中需要高接口带宽和大容量存储的目的,采用了FPGA外接DDR2-SDRAM的设计方法,提出一种基于VHDL语言的DDR2-SDRAM控制器的方案,针对高速图像处理系统中的具体情况,在Xilinx的ML506开发板上搭建了简单的图像处理... 为了满足高速图像处理系统中需要高接口带宽和大容量存储的目的,采用了FPGA外接DDR2-SDRAM的设计方法,提出一种基于VHDL语言的DDR2-SDRAM控制器的方案,针对高速图像处理系统中的具体情况,在Xilinx的ML506开发板上搭建了简单的图像处理系统平台并进行了连续读/写标准VGA格式图像数据的实验,在显示端得到了清晰不掉帧的图像结果,具有结构简单和高速存取图像的特点。 展开更多
关键词 图像处理 ddr2-sdram控制器 FPGA 缓存设计
在线阅读 下载PDF
基于DDR2SDRAM乒乓双缓冲的高速数据收发系统设计 被引量:7
11
作者 刘杰 赛景波 《电子器件》 CAS 北大核心 2015年第3期650-654,共5页
在高速数据收发系统设计中,首先需要解决的问题是实时数据的高速缓存,然而FPGA内部有限的存储资源无法满足海量数据缓存的要求。为了解决系统中海量数据的缓存问题,系统创新提出了一种基于DDR2 SDRAM的乒乓双缓冲设计方案。方案设计了... 在高速数据收发系统设计中,首先需要解决的问题是实时数据的高速缓存,然而FPGA内部有限的存储资源无法满足海量数据缓存的要求。为了解决系统中海量数据的缓存问题,系统创新提出了一种基于DDR2 SDRAM的乒乓双缓冲设计方案。方案设计了两路基于DDR2 SDRAM的大容量异步FIFO,通过FPGA内部选择逻辑实现两条通路间的乒乓操作,从而实现数据的高速缓存。实验结果表明,基于DDR2 SDRAM的数据收发系统实现了每路512 Mbit的缓存空间和200 MHz的总线速率,解决了海量数据的高速缓存问题。 展开更多
关键词 高速数据收发 乒乓双缓冲 ddr2 sdram技术 异步FIFO
在线阅读 下载PDF
基于FPGA的DDR2_SDRAM控制器用户接口设计 被引量:5
12
作者 韩笑 闫永立 +2 位作者 李勇彬 马嘉莉 吴斌 《电子设计工程》 2021年第1期168-171,176,共5页
基于对高带宽数据高速存储的项目需要,选择大容量、成本低、读写速度快的DDR2-SDRAM作为本地存储器,在Stratix系列FPGA开发板上借助硬件描述语言设计了一套控制器用户接口设计方案。该方案基于Synopsys公司出产的DDR2-SDRAM控制器IP核,... 基于对高带宽数据高速存储的项目需要,选择大容量、成本低、读写速度快的DDR2-SDRAM作为本地存储器,在Stratix系列FPGA开发板上借助硬件描述语言设计了一套控制器用户接口设计方案。该方案基于Synopsys公司出产的DDR2-SDRAM控制器IP核,利用设计的桥接模块用于桥接时序不同的Altera公司提供的硬核PHY层Uniphy。基于AXI3.0总线接口协议,用户接口与控制器之间可支持多数据宽度、多突发长度的高效数据传输。在Intel高性能FPGA StratixⅢ开发板上进行了整体方案的功能设计与系统验证工作,选用的是EP3SL150F1152C2器件,数据读写结果符合预期设计目标。 展开更多
关键词 用户接口 AXI3.0 FPGA ddr2-sdram Uniphy
在线阅读 下载PDF
高效能,低功耗DDR2控制器的硬件实现 被引量:2
13
作者 陈宏铭 程玉华 《中国集成电路》 2011年第5期58-65,共8页
随着SoC芯片内部总线带宽的需求增加,内存控制器的吞吐性能受到诸多挑战。针对提升带宽性能的问题,可以从两个方面考虑,一个办法是将内存控制器直接跟芯片内部几个主要占用带宽的模块连接,还要能够对多个通道进行智能仲裁,让他们的沟通... 随着SoC芯片内部总线带宽的需求增加,内存控制器的吞吐性能受到诸多挑战。针对提升带宽性能的问题,可以从两个方面考虑,一个办法是将内存控制器直接跟芯片内部几个主要占用带宽的模块连接,还要能够对多个通道进行智能仲裁,让他们的沟通不必经过内部的AMBA总线,甚至设计者可以利用高效能的AXI总线来加快SoC的模块之间的数据传输。另一个办法就是分析DDR2SDRAM的特性后设计出带有命令调度能力的控制器来减少读写次数,自然就能够降低SoC芯片的功耗,为了节能的考虑还要设计自动省电机制。本文为研究DDR2SDRAM控制器性能的提升提供良好的思路。 展开更多
关键词 SOC AMBA ddr2 sdram
在线阅读 下载PDF
三维封装DDR2存储器VD2D4G72XB191 XX3U6测试 被引量:2
14
作者 汤凡 占连样 +2 位作者 陈像 王鑫 王烈洋 《电子产品世界》 2022年第5期78-82,共5页
DDR2 SDRAM具有速度快、价格便宜、容量大的特点,应用非常广泛。通过采用三维封装技术将5片数据位宽为16 bits的DDR2 SDRAM芯片封装成一个存储模块VD2D4G72XB191XX3U6,在不额外占用PCB面积的情况下,提高了存储容量,并将位宽扩展到72 bit... DDR2 SDRAM具有速度快、价格便宜、容量大的特点,应用非常广泛。通过采用三维封装技术将5片数据位宽为16 bits的DDR2 SDRAM芯片封装成一个存储模块VD2D4G72XB191XX3U6,在不额外占用PCB面积的情况下,提高了存储容量,并将位宽扩展到72 bits。与其它存储器相比DDR2 SDRAM操作较为复杂,封装成一个位宽72bit的模块后,测试难度进一步增加,针对这一问题,本文提出了基于Magnum 2测试系统的DDR2 SDRAM存储模块VD2D4G72XB191XX3U6的测试方法,对直流参数、交流参数以及功能进行了测试,论述了测试的关键技术。 展开更多
关键词 ddr2 sdram Magnum 2测试系统 VD2D4G72XB191XX3U6
在线阅读 下载PDF
基于FPGA的DRR2 SDRAM控制器接口的简化设计方法及实现 被引量:8
15
作者 任颖 黄建国 《电子质量》 2008年第11期31-33,共3页
DDR2 SDRAM是由DDR SDRAM发展而来的一种新型大容量存储器,正在被越来越多的应用在高速存储系统中。文中介绍了利用MIG软件工具在Xilinx Spartan-3A系列FPGA中实现DDR2 SDRAM控制器的设计方法,详细叙述了其基本原理,并给出了硬件测试结果。
关键词 ddr2 sdram控制器 FPGA SPARTAN-3A MIG
在线阅读 下载PDF
DDR2器件HY5PS121621BFP在嵌入式系统中的应用
16
作者 买春法 《国外电子元器件》 2008年第4期52-54,共3页
针对嵌入式系统对存储器的需求,提出了基于DDR2 SDRAM的存储方案。简要介绍DDR2器件HY5PS121621BFP及其硬件接口,给出了一个应用实例。
关键词 嵌入式系统 ddr2 sdram 信号完整性 HY5PSl21621BFP
在线阅读 下载PDF
具有自动聚焦功能的视频处理器的设计 被引量:4
17
作者 张博 张刚 程永强 《液晶与显示》 CAS CSCD 北大核心 2010年第3期396-400,共5页
介绍了一种视频处理器的设计,该处理器接收数字YCbCr视频信号,利用一片DDR2SDRAM存储器作为帧缓存,对接收的视频信号进行格式转换、帧率提升、色空间转换。提出并实现一种改进的自动聚焦算法,实时计算当前帧图像的聚焦评价函数值,选用... 介绍了一种视频处理器的设计,该处理器接收数字YCbCr视频信号,利用一片DDR2SDRAM存储器作为帧缓存,对接收的视频信号进行格式转换、帧率提升、色空间转换。提出并实现一种改进的自动聚焦算法,实时计算当前帧图像的聚焦评价函数值,选用爬山搜索策略实现对聚焦电机的控制,使当前图像的聚焦函数值最大,实现图像的自动聚焦。该设计采用VHDL语言实现,在Xilinx XUPV5-LX110T FPGA开发板上验证。 展开更多
关键词 视频处理 ddr2sdram 帧率提升 自动聚焦 FPGA
在线阅读 下载PDF
基于FPGA的工业数字摄像机系统的设计 被引量:1
18
作者 汤伟 刘慧忠 +2 位作者 连钰洋 王震 裴之勇 《液晶与显示》 CAS CSCD 北大核心 2015年第1期103-108,共6页
针对传统工业数字摄像机的灵活性差、实时性差等缺点,设计了一种基于FPGA的工业数字摄像机系统。将工业数字摄像机与FPGA结合起来,利用FPGA通过I2 C总线接口控制器控制图像传感器采集图像数据,然后将Bayer格式图像转化为RGB格式图像,通... 针对传统工业数字摄像机的灵活性差、实时性差等缺点,设计了一种基于FPGA的工业数字摄像机系统。将工业数字摄像机与FPGA结合起来,利用FPGA通过I2 C总线接口控制器控制图像传感器采集图像数据,然后将Bayer格式图像转化为RGB格式图像,通过调用Altera IP核DDRII SDRAM controller with ALTMEMPHY和FIFO存储器设计了DDR2SDRAM的接口,将图像数据缓存到DDR2存储器中,最后通过SPI总线接口在液晶屏上显示图像,可达到53帧/s图像的速度。系统代码共需约5 000个逻辑单元,3 704个寄存器,117个引脚。将设计代码下载到系统芯片中后,系统可以清晰显示所拍到的画面。设计结果表明,基于FPGA的工业数字摄像机设计灵活,易于移植,可实现高速图像采集和传输。 展开更多
关键词 FPGA 图像传感器 液晶屏 ddr2sdram 控制器
在线阅读 下载PDF
基于FPGA的视频图像画面分割器设计 被引量:3
19
作者 曹旭东 王程锦 孙云龙 《电子设计工程》 2014年第1期44-46,50,共4页
为了解决在一个屏幕上收看多个信号源的问题,对基于FPGA技术的视频图像画面分割器进行了研究。研究的主要特色在于构建了以FPGA为核心器件的视频画面分割的硬件平台,首先,将DVI视频信号,经视频解码芯片转换为数字视频图像信号后送入异步... 为了解决在一个屏幕上收看多个信号源的问题,对基于FPGA技术的视频图像画面分割器进行了研究。研究的主要特色在于构建了以FPGA为核心器件的视频画面分割的硬件平台,首先,将DVI视频信号,经视频解码芯片转换为数字视频图像信号后送入异步FIFO缓冲。然后,根据画面分割需要进行视频图像数据抽取,并将抽取的视频图像数据按照一定的规则存储到图像存储器。最后,按照数字视频图像的数据格式,将四路视频图像合成一路编码输出,实现了四路视频图像分割的功能,提高了系统集成度,并可根据系统需要修改设计和进一步扩展功能,增加了系统的灵活性,适用于多种不同领域。 展开更多
关键词 FPGA ddr2 sdram 视频提取 图像合成
在线阅读 下载PDF
一种高速大容量异步FIFO的实现方法 被引量:5
20
作者 李玉发 孙靖国 李涛 《航空计算技术》 2015年第5期114-116,120,共4页
为了满足高速实时数据采集系统对所采集海量数据进行缓存的要求,利用FPGA和DDR2 SDRAM设计了一种高速大容量异步FIFO。基于DDR2 SDRAM的高带宽和时分复用特点,设计了WFIFO和RFIFO,以及FIFO控制器,利用Xilinx公司的存储器接口生成器生成... 为了满足高速实时数据采集系统对所采集海量数据进行缓存的要求,利用FPGA和DDR2 SDRAM设计了一种高速大容量异步FIFO。基于DDR2 SDRAM的高带宽和时分复用特点,设计了WFIFO和RFIFO,以及FIFO控制器,利用Xilinx公司的存储器接口生成器生成了DDR2 SDRAM控制器,完成了高速大容量异步FIFO的设计,并对其进行了测试验证。验证结果表明,设计可以解决高速海量数据缓存问题,在工程应用中具有积极的借鉴意义和参考价值。 展开更多
关键词 FPGA ddr2 sdram 异步FIFO
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部