期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
一种有权和计算ASIC的优化设计方法
1
作者 车德亮 赵宁 沈绪榜 《陕西师范大学学报(自然科学版)》 CAS CSCD 北大核心 2005年第S1期188-191,共4页
有权和计算是数字信号处理中一种基础的计算模式.为了实现有权和计算ASIC的AT2的优化,研究了一种优化有权和计算中加法次数的方法.实验结果表明,采用研究的优化设计方法后,低通滤波有权和计算的加法操作次数平均可降低24%.
关键词 有权和计算 数字信号处理 专用集成电路
在线阅读 下载PDF
小型化硅微谐振式加速度计的实现与性能测试 被引量:12
2
作者 赵健 施芹 +3 位作者 夏国明 裘安萍 吴志强 苏岩 《光学精密工程》 EI CAS CSCD 北大核心 2016年第8期1927-1933,共7页
设计了一款由微机电系统和专用集成电路构成的小型化硅微谐振式加速度计。该加速度计采用80μm厚SOI工艺加工微机电系统(MEMS)结构,采取真空封装技术降低结构噪声。首先,采用振荡信号作为自动增益控制电路中斩波器的控制信号,降低了闪... 设计了一款由微机电系统和专用集成电路构成的小型化硅微谐振式加速度计。该加速度计采用80μm厚SOI工艺加工微机电系统(MEMS)结构,采取真空封装技术降低结构噪声。首先,采用振荡信号作为自动增益控制电路中斩波器的控制信号,降低了闪变噪声且不会引入额外的功耗。其次,使用线性区工作的乘法器取代传统的吉尔伯特单元,通过大幅降低系统总体供电电压来降低功耗。最后,采用复位计数器进行频率数字转换,在所关心的带宽内抑制量化噪声。实验显示:该加速度计在达到±30 g线性量程的前提下,实现了2.5μg/√Hz的分辨率和1μg的零偏不稳定度。此外,为了减小电路自身发热引起的温度漂移,该样机的功耗被控制在3.5mW以内,系统集成后的尺寸约为45mm×30mm×20mm。基于所述技术,系统在体积、功耗和性能方面均有较大的提升。 展开更多
关键词 硅微谐振式加速度计 专用集成电路 soi工艺 真空封装 小型化 低功耗
在线阅读 下载PDF
MPEG-2视频变长码解码VLSI设计 被引量:3
3
作者 惠新标 郑志航 叶楠 《上海交通大学学报》 EI CAS CSCD 北大核心 1999年第9期1111-1113,共3页
提出了一个MPEG2 视频解码中变长码解码的VLSI设计.采用桶形移位缓冲器并行解变长码、分别进行变长码的长度计算和解码以及将码表分割成多个小码表等新的硬件设计,使得每个周期解一个变长码的码字,保证了MPEG2 M... 提出了一个MPEG2 视频解码中变长码解码的VLSI设计.采用桶形移位缓冲器并行解变长码、分别进行变长码的长度计算和解码以及将码表分割成多个小码表等新的硬件设计,使得每个周期解一个变长码的码字,保证了MPEG2 MP@ ML的实时解码,并为更复杂的应用提供了扩展的余地. 展开更多
关键词 MPEG-2 变长解码 视频解码 VLSI 设计
在线阅读 下载PDF
一款可编程语音处理器的设计与应用
4
作者 韩大晗 崔慧娟 +1 位作者 唐昆 刘大力 《计算机工程》 CAS CSCD 北大核心 2007年第12期251-252,255,共3页
为了提高通信系统的保密性,降低制造成本,需要进行专用处理器的设计。该文基于SELP(Sinusoidal Excitation Linear Prediction)算法模型原理,设计了一款高质量多速率语音专用处理器芯片。芯片使用可重构体系结构和超长指令字系统设计方... 为了提高通信系统的保密性,降低制造成本,需要进行专用处理器的设计。该文基于SELP(Sinusoidal Excitation Linear Prediction)算法模型原理,设计了一款高质量多速率语音专用处理器芯片。芯片使用可重构体系结构和超长指令字系统设计方法,将复杂度高的子程序进行优化,能够显著提高指令并行度。仿真结果表明:在该芯片上实现语音压缩编码算法,执行效率高于相同工艺水平的通用数字信号处理器,并保持原有编码质量。该处理器能够实现多种类型的语音压缩算法,使语音算法可以达到高保密性、低复杂度和易开发性。 展开更多
关键词 语音信号处理 语音压缩 专用芯片 可重构体系结构 超长指令字
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部