-
题名X-DSP ALU与移位部件的设计与实现
被引量:1
- 1
-
-
作者
彭元喜
邹佳骏
-
机构
国防科学技术大学计算机学院
-
出处
《计算机应用》
CSCD
北大核心
2010年第7期1978-1982,共5页
-
基金
国家自然科学基金资助项目(60676010)
国家863计划项目(2007AA01Z108)
教育部长江学者和创新团队发展计划项目
-
文摘
针对DSP CPU的算术运算逻辑单元(ALU)与移位部件在性能、功耗与面积上面临的挑战,研究了X型DSP的CPU体系结构,在对X型DSP ALU部件和移位器部件相关指令进行归类分析的基础上,设计实现了ALU部件和移位器部件。采用Design Compiler综合工具,基于SMIC公司0.13μm CMOS工艺库对ALU移位部件进行了逻辑综合,电路功耗共为4.2821 mW,电路面积为71042.9804μm2,工作频率达到250 MHz。
-
关键词
数字信号处理器
算术运算逻辑单元
桶形移位器
核心加法器
验证
-
Keywords
Digital Signal Processor(DSP)
arithmetic Logical Unit(alu)
barrel shifter
core adder
verification
-
分类号
TP342.21
[自动化与计算机技术—计算机系统结构]
-
-
题名32位同时多线程微处理器的ALU设计
- 2
-
-
作者
刘权胜
杨洪斌
吴悦
-
机构
上海大学计算机工程与科学学院
-
出处
《计算机工程与设计》
CSCD
北大核心
2008年第11期2831-2833,共3页
-
基金
上-海应用材料研究与发展基金项目(06SA18)。
-
文摘
针对传统ALU存在较大硬件资源浪费的缺点,提出了一种指令执行并行度宽、资源利用率高的同时多线程ALU。同时多线程ALU由7个并行的部件组成。每个部件高效的执行两个线程的指令。这种由7个部分组成的分布式ALU提高了指令并行执行的宽度,大大降低了水平浪费和垂直浪费。对微处理器ALU进行功能验证与仿真,并用综合工具完成逻辑综合。
-
关键词
同时多线程
微处理器
算术逻辑单元
仿真
验证
综合
-
Keywords
simultaneous multithreading
processor
alu (arithmetic logicalunit)
simulation
validation
synthesis
-
分类号
TP332.2
[自动化与计算机技术—计算机系统结构]
-
-
题名基于现场可编程门阵列的RISC处理器设计
被引量:1
- 3
-
-
作者
东野长磊
-
机构
山东科技大学信息科学与工程学院
-
出处
《计算机工程》
CAS
CSCD
北大核心
2011年第11期242-244,共3页
-
基金
国家"863"计划基金资助重点项目(2009AA062701)
山东科技大学"群星计划"基金资助项目(qx104011)
-
文摘
基于现场可编程门阵列(FPGA)平台,设计嵌入式精简指令集计算机(RISC)中央处理器(CPU)。参考无内部互锁流水级微处理器(MIPS)指令集制定原则设计CPU指令集,通过分析指令处理过程构建嵌入式CPU的5级流水线,结合数据前推技术和软件编译方法解决流水线相关性问题,并实现CPU的算术逻辑单元、控制单元、指令cache等关键模块设计。验证结果表明,该嵌入式RISC CPU的速度和稳定性均达到设计要求。
-
关键词
现场可编程门阵列
精简指令集计算机处理器
流水线相关性
算术逻辑单元
-
Keywords
Field Programmable Gate Array(FPGA)
Reduced Instruction Set Computer(RISC) processor
pipelining correlation
arithmetic Logic Unit(alu)
-
分类号
TP332.3
[自动化与计算机技术—计算机系统结构]
-